完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1689個(gè) 瀏覽:131198次 帖子:5361個(gè)
FPGA開發(fā)要懂得使用硬件分析儀調(diào)試——ILA
其實(shí)這兒便很簡(jiǎn)單了,可以直接在畫布上添加一個(gè)ILA核,再把想要的信號(hào)線連進(jìn)來就行了呀,都不需要在代碼里定義這個(gè)ILA核。不過這樣做就說明你還沒能靈活的使...
使用AXI VIP的幾個(gè)關(guān)鍵步驟及常見功能
AXI總線在FPGA設(shè)計(jì)中使用越來越頻繁,但初學(xué)的同學(xué)經(jīng)常會(huì)因?yàn)閷?duì)協(xié)議的理解不夠深入,寫出來的代碼經(jīng)常會(huì)出現(xiàn)死鎖等問題,對(duì)FPGA設(shè)計(jì)與調(diào)試帶來很多不必...
讀取Xilinx FPGA芯片設(shè)備標(biāo)識(shí)符的方法-DNA
每一片芯片內(nèi)部存有一個(gè)設(shè)備標(biāo)識(shí)符,xilinx把它叫做DNA,這個(gè)DNA是不可更改的,永久存在芯片里面的。
GigE Vision是一個(gè)基于以太網(wǎng)技術(shù)的標(biāo)準(zhǔn)化視頻應(yīng)用的通信協(xié)議。可以輕松實(shí)現(xiàn)GigE Vision設(shè)備與采用TCP/IP協(xié)議的PC互聯(lián)。
如今,隨著FPGA工藝的進(jìn)步,性能提升和成本縮減均得到極大的改善,這使得FPGA芯片的使用越來越廣泛。因此為了達(dá)到降低系統(tǒng)維護(hù)和升級(jí)的成本,通常我們都會(huì)...
淺談Ultrascale、Ultrascale+ Serdes與7 Series GTX/GTH的區(qū)別
在Serdes流行之前,芯片之間的數(shù)據(jù)傳輸主要靠低俗串行接口和并行接口,存在諸如傳輸速率低、占用IO數(shù)量多、硬件連接復(fù)雜化等弊端。Serdes的出現(xiàn)簡(jiǎn)化...
2022-08-02 標(biāo)簽:fpgaXilinxUltraScale 7.5k 0
xilinx的axi4-stream-slave接收數(shù)據(jù)模式
xilinx官方實(shí)例代碼如下,其實(shí)大概意思就是一個(gè)高電平之后,變成低電平。然后再高電平,等待tlast信號(hào)再拉低。這樣做的為了時(shí)序緊湊型,xilinx為...
2012年電子發(fā)燒友網(wǎng)發(fā)表和整合了很多FPGA相關(guān)的文章。關(guān)于FPGA核心知識(shí)詳解、FPGA芯片設(shè)計(jì)、FPGA解決方案、FPGA工程師經(jīng)驗(yàn)傳授,甚至FP...
Xilinx Zynq-7000系列:基于ARM Cortex-A9內(nèi)核處理器和FPGA結(jié)構(gòu)
該委員會(huì)專門設(shè)計(jì)用于與來自錫林克斯的PYNQ項(xiàng)目合作,并使用Python語言和庫,設(shè)計(jì)師可以創(chuàng)建高性能的嵌入式應(yīng)用程序,具有并行硬件執(zhí)行、高幀速率視頻處...
Web Installer介紹和提供的各種特性以及優(yōu)點(diǎn)的詳細(xì)資料概述
你有沒有注意到在Netflix流媒體視頻播放時(shí),有時(shí)候視頻模糊,然后很快恢復(fù)到高質(zhì)量? 你知道Netflix在這幾秒之間做了什么嗎? 與自適應(yīng)比特率流類...
Xilinx VCU118評(píng)估套件實(shí)現(xiàn)四通道28Gbps光纖高速數(shù)據(jù)傳輸
美國光纖通訊展覽會(huì)及研討會(huì)(Optical Fiber Communication Conference Exposition) 是由美國光學(xué)學(xué)會(huì)(OS...
2018-07-08 標(biāo)簽:xilinx 7.4k 0
Xilinx ISE使用錯(cuò)誤和警告匯總,具體的跟隨小編一起來了解一下。
通過支持用最新的 Windows 10 操作系統(tǒng)來運(yùn)行 Spartan-6 FPGA ISE Design Suite,可以讓設(shè)計(jì)人員享有現(xiàn)代化設(shè)計(jì)環(huán)境...
基于Xilinx 7系列GTX高速收發(fā)器的初步調(diào)試方案
本來寫了一篇關(guān)于高速收發(fā)器的初步調(diào)試方案的介紹,給出一些遇到問題時(shí)初步的調(diào)試建議。但是發(fā)現(xiàn)其中涉及到很多概念。逐一解釋會(huì)導(dǎo)致文章過于冗長。所以單獨(dú)寫一篇...
Linux + Xenomai實(shí)時(shí)操作系統(tǒng)創(chuàng)建方案
作者:Huster-ty Xenomai是一種采用雙內(nèi)核機(jī)制的Linux 內(nèi)核的強(qiáng)實(shí)時(shí)擴(kuò)展。由于Linux 內(nèi)核本身的實(shí)現(xiàn)方式和復(fù)雜度,使得Linux ...
2020-12-26 標(biāo)簽:LinuxXilinx實(shí)時(shí)操作系統(tǒng) 7.2k 0
ISE中下載Xilinx的bit文件失敗時(shí)的處理方案
在使用ISE進(jìn)行FPGA的bit文件下載時(shí),經(jīng)常會(huì)遇到下載失敗的問題,提示:"DONE did not go high".
賽靈思 ISE所涉及的一些命令以及Command Line的使用
所有的Commandline都可以在ISE的help->User Manuals里查到,在User Manuals中
基于Xilinx FPGA和VHDL的數(shù)字秒表設(shè)計(jì)與仿真實(shí)現(xiàn)
文中著重介紹了一種基于FPGA利用VHDL硬件描述語言的數(shù)字秒表設(shè)計(jì)方法,在設(shè)計(jì)過程中使用基于VHDL的EDA工具M(jìn)odelSim對(duì)各個(gè)模塊仿真驗(yàn)證,并...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |