完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12954個(gè) 瀏覽:636795次 帖子:8006個(gè)
一文讀懂FPGA中的除法運(yùn)算及初識(shí)AXI總線
FPGA中的硬件邏輯與軟件程序的區(qū)別,相信大家在做除法運(yùn)算時(shí)會(huì)有深入體會(huì)。若其中一個(gè)操作數(shù)為常數(shù),可通過簡單的移位與求和操作代替,但用硬件邏輯完成兩變量...
一般情況下,F(xiàn)PGA器件內(nèi)部的邏輯會(huì)在每個(gè)時(shí)鐘周期的上升沿執(zhí)行一次數(shù)據(jù)的輸入和輸出處理,而在兩個(gè)時(shí)鐘上升沿的空閑時(shí)間里,則可以用于執(zhí)行各種各樣復(fù)雜的處理...
基于FPGA的大屏幕LED單色圖文顯示屏控制系統(tǒng)
LED大屏幕顯示系統(tǒng)由上位機(jī)(PC機(jī))、單片機(jī)系統(tǒng)、FPGA控制器、LED顯示屏的行列驅(qū)動(dòng)電路等模塊組成,如圖1所示。上位機(jī)負(fù)責(zé)漢字、字符等數(shù)據(jù)的采集與...
進(jìn)一步查找原因,確定究竟是FPGA的哪個(gè)Bank的電源出現(xiàn)了短路,連續(xù)測量了好幾個(gè)FPGA芯片,發(fā)現(xiàn)都是Bank5的問題;
FPGA構(gòu)造勘察技巧 FPGA Editor提升效率的小訣竅
工程師在設(shè)計(jì)過程中,經(jīng)常需要一定的創(chuàng)造力(你不妨稱之為數(shù)字管道膠帶)才能夠保證設(shè)計(jì)的順利完成。過去8年時(shí)間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地...
鍵盤分編碼鍵盤和非編碼鍵盤。鍵盤上閉合鍵的識(shí)別由專用的硬件編碼器實(shí)現(xiàn),并產(chǎn)生鍵編碼號(hào)或鍵值的稱為編碼鍵盤,如計(jì)算機(jī)鍵盤。而靠軟件編程來識(shí)別的稱為非編碼鍵...
如何利用FPGA設(shè)計(jì)來驗(yàn)證和加快你的設(shè)計(jì)過程
如果處理器和現(xiàn)場可編程門陣列FPGA全部由同樣的電壓供電運(yùn)行,并且不需要排序和控制等特殊功能的話,會(huì)不會(huì)變的很簡單呢?不幸的是,大多數(shù)處理器和FPGA需...
Stratix 10 SoC FPGA器件案例(應(yīng)用、特性、電路圖)
Intel公司的Stratix 10 SoC FPGA系列采用14nm三柵極(FinFET)和異構(gòu)三維封裝系統(tǒng)工藝技術(shù),比以前高性能SoC FPGA提供...
當(dāng)然FPGA里實(shí)際不必這樣,打個(gè)比方,兩個(gè)xbit的數(shù)據(jù)做比較,若芯片內(nèi)是4輸入LUT,若有pipeline的必要,那么流水級(jí)最多用[log4(x)]+...
2018-05-11 標(biāo)簽:FPGA時(shí)序優(yōu)化 1.1萬 0
PEX6-COP是一個(gè)靈活的FPGA協(xié)處理器卡。它是帶有FMC 輸入輸出模塊并且集成了Virtex6 FPGA計(jì)算的核心的行業(yè)標(biāo)準(zhǔn)的半長PCIe臺(tái)式機(jī)或...
FPGA關(guān)鍵設(shè)計(jì):時(shí)序設(shè)計(jì)
FPGA設(shè)計(jì)一個(gè)很重要的設(shè)計(jì)是時(shí)序設(shè)計(jì),而時(shí)序設(shè)計(jì)的實(shí)質(zhì)就是滿足每一個(gè)觸發(fā)器的建立(Setup)/保持(Hold)時(shí)間的要求。
2018-06-05 標(biāo)簽:fpga 4.9k 0
出了一種基于FPGA并利用Verilog HDL實(shí)現(xiàn)的CMI編碼設(shè)計(jì)方法。研究了CMI碼型的編碼特點(diǎn),提出了利用Altera公司CycloneⅡ系列EP...
Kintex7的SERDES的結(jié)構(gòu)圖 CPRI應(yīng)用的應(yīng)用
Kintex7系列的GTX,以其良好的性能和功耗表現(xiàn),已經(jīng)成為業(yè)界FPGA選型時(shí)的明星。由于其良好的DFE性能,它能提供高達(dá)12.5Gbps的過背板能力...
基于FPGA自動(dòng)識(shí)別LED顯示屏掃描和走線
LED是發(fā)光二極管(Light Emitting diode)的英文縮寫,早期的L E D產(chǎn)品是單個(gè)的發(fā)光管,隨著數(shù)字化設(shè)備的出現(xiàn),LED數(shù)碼管和字符管...
DCM一般和BUFG配合使用,要加上BUFG,應(yīng)該是為了增強(qiáng)時(shí)鐘的驅(qū)動(dòng)能力。DCM的一般使用方法是,將其輸出clk_1x接在BUFG的輸入引腳上,BUF...
開始了第一個(gè)獨(dú)立項(xiàng)目的研制,F(xiàn)PGA選型當(dāng)然是已經(jīng)固定了,我就圍著這款FPGA給他添油加醋,希望能讓他滿足我所有的設(shè)計(jì)需求,有了原理圖,后來又出了PCB...
FPGA的基本工作原理 Xilinx和Altera對(duì)比
查找表(Look-Up-Table)簡稱為LUT,LUT本質(zhì)上就是一個(gè)RAM。目前FPGA中多使用4輸入的LUT,所以每一個(gè)LUT可以看成一個(gè)有4位地址...
一種基于FPGA的數(shù)字分頻器設(shè)計(jì)詳解
隨著集成電路技術(shù)的快速發(fā)展,半導(dǎo)體存儲(chǔ)、微處理器等相關(guān)技術(shù)的發(fā)展得到了飛速發(fā)展。FPGA以其可靠性強(qiáng)、運(yùn)行快、并行性等特點(diǎn)在電子設(shè)計(jì)中具有廣泛的意義。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |