完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda
EDA是電子設(shè)計(jì)自動(dòng)化(Electronics Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來的。
文章:2610個(gè) 瀏覽:182926次 帖子:280個(gè)
EDA啟動(dòng)InTime使用“數(shù)據(jù)挖掘代理”自動(dòng)化設(shè)計(jì)管理
加州CUPERTINO - 一家有16個(gè)月歷史的創(chuàng)業(yè)公司,名為InTime Software Inc. ,相信電子設(shè)計(jì)自動(dòng)化行業(yè)已經(jīng)完全錯(cuò)過了重要的一點(diǎn)...
2019-08-13 標(biāo)簽:edaPCB打樣華強(qiáng)PCB 3.4k 0
讀懂芯片設(shè)計(jì)、IP授權(quán)、EDA軟件技術(shù)核心
半導(dǎo)體IP授權(quán)屬于半導(dǎo)體設(shè)計(jì)的上游。IP主要分為軟IP、固IP和硬IP。軟IP是用Verilog/VHDL等硬件描述語言描述的功能塊,不涉及具體電路元件...
使用EDA設(shè)計(jì)射頻模擬電路的一些知識(shí)點(diǎn)詳細(xì)說明
集成電路自1958年問世以來至現(xiàn)在,其工藝節(jié)點(diǎn)已經(jīng)從10微米發(fā)展到3納米。集成電路又可分為數(shù)字集成電路、模擬集成電路和數(shù)/模混合集成電路。因?yàn)樵O(shè)計(jì)流程,...
IP是秘密武器:“重新設(shè)計(jì)輪子”會(huì)使得開發(fā)計(jì)劃岌岌可危。對(duì)系統(tǒng)設(shè)計(jì)而言,開發(fā)那些不能增加特殊價(jià)值的系統(tǒng)組件是沒有任何意義的。
2019-07-24 標(biāo)簽:eda系統(tǒng)開發(fā)C++ 4.9k 0
在PCB設(shè)計(jì)過程中,EDA工程師常常需要匹配兩代PCB的結(jié)構(gòu),這種情況下,將上一代PCB的Outline(板框)導(dǎo)入新的PCB設(shè)計(jì)文件中,就可以大大縮短...
2019-06-16 標(biāo)簽:pcbPCB設(shè)計(jì)eda 8.7k 0
可編程邏輯器件是通過EDA技術(shù)將電子應(yīng)用系統(tǒng)的既定功能和技術(shù)指標(biāo)具體實(shí)現(xiàn)的硬件載體,F(xiàn)PGA作為實(shí)現(xiàn)這一途徑的主流器件之一,具有直接面向用戶,靈活性和通...
FPGA的設(shè)計(jì)流程包括算法設(shè)計(jì)、代碼仿真以及設(shè)計(jì)、板機(jī)調(diào)試,設(shè)計(jì)者以及實(shí)際需求建立算法架構(gòu),利用EDA建立設(shè)計(jì)方案或HD編寫設(shè)計(jì)代碼,通過代碼仿真保證設(shè)...
可編程邏輯器件是通過EDA技術(shù)將電子應(yīng)用系統(tǒng)的既定功能和技術(shù)指標(biāo)具體實(shí)現(xiàn)的硬件載體,F(xiàn)PGA作為實(shí)現(xiàn)這一途徑的主流器件之一,具有直接面向用戶,靈活性和通...
鋯石FPGA A4_Nano開發(fā)板視頻:軟核演練(3)
IP軟核通常是用HDL文本形式提交給用戶,它經(jīng)過RTL級(jí)設(shè)計(jì)優(yōu)化和功能驗(yàn)證,但其中不含有任何具體的物理信息。
EDA工程師在PCB設(shè)計(jì)過程中,往往需要與結(jié)構(gòu)工程師打交道,結(jié)構(gòu)圖紙即DXF文件就是結(jié)構(gòu)工程師與EDA工程師溝通的媒介。本文針對(duì)Allegro導(dǎo)入DXF...
2019-05-26 標(biāo)簽:pcbPCB設(shè)計(jì)eda 1.7萬 0
EDA技術(shù)的概念介紹及設(shè)計(jì)流程分析
EDA是電子設(shè)計(jì)自動(dòng)化的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測(cè)試(CAT)和計(jì)算機(jī)輔助工程(CA...
2019-05-16 標(biāo)簽:芯片計(jì)算機(jī)eda 9.4k 0
如何在Altium Designer中創(chuàng)建PCB圖紙文檔
PCB設(shè)計(jì)過程的演變已經(jīng)有了很大的進(jìn)步。 80年代推出了第一塊PCB設(shè)計(jì)軟件,標(biāo)志著設(shè)計(jì)創(chuàng)作能力和技術(shù)的新時(shí)代的到來。 此后,EDA公司出現(xiàn)了上升,下降...
2019-05-07 標(biāo)簽:pcb設(shè)計(jì)edaaltium designer 4.3k 0
(1)電路板的尺寸的設(shè)定。設(shè)計(jì)PCB前,首先要設(shè)定電路板的尺寸/邊框,其設(shè)計(jì)步驟為:先彈出編輯區(qū)下方的Keep Out Layout(禁止布線層)→點(diǎn)擊...
2019-04-12 標(biāo)簽:pcb設(shè)計(jì)eda 1.3k 0
基于Protel99SE在高頻PCB設(shè)計(jì)中的一些問題研究
Protel99SE雖然具有自動(dòng)布局的功能,但并不能完全滿足高頻電路的工作需要,往往要憑借設(shè)計(jì)者的經(jīng)驗(yàn),根據(jù)具體情況,先采用手工布局的方法優(yōu)化調(diào)整部分元...
2019-06-17 標(biāo)簽:pcb設(shè)計(jì)edaProtel99se 1.3k 0
PCB層疊設(shè)計(jì)基本原則 CAD工程師在完成布局(或預(yù)布局)后,重點(diǎn)對(duì)本板的布線瓶徑處進(jìn)行分析,再結(jié)合EDA軟件關(guān)于布線密度(PIN/RAT)的報(bào)告參數(shù)、...
2019-06-28 標(biāo)簽:pcb設(shè)計(jì)eda層疊設(shè)計(jì) 1.6k 0
如何實(shí)現(xiàn)高性能的PCB設(shè)計(jì)工程
PCB設(shè)計(jì)工程師:設(shè)計(jì)人員必須具備廣泛的PCB周邊知識(shí),諸如電子線路的基本知識(shí),PCB的生產(chǎn)、貼片加工的基本常識(shí),DFX(DFM/DFC /DFT)設(shè)計(jì)...
2019-07-29 標(biāo)簽:PCB設(shè)計(jì)eda 1.5k 0
EDA實(shí)現(xiàn)鬧鐘鈴聲設(shè)計(jì)
鬧鐘的設(shè)置優(yōu)先級(jí)要低于正常示數(shù),所以必須在正常示數(shù)時(shí)使用鬧鐘開關(guān)才能進(jìn)行鬧鐘的設(shè)定,而且鬧鐘的校時(shí)校分是用的2Hz的快速校時(shí)校分,更加的方便有效,因?yàn)槭?..
利用74LS138和74LS161的高速電路EDA設(shè)計(jì)實(shí)現(xiàn)
仿真結(jié)果符合預(yù)期,且出現(xiàn)了“毛刺”,即電路的冒險(xiǎn)與競(jìng)爭(zhēng)現(xiàn)象,這是由于邏輯門存在延遲以及信號(hào)的傳輸路徑不同造成的,當(dāng)輸入信號(hào)電平發(fā)生瞬時(shí)變化時(shí),電路就可能...
2019-03-09 標(biāo)簽:eda計(jì)數(shù)器 8.1k 0
常用半導(dǎo)體設(shè)計(jì)EDA軟件工具匯總說明
EDA技術(shù)是在電子CAD技術(shù)基礎(chǔ)上發(fā)展起來的計(jì)算機(jī)軟件系統(tǒng),是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理及智能化技術(shù)的 最新成果,進(jìn)...
PLD和EDA在可編程邏輯設(shè)計(jì)中的應(yīng)用
把一個(gè)有專用目的,并具有一定規(guī)模的電路或子系統(tǒng)集成化而設(shè)計(jì)在一芯片上,這就是專用 集成電路ASIC的設(shè)計(jì)任務(wù),通常ASIC的設(shè)計(jì)要么采用全定制電路設(shè)計(jì)方...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |