利用可編程器件CPLD/FPGA實現(xiàn)VGA彩色顯示控制器在工業(yè)現(xiàn)場中有許多實際應(yīng)用。以硬件描述語言VHDL對可編程器件進行功能模塊設(shè)計、仿真綜合,可實現(xiàn)VGA顯示控制器顯示各種圖形、圖像、文字,并實現(xiàn)了動畫效果。
2020-08-30 12:03:59
1518 
算法。電子設(shè)計自動化(EDA)的實現(xiàn)是與CPLD/FPGA技術(shù)的迅速發(fā)展息息相關(guān)的。CPLD/FPGA是80年代中后期出現(xiàn)的,其特點是具有用戶可編程的特性。利用PLD/FPGA,電子系統(tǒng)設(shè)計工程師可以
2011-12-25 23:49:01
FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計經(jīng)驗分享FPGA/CPLD數(shù)字電路設(shè)計經(jīng)驗分享摘要:在數(shù)字電路的設(shè)計中,時序設(shè)計是一個系統(tǒng)性能的主要標志,在高層次設(shè)計方法中,對時序控制的抽象度也相應(yīng)
2012-08-11 10:17:18
words:FPGA/CPLD;Synchronous design;Clock;Metastable state利用FPGA/CPLD實現(xiàn)數(shù)字系統(tǒng)電路設(shè)計時,如何設(shè)計出可讀性強、重復(fù)利用率高、工作穩(wěn)定可靠
2009-04-21 16:42:01
編程兩類。FPGA大部分是基于SRAM編程,編程信息在系統(tǒng)斷電時丟失,每次上電時,需從器件外部將編程數(shù)據(jù)重新寫入SRAM中。其優(yōu)點是可以編程任意次,可在工作中快速編程,從而實現(xiàn)板級和系統(tǒng)級的動態(tài)配置
2012-10-26 08:10:36
,限制了器件的靈活布線,因此CPLD利用率較FPGA器件低。6、應(yīng)用范圍的不同 數(shù)字邏輯系統(tǒng)分為兩大類: (1)控制密集型(邏輯密集型),對數(shù)據(jù)處理能力要求低,但邏輯關(guān)系復(fù)雜,輸入輸出較多,適合
2020-08-28 15:41:47
,適用于控制密集型系統(tǒng); FPGA邏輯能力較弱但寄存器多,適于數(shù)據(jù)密集型系統(tǒng)。 CPLD和FPGA的優(yōu)點: 1.規(guī)模越來越大,實現(xiàn)功能越來越強,同時可以實現(xiàn)系統(tǒng)集成。 2.研制開發(fā)費用低,不承擔(dān)投
2020-07-16 10:46:21
基于VHDL語言的數(shù)字鐘系統(tǒng)設(shè)計 基于FPGA的交通燈控制 采用可編程器件(FPGA/CPLD)設(shè)計數(shù)字鐘 數(shù)字鎖相環(huán)法位同步信號 基于FPGA的碼速調(diào)整電路的建模與設(shè)計 誤碼檢測儀
2012-02-10 10:40:31
FPGA設(shè)計中幀同步系統(tǒng)的實現(xiàn)數(shù)字通信時,一般以一定數(shù)目的碼元組成一個個“字”或“句”,即組成一個個“幀”進行傳輸,因此幀同步信號的頻率很容易由位同步信號經(jīng)分頻得出,但每個幀的開頭和末尾時刻卻無法由
2012-08-11 16:22:49
FPGA設(shè)計中幀同步系統(tǒng)的實現(xiàn)數(shù)字通信時,一般以一定數(shù)目的碼元組成一個個“字”或“句”,即組成一個個“幀”進行傳輸,因此幀同步信號的頻率很容易由位同步信號經(jīng)分頻得出,但每個幀的開頭和末尾時刻卻無法由
2012-08-11 17:44:43
DSP技術(shù)廣泛應(yīng)用于各個領(lǐng)域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實現(xiàn)數(shù)字信號處理系統(tǒng),具有很強的實時性和靈活性,因此利用FPGA實現(xiàn)數(shù)字信號處理成為數(shù)字信號處理領(lǐng)域的一種新的趨勢。
2019-10-17 08:12:27
畢設(shè)需要用labview軟件進行數(shù)字復(fù)接分接實驗的仿真,但是從來沒有接觸過那個軟件。哪位能教教么?我最近也在看視頻學(xué)習(xí),但是還是不懂要怎么去用二進制數(shù)去輸出相應(yīng)的方波序列,或者說這個題目不知道怎么下手?哪位能提點一下嗎
2015-03-26 22:00:04
數(shù)字復(fù)接芯片有哪幾種?有何不同?復(fù)接芯片有哪些應(yīng)用舉例?
2021-05-27 06:08:21
Altera FPGA/CPLD設(shè)計與Verilog數(shù)字系統(tǒng)設(shè)計教程從網(wǎng)上找到了一些Altera FPGA/CPLD經(jīng)典教材,包含夏宇聞老師的Verilog數(shù)字系統(tǒng)設(shè)計教程(第2版)Altera FPGA/CPLD設(shè)計與Verilog數(shù)字系統(tǒng)設(shè)計教程
2014-02-17 09:22:18
的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能特點、設(shè)計方法以及相應(yīng)的EDA工具軟件,重點介紹CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計、數(shù)字
2018-03-29 17:11:59
使用。 本文基于快速傅里葉IP核可復(fù)用和重配置的特點,實現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設(shè)計靈活,調(diào)試方便,可擴展性強的特點。 1 系統(tǒng)功能硬件
2018-11-09 15:53:22
數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項重要技術(shù),能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數(shù)據(jù)傳輸效率。
2019-09-26 07:48:06
基于fpga/cpld的數(shù)字系統(tǒng)設(shè)計流程包括哪些步驟,EDA——Electronic Design Automation電子設(shè)計自動化EDA是從CAD(計算機輔助設(shè)計)、CAM(計算機輔助制造
2021-07-27 06:52:45
基于fpga的數(shù)字通信系統(tǒng)數(shù)字復(fù)接器建模與設(shè)計
2014-04-15 21:58:57
隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。利用大規(guī)模數(shù)字集成電路實現(xiàn)常規(guī)的單穩(wěn)態(tài)集成電路所實現(xiàn)的功能,容易
2019-08-16 06:12:46
如何利用CPLD實現(xiàn)數(shù)字濾波及抗干擾?CPLD在信號濾波和抗干擾中的應(yīng)用
2021-04-30 06:50:32
如何利用CPLD實現(xiàn)異步ASI/SDI信號電復(fù)接光傳輸設(shè)備的設(shè)計?
2021-04-29 06:29:10
本設(shè)計利用CPLD進行數(shù)字邏輯器件設(shè)計,并配合多路精密程控放大,實現(xiàn)了寬輸入范圍高精度頻率測量,頻率測量穩(wěn)定度達10 -7,而且將輸入信號的范圍進行了有效地拓寬,使這種高精度頻率計的應(yīng)用領(lǐng)域更加廣泛。同時,解決了傳統(tǒng)分立數(shù)字器件測頻時存在的問題。
2021-05-14 06:24:24
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2019-09-19 06:18:40
本文基于FPGA的技術(shù)特點,結(jié)合數(shù)字復(fù)接技術(shù)的基本原理,實現(xiàn)了基群速率(2048kbps)數(shù)字信號的數(shù)字分接與復(fù)接。
2021-04-30 06:27:39
本文利用CPLD數(shù)字控制技術(shù)對時序電路進行改進。CPLD(Complex Programmable Logic Device)是新一代的數(shù)字邏輯器件,具有速度快、集成度高、可靠性強、用戶可重復(fù)編程或
2021-05-06 09:44:24
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2019-08-19 06:15:33
數(shù)據(jù)復(fù)接方法有哪些?如何去實現(xiàn)它們?在設(shè)計數(shù)據(jù)復(fù)接與分接設(shè)備過程中有哪些難點?怎樣利用FPGA去實現(xiàn)多路話音/數(shù)據(jù)復(fù)接設(shè)備?
2021-04-14 06:42:57
數(shù)字復(fù)接的基本原理是什么?數(shù)字復(fù)接系統(tǒng)是如何構(gòu)成的?怎樣去設(shè)計數(shù)字復(fù)接系統(tǒng)?
2021-04-28 07:04:28
,也可以通過與集成電路制造廠家協(xié)商。 在投片制造之前,還可以用 FPGA來驗證所設(shè)計的復(fù)雜數(shù)字系統(tǒng)的電路結(jié)構(gòu)是否正確。CPLD/FPGA 器件的設(shè)計一般分為設(shè)計輸入、設(shè)計實現(xiàn)和編程三個主要設(shè)計步驟
2019-02-28 11:47:32
. 數(shù)字電平可能容易,但是如果想實現(xiàn)模擬電平,可以嗎?
下次使用的時候,希望能夠通過編程修改這種對應(yīng)關(guān)系,同時想問問,如果FPGA可以實現(xiàn),那么還有別的元器件可以實現(xiàn)嗎?
請問CPLD或者FPGA能夠實現(xiàn)任意的IO口對聯(lián)嗎?數(shù)字方式的可以話,那么模擬方式的也可以嗎?
2023-04-23 14:19:12
如何利用CPLD實現(xiàn)智能數(shù)字電壓表的設(shè)計?數(shù)字電壓表系統(tǒng)是如何組成的?其工作原理是什么?如何實現(xiàn)CPLD功能模塊的設(shè)計?
2021-04-13 06:07:19
如何通過添加一個簡單的RC電路至FPGA或CPLD 的LVDS輸入來實現(xiàn)模數(shù)轉(zhuǎn)換器?請問怎么實現(xiàn)低頻率(DC至1K Hz)和高頻率(高達50K Hz)ADC?
2021-04-15 06:29:55
二次群復(fù)接的基本原理是什么?基于CPLD的PDH通信二次群復(fù)接器的設(shè)計怎樣對PDH通信二次群復(fù)接器進行仿真?
2021-04-30 07:01:48
要求是利用FPGA開發(fā)板,設(shè)計一個多路PCM編碼的復(fù)接器,已知8路電話信號已經(jīng)過PCM編碼,每路位寬8bit,頻率8KHz,以64比特寬度并行輸入到復(fù)接器,要求復(fù)接邏輯能夠把8電話路信號順序排隊,以
2014-09-16 21:39:41
多路復(fù)用與數(shù)字復(fù)接8.1 頻分多路復(fù)用(FDM)原理8.2 時分多路復(fù)用(TDM)原理8.3 準同步數(shù)字體系(PDH) 8.4 同步數(shù)字體系(SDH)
2008-10-22 13:26:58
0 為了獲得一定的靈活性,嵌入式系統(tǒng)大都設(shè)計有可編程邏輯器件CPLD。利用單片機對CPLD進行編程,可以方便地升級、修改和測試已完成的設(shè)計。文中給出了它的實現(xiàn)過程。
2009-04-03 10:49:49
22 本文概述了數(shù)字復(fù)接芯片在光纖通信系統(tǒng)中的作用,對幾種常用于PDH系統(tǒng)中的數(shù)字復(fù)接芯片進行了比較,然后重點介紹了GW7680芯片的功能和特點以及應(yīng)用技巧.
2009-04-25 16:04:15
27 altera fpga/cpld設(shè)計 基礎(chǔ)篇結(jié)合作者多年工作經(jīng)驗,系統(tǒng)地介紹了FPGA/CPLD的基本設(shè)計方法。在介紹FPGA/CPLD概念的基礎(chǔ)上,介紹了Altera主流FPGA/CPLD的結(jié)構(gòu)與特點,并通過豐富的實例講解
2009-07-10 17:35:45
58 電力線載波通信是電力系統(tǒng)的一種特殊的通信方式,在對這種通信方式進行充分研究的基礎(chǔ)上設(shè)計了一種雙CPU、低功耗、低成本的數(shù)字復(fù)接器,以滿足電力通信傳輸系統(tǒng)的需要。
2009-08-05 08:28:05
28 本文介紹了在ALTERA 公司的EDA 軟件MAX+plusⅡ平臺下,應(yīng)用VHDL 語言進行基于FPGA 的數(shù)字化光電經(jīng)緯儀中低速數(shù)字信號復(fù)接設(shè)計的具體實現(xiàn)方案,并給出部分程序設(shè)計。實驗表明,
2009-09-01 08:34:53
10 UART 是廣泛使用的串行數(shù)據(jù)通訊電路。本設(shè)計包含UART 發(fā)送器、接收器和波特率發(fā)生器。設(shè)計應(yīng)用EDA 技術(shù),基于FPGA/CPLD 器件設(shè)計與實現(xiàn)UART。關(guān)鍵詞 :FPGA/CPLD;UART;VHDLUART(即U
2009-09-29 08:01:20
24 CPLD 器件應(yīng)用隨著生產(chǎn)工藝的逐步提高以及 CPLD 開發(fā)系統(tǒng)的不斷完善,CPLD 器件容量也由幾百門飛速發(fā)展到百萬門以上,使得一個復(fù)雜數(shù)字系統(tǒng)完全可以在一個芯片中實現(xiàn)。HDL
2010-01-27 11:40:02
48 基于FPGA/CPLD芯片的數(shù)字頻率計設(shè)計摘要:詳細論述了利用VHDL硬件描述語言設(shè)計,并在EDA(電子設(shè)計自動化)工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/CPLD)實現(xiàn)
2010-04-30 14:45:13
132 當利用CPLD/FPGA開發(fā)系統(tǒng)完成數(shù)字電路或系統(tǒng)的開發(fā)設(shè)計并仿真校驗通過之后,就需要將獲得的CPLD/FPGA編程配置數(shù)據(jù)下載到CPLD/FPGA芯片中,以便最后獲得所設(shè)計的硬件數(shù)字電路或系
2010-06-01 10:14:46
24 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對同步數(shù)字復(fù)接各組成模塊進行了設(shè)計,并在ISE集成環(huán)境下進行了設(shè)計描述、綜合、布局布線及時序仿真,取得了正確的設(shè)
2010-06-25 17:47:25
12 利用國際空間數(shù)據(jù)系統(tǒng)咨詢委員會(CCSDS)高級在軌系統(tǒng)(AOS)建議,提出了兩級復(fù)用的方案,設(shè)計了一種具有載荷數(shù)據(jù)存儲功能的高速實時/回放分級復(fù)接器。該方案采用FPGA技術(shù),對星上載荷
2010-07-28 16:51:47
14 從時分復(fù)接系統(tǒng)對位同步系統(tǒng)的性能要求出發(fā),提出了一種基于FPGA的快速位同步系統(tǒng)的設(shè)計方案,給出了位同步系統(tǒng)的實驗仿真,結(jié)果表明該系統(tǒng)有較快的位同步建立時間,節(jié)省了F
2010-07-28 18:13:40
22 本文提出了基于FPGA技術(shù)實現(xiàn)數(shù)字復(fù)接系統(tǒng)的設(shè)計方案,并介紹了有代表性的較簡單的四路同步復(fù)接器系統(tǒng)總體設(shè)計。硬件電路調(diào)試證明,該方案是行之有效的。
2010-08-06 16:33:16
30 從時分復(fù)接系統(tǒng)對幀同步系統(tǒng)的性能要求出發(fā),提出了一種采用FPGA實現(xiàn)幀同步系統(tǒng)的設(shè)計方案,重點介紹了同步保護電路的設(shè)計,并給出了FPGA設(shè)計的實驗仿真,實驗結(jié)果表明該電路
2010-08-06 16:46:59
24 為實現(xiàn)設(shè)備中存在的低速數(shù)據(jù)光纖通信的同步復(fù)接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數(shù)據(jù)的接收端首先從復(fù)接數(shù)據(jù)中
2010-10-26 16:56:54
46 介紹了應(yīng)用FPGA技術(shù)進行幀同步器設(shè)計的實現(xiàn)原理、系統(tǒng)框圖及設(shè)計中需要注意的問題,給出了用VHDL描述的幾個模塊的源代碼。
2010-12-01 16:13:07
31 摘 要: 本文利用FPGA完成了8路同步話音及16路異步數(shù)據(jù)的復(fù)接與分接過程,并且實現(xiàn)了復(fù)接前的幀同步捕獲和利用DDS對時鐘源進行分頻得到所需時鐘的過程。該設(shè)計
2009-06-20 13:38:43
787 
?摘 要:介紹了一種利用ALTERA公司的復(fù)雜可編程邏輯器件(CPLD)快速卷積法實現(xiàn)數(shù)字濾波器的設(shè)計??? 關(guān)鍵詞:CPLD 數(shù)字濾波器 信號處理
2009-06-20 14:23:56
1317 
基于FPGA和CPLD數(shù)字邏輯實現(xiàn)ADC技術(shù)
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)
2010-05-25 09:39:10
1844 
本文討論的四種常用FPGA/CPLD設(shè)計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計的內(nèi)在規(guī)律的
2010-11-04 10:11:28
813 
本文介紹了通過處理機用CPLD和Flash實現(xiàn)FPGA配置文件下載更新的方法。與傳統(tǒng)的JTAG或PROM串行下載配置方法相比,此方法具有更新配置文件靈活方便、易于操作、適用于大容量FPGA下載的特點
2018-10-25 05:51:00
10535 
介紹這種基于FPGA流程設(shè)計的同步數(shù)字信號復(fù)接和分解方案,使用EDA仿真設(shè)計工具QuartusⅡ和Verilog HDL硬件描述語言對數(shù)據(jù)復(fù)接和分解的關(guān)鍵步驟進行功能仿真和驗證。
2011-08-05 11:52:03
8360 
本文將著重介紹運用FPGA技術(shù)實現(xiàn)基群與二次群之間復(fù)接與分接系統(tǒng)的總體設(shè)計方案。
2011-08-15 17:00:27
1858 UART 是廣泛使用的串行數(shù)據(jù)通訊電路。本設(shè)計包含UART 發(fā)送器、接收器和波特率發(fā)生器。設(shè)計應(yīng)用EDA 技術(shù),基于FPGA/CPLD 器件設(shè)計與實現(xiàn)UART。
2011-12-17 00:15:00
59 本文介紹了一種利用FPGA實現(xiàn)DC~100 MHz的自動切換量程數(shù)字等精度頻率計的實現(xiàn)方法,并給出實現(xiàn)代碼。整個系統(tǒng)在研制的CPLD/FPGA實驗開發(fā)系統(tǒng)上調(diào)試通過。
2012-12-03 11:17:51
6495 本書主要介紹了基于cpld/fpga的數(shù)字通信系統(tǒng)的設(shè)計原理與建模方法。從通信系統(tǒng)的組成、eda概述及建模的概念開始(第1~2章),圍繞數(shù)字通信系統(tǒng)的vhdl設(shè)計與建模兩條主線,講述了常
2013-09-13 15:29:50
140 可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用
2016-12-11 23:38:39
0 同步異步通信轉(zhuǎn)換的CPLD_FPGA設(shè)計,有需要的下來看看
2016-12-16 22:13:20
8 CPLD_FPGA的數(shù)字通信系統(tǒng)建模與設(shè)計
2017-09-04 11:10:01
14 CPLD和FPGA都是我們經(jīng)常會用到的器件。有的說有配置芯片的是FPGA,沒有的是CPLD;有的說邏輯資源多的是FPGA,少的是CPLD;有的直接就不做區(qū)分,把他們都叫做FPGA。那么兩者到底有什么區(qū)別呢?下面我們就以Altera公司的CPLD和FPGA為例來說說兩者的區(qū)別。
2017-09-18 16:35:32
5 FPGA/CPLD能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡單的74電路,都可以用FPGA/CPLD來實現(xiàn)。 FPGA/CPLD如同一張白紙或是一堆積木,工程師可以通過傳統(tǒng)的原理圖輸入法
2017-10-09 09:52:20
14 Multiplexer)與分解器(Digital Demultiplexer)將不同速率、不同類型的信號進行合并與分離,以實現(xiàn)通過一條信道完成多個信源信號傳輸?shù)娜盏摹8鶕?jù)復(fù)接器與各個信源時鐘的不同關(guān)系,數(shù)字復(fù)接器可分為同步復(fù)接器和異步復(fù)接器。前者對于信源的相位、速率
2017-11-07 10:29:37
8 為了能在GPS接收端獲取正確導(dǎo)航電文,研究了CJPS接收機位同步、幀同步的基本原理和實現(xiàn)方式。提出一種采用FPGA來實現(xiàn)位同步、幀同步系統(tǒng)的設(shè)計方案。使用Xilinx開發(fā)軟件,通過Verilog代碼
2017-11-07 17:13:39
12 數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2018-04-26 11:53:00
1765 
PLD和FPGA都是由邏輯陣列模塊構(gòu)成的,但是CPLD LAB基于乘積和宏單元,而FPGA LAB使用基于LUT的邏輯單元。CPLD LAB圍繞中心全局互連排列,隨著器件中邏輯數(shù)量的增加,呈指數(shù)增長。
2018-04-17 17:08:00
3668 
控制電路用來進行碼速調(diào)整,把標稱速度相同實際有容差的4個2 048 kb/s的支路都調(diào)整到2 112 kb/s上,使他們同步;復(fù)接器是將4個已經(jīng)同步的支路信號復(fù)接成1個8 448 kb/s的二次群信號。
2019-06-28 08:07:00
4864 
在數(shù)字通信網(wǎng)中,為了擴大傳輸容量和傳輸效率,常常需要把若干個低速數(shù)字信號合并成為一個高速數(shù)字信號,然后通過高速信道傳輸;而在接收端又按照需要分解成低速數(shù)字信號。數(shù)字復(fù)接技術(shù)就是實現(xiàn)這種數(shù)字信號合并(復(fù)接)和分解(分接)的專門技術(shù)。
2019-06-10 08:12:00
4820 
FPGA/CPLD能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡單的74電路,都可以用FPGA/CPLD來實現(xiàn)。
2020-01-20 09:29:00
4186 可編程邏輯器件rPGA(現(xiàn)場可編程門陣列)和CPLD(復(fù)雜可編程邏輯器件)越來越多的應(yīng)用于數(shù)字信號處理領(lǐng)域,與傳統(tǒng)的ASIC(專用集成電路和DSP數(shù)字信號處理器)相比,基于FPGA和CPLD實現(xiàn)
2021-02-01 10:33:06
19 無人機等空中平臺的下行鏈路中包含了眾多的信息,如遙測信息,測距信息,實時圖像信息等,為利用同一信道將這些信息有效地傳輸?shù)降孛婵刂?b class="flag-6" style="color: red">系統(tǒng),必須進行數(shù)據(jù)打包(復(fù)接)處理。本文針對遙測數(shù)據(jù)和圖像數(shù)據(jù)復(fù)接的情況,給出了一種基于FPGA的設(shè)計方案。
2021-04-02 09:33:15
24 簡要介紹了CPLD/FPGA器件的特點和應(yīng)用范圍,并以分頻比為25和15的分頻器的設(shè)計為例,介紹了在 Maxplus開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計數(shù)字邏輯電路的過程和方法該設(shè)計具有結(jié)構(gòu)簡單、實現(xiàn)方便、便于系統(tǒng)升級的特點。
2021-04-12 16:29:05
11 FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法(深圳市村田電源技術(shù)有限公司)-FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法? ? ? ? ? ? ? ? ? ?
2021-09-18 10:51:20
13 FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:03
52 可編程邏輯包括 PAL、GAL、PLD 等。通過不斷發(fā)展,它已經(jīng)發(fā)展成為現(xiàn)在的CPLD/FPGA。CPLD(復(fù)雜可編程邏輯器件)和FPGA(現(xiàn)場可編程門陣列)的功能基本相同,只是實現(xiàn)原理略有不同。當
2023-07-03 14:33:38
10709 
FPGA(Field-Programmable Gate Array)和CPLD(Complex Programmable Logic Device)都屬于可編程邏輯器件(PLD
2024-01-22 18:05:54
4320 在數(shù)字電路設(shè)計領(lǐng)域,CPLD和FPGA是兩種常用的可編程邏輯器件。它們都允許工程師根據(jù)需要設(shè)計和重新配置數(shù)字電路,但它們在結(jié)構(gòu)、性能和應(yīng)用上存在顯著差異。 CPLD和FPGA的定義 CPLD
2025-01-23 09:46:36
2762
評論