為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。用QuartusⅡ軟件在FPGA平臺(tái)上完成了數(shù)字核脈沖的幅度提取并生成能譜。
2013-11-21 10:57:26
2545 
基于FPGA 的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。
2015-02-03 09:55:05
2373 
本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并在FPGA開發(fā)平臺(tái)上通過VHDL文本輸入和原理圖輸入相結(jié)合的方式,編程給出了仿真結(jié)果。最后通過對(duì)各種分頻的分析,利用層次化設(shè)計(jì)思想,綜合設(shè)計(jì)出了一種基于FPGA的通用數(shù)控分頻器,通過對(duì)可控端口的調(diào)節(jié)就能夠?qū)崿F(xiàn)不同倍數(shù)及占空比的分頻器。
2015-05-07 09:43:16
5706 
在ARM開發(fā)中,通??晒┻x擇的下載器有多種。清華的FPGA,除了官方的專用下載器,有其他的下載器可以使用嗎?使用賽靈思下載器可以嗎?
2024-06-23 12:28:49
后,將電路板上電運(yùn)行。然后把下載電纜接到JTAG接口上,在主機(jī)中運(yùn)行Quartus II軟件,并打開Programmer編程器,單擊其中的“Auto Detect”按鈕進(jìn)行FPGA下載鏈路自動(dòng)檢測(cè)。若能正確檢測(cè)到FPGA,說明配置電路是正確連接的。
2012-08-12 11:52:54
,整板硬件包括FPGA電路, DDR3電路,外圍接口電路,加上時(shí)鐘和控制邏輯等輔助電路,形成一個(gè)完整的、一體化的數(shù)字系統(tǒng)硬件平臺(tái)。能夠快速接入FC-AE網(wǎng)絡(luò),實(shí)現(xiàn)光纖總線終端的數(shù)據(jù)通訊。課程提供項(xiàng)目
2021-11-17 23:12:06
ESP32 之 ESP-IDF 學(xué)習(xí)筆記(三)【通用硬件定時(shí)器(Timer)】文章目錄ESP32 之 ESP-IDF 學(xué)習(xí)筆記(三)【通用硬件定時(shí)器(Timer)】通用硬件定時(shí)器(Timer)1
2021-12-09 06:09:21
)基本都不支持網(wǎng)絡(luò),也不能簡(jiǎn)單升級(jí)具有網(wǎng)絡(luò)功能,且模式較為單一。因而,設(shè)計(jì)與實(shí)現(xiàn)了一種網(wǎng)絡(luò)化通用測(cè)控系統(tǒng)平臺(tái),以實(shí)現(xiàn)網(wǎng)絡(luò)化測(cè)控需求且具有一般平臺(tái)的通用性能。本文主要介紹了ARM嵌入式系統(tǒng)與ZigBee無線技術(shù)相結(jié)合的通用網(wǎng)絡(luò)測(cè)控平臺(tái)的硬件設(shè)計(jì)。
2020-04-10 07:44:27
)基本都不支持網(wǎng)絡(luò),也不能簡(jiǎn)單升級(jí)具有網(wǎng)絡(luò)功能,且模式較為單一。因而,設(shè)計(jì)與實(shí)現(xiàn)了一種網(wǎng)絡(luò)化通用測(cè)控系統(tǒng)平臺(tái),以實(shí)現(xiàn)網(wǎng)絡(luò)化測(cè)控需求且具有一般平臺(tái)的通用性能。本文主要介紹了ARM嵌入式系統(tǒng)與ZigBee無線技術(shù)相結(jié)合的通用網(wǎng)絡(luò)測(cè)控平臺(tái)的硬件設(shè)計(jì)。
2019-11-08 07:45:34
Arm用的下載器和FPGA用的下載器有什么區(qū)別于聯(lián)系?也不知道該叫配置器還是調(diào)試器,還是下載器的反正對(duì)于FPgA來說就是用來配置的那個(gè)東東.他和Arm的調(diào)試工具一樣嗎?可以公用嗎?
2022-08-10 14:57:17
下載方案:HS2 二代高速下載方案,下載速度:最大 30Mhz通信方式:USB,下載接口:JTAG 14P 標(biāo)準(zhǔn)接口,支持開發(fā)環(huán)境:ISE、Vivado,工作電壓:5V(USB 供電),工作電流:56mA@5V,工作溫度:-40℃~+85℃
2023-03-28 13:06:17
請(qǐng)指教:Actel FPGA(Am40x04PLG84)IC, 自己有源程序文件,但不知用什么型號(hào)下載器,是否有通用不貴的下載器可以下載程序,以及用哪款兼容的軟件操作,請(qǐng)高人指點(diǎn)多謝!
2015-11-12 17:39:25
本文和設(shè)計(jì)代碼由FPGA愛好者小梅哥編寫,未經(jīng)作者許可,本文僅允許網(wǎng)絡(luò)論壇復(fù)制轉(zhuǎn)載,且轉(zhuǎn)載時(shí)請(qǐng)標(biāo)明原作者。很多新手在剛開始接觸FPGA學(xué)習(xí)的時(shí)候,都不會(huì)下載程序,經(jīng)常出現(xiàn)無法下載程序,或者說下載窗口
2020-02-28 19:41:12
,并設(shè)計(jì)了基于
FPGA的
通用硬件平臺(tái)。在此平臺(tái)上,通過PC機(jī)
下載軟件,實(shí)時(shí)實(shí)現(xiàn)了軟件無線電中頻至基帶的波形處理和多種不同的調(diào)制解調(diào)方式?! ?/div>
2019-05-28 06:39:46
本文介紹一種通用SDRAM控制器的FPGA模塊化解決方案。
2021-05-07 06:42:49
求大佬介紹一種通用SDRAM控制器的FPGA模塊化解決方案
2021-04-08 06:40:34
ARM系統(tǒng)以及FPGA構(gòu)成的雙控制器,設(shè)計(jì)出支持多通訊方式,驅(qū)動(dòng)在設(shè)計(jì)范圍內(nèi)各種點(diǎn)陣LED顯示器的通用脫機(jī)控制卡,從而使得LED大屏幕脫機(jī)顯示屏開發(fā)周期大大縮短。設(shè)計(jì)中提出了驅(qū)動(dòng)各種點(diǎn)陣規(guī)格的LED顯示器
2014-11-17 16:51:33
的設(shè)計(jì)中給出了應(yīng)用參考,保證了系統(tǒng)硬件的可靠性,且在實(shí)際應(yīng)用中取得了穩(wěn)定的性能表現(xiàn)。關(guān)鍵詞 LVDS;通用下載器;FPGA隨著航天技術(shù)的發(fā)展,地面檢測(cè)設(shè)備作為大系統(tǒng)的重要組成部分,發(fā)揮著重要作用。通用
2019-07-01 08:17:27
網(wǎng)絡(luò)下載器作為航天計(jì)算機(jī)地面檢測(cè)系統(tǒng)的重要組成部分,發(fā)揮著重要的作用。文中主要介紹了網(wǎng)絡(luò)下栽器的總體設(shè)計(jì)思路,給出了硬件模塊的設(shè)計(jì)原理圖。并在 PCB設(shè)計(jì)中,對(duì)于LVDS接口、高速總線以及疊層
2019-07-02 07:50:14
基于FPGA的通用異步收發(fā)器設(shè)計(jì)
2012-08-18 00:03:20
基于FPGA的通用高速串行互連協(xié)議設(shè)計(jì)基于FPGA的通用高速串行互連協(xié)議設(shè)計(jì)
2012-08-11 15:46:52
是處理數(shù)字信號(hào)如圖形、語音及圖像等領(lǐng)域的重要變換工具。快速傅里葉變換(FFT)是DFT的快速算法。FFT算法的硬件實(shí)現(xiàn)一般有3種形式:1)使用通用DSP來實(shí)現(xiàn);2)用專用DSP來實(shí)現(xiàn);3)通過FPGA來
2009-06-14 00:19:55
要求。ZigBee/IEEE 802.15.4標(biāo)準(zhǔn)把低功耗、低成本作為主要目標(biāo),為無線傳感器網(wǎng)絡(luò)提供了互連互通的平臺(tái),目前基于該技術(shù)的無線傳感器網(wǎng)絡(luò)的研究和開發(fā)得到越來越多的關(guān)注。本文就是基于ZigBee技術(shù),設(shè)計(jì)了通用無線傳感器網(wǎng)絡(luò)硬件平臺(tái),以期待能夠產(chǎn)業(yè)化,為我國的無線傳感器事業(yè)做出更大的貢獻(xiàn)。
2020-03-16 07:11:02
為何需要基于FPGA的硬件在環(huán)仿真器?如何去設(shè)計(jì)基于FPGA的硬件在環(huán)仿真器?
2021-05-06 09:18:32
通用測(cè)試系統(tǒng)是如何組成的?如何實(shí)現(xiàn)通用測(cè)試系統(tǒng)的硬件設(shè)計(jì)?如何實(shí)現(xiàn)通用測(cè)試系統(tǒng)的軟件設(shè)計(jì)?
2021-04-14 06:47:55
本文通過對(duì)長(zhǎng)BCH碼優(yōu)化方法的研究與討論,針對(duì)標(biāo)準(zhǔn)中二進(jìn)制BCH碼的特性,設(shè)計(jì)了實(shí)現(xiàn)該譯碼器的FPGA硬件結(jié)構(gòu)。
2021-06-15 09:23:27
本文介紹了一種基于FPGA芯片的高速智能節(jié)點(diǎn)的硬件結(jié)構(gòu)和軟件設(shè)計(jì),旨在提高現(xiàn)在LON網(wǎng)絡(luò)的智能節(jié)點(diǎn)的處理能力和通用性。
2021-05-06 08:20:28
自己傳統(tǒng)的FPGA上推廣AI,都是在基于FPGA的SoC上推廣(Vitis和OpenVINO,前者Xilinx后者Intel),總結(jié)來看就是:純RTL硬件設(shè)計(jì)不是AI的好選擇。特別是對(duì)于大規(guī)模網(wǎng)絡(luò),權(quán)重
2022-10-24 16:10:50
/MCU等通用處理器的結(jié)構(gòu)、功能有所了解; 7、精通常用高級(jí)程序設(shè)計(jì)語言,熟練掌握網(wǎng)絡(luò)通信協(xié)議。 有意向可以聯(lián)系我QQ318421749南京仁獵 025-58859889-803
2016-11-14 15:33:13
上EasyGo FPGA Solver中的FPGA Coder解算軟件,可以將用戶靈活搭建的模型直接下載至FPGA中運(yùn)行,而不需要進(jìn)行FPGA的編譯,最
2022-05-19 09:16:05
概述EasyGo FPGA Solver是EasyGo開發(fā)的專門部署在FPGA 硬件上的解算器軟件。根據(jù)不同的應(yīng)用需求,會(huì)有不同的FPGA Solver 選擇
2022-05-19 09:21:43
基于FPGA/CPLD的LED/LCD通用顯示譯碼器設(shè)計(jì)Design of Commonly Used LED/LCD Display Decoder Based on FPGA/CPLD
摘要:各種數(shù)字系統(tǒng)的終端設(shè)備都需要對(duì)十進(jìn)制信息進(jìn)行數(shù)碼顯示,而LED和LCD是
2009-01-10 12:52:45
51 USB-Blaster的特性: 支持USB Blaster下載仿真調(diào)試,通過計(jì)算機(jī)的USB接口可對(duì)Altera的FPGA/CPLD以及配置芯片進(jìn)行編程、調(diào)試等操作
2022-07-27 10:31:29
本文介紹了神經(jīng)網(wǎng)絡(luò)VLSI硬件實(shí)現(xiàn)的基本情況和VerilgHDL硬件設(shè)計(jì)方法的概念,在此基礎(chǔ)上利用FPGA設(shè)計(jì)出了Kohonen競(jìng)爭(zhēng)網(wǎng)絡(luò)硬件電路,其工作頻率為33Mhz,并對(duì)其工作過程進(jìn)行了較詳細(xì)的
2009-06-18 08:49:21
11 提出用FPGA 來實(shí)現(xiàn)指紋識(shí)別算法, 代替了PC 機(jī)、通用MCU 或者DSP。算法由硬件來實(shí)現(xiàn), 提高了運(yùn)算速度。同時(shí)具體說明了指紋識(shí)別系統(tǒng)的基本原理、系統(tǒng)總體結(jié)構(gòu)、FPGA 模塊劃分, 以及指
2009-07-22 15:17:27
0 本文簡(jiǎn)述空間對(duì)接的基本概念,對(duì)空間對(duì)接裝置中的通用算法,包括預(yù)處理、自動(dòng)門限和隔點(diǎn)差分的FPGA 實(shí)現(xiàn)進(jìn)行了詳盡的分析,對(duì)VHDL 與Verilog HDL 兩種硬件描述語言的區(qū)別加
2009-08-19 09:33:07
6 本文詳細(xì)介紹了一種借助VHDL 硬件描述性語言實(shí)現(xiàn)基于FPGA 硬件平臺(tái)的通用微處理器設(shè)計(jì)的完整方案。該型CPU 具有實(shí)現(xiàn)簡(jiǎn)單快捷、成本低、通用性強(qiáng)、擴(kuò)展容易的特性。本文分兩
2009-11-30 15:41:28
20 本文介紹了一種能夠完成半整數(shù)和各種占空比的奇/偶數(shù)和的通用的分頻器設(shè)計(jì),并給出了本設(shè)計(jì)在Altera公司的FLEX10K系列EPF10K10LC84-3型FPGA芯片中實(shí)現(xiàn)后的測(cè)試數(shù)據(jù)和設(shè)計(jì)硬件的測(cè)
2009-12-19 16:25:09
65 基于FPGA 的LON 網(wǎng)絡(luò)高速智能節(jié)點(diǎn)的設(shè)計(jì)作者:王傳云楊輝 來源:微計(jì)算機(jī)信息摘要:本文介紹了一種基于FPGA 芯片的高速智能節(jié)點(diǎn)的硬件結(jié)構(gòu)和軟件設(shè)計(jì),旨在提高現(xiàn)在LON 網(wǎng)絡(luò)的
2010-02-06 12:17:38
16 本文介紹了基于FPGA和MPC860架構(gòu)的網(wǎng)絡(luò)應(yīng)用硬件開發(fā)平臺(tái)的設(shè)計(jì)原理及具體實(shí)現(xiàn),討論了其優(yōu)于網(wǎng)絡(luò)處理器的性能特點(diǎn),給出了利用該平臺(tái)進(jìn)行網(wǎng)絡(luò)應(yīng)用開發(fā)的實(shí)例,并介紹了其在網(wǎng)
2010-03-02 16:28:24
13 提出了模糊CMAC網(wǎng)絡(luò)的一種基于FPGA的硬件實(shí)現(xiàn)方法。首先,分析了模糊CMAC網(wǎng)絡(luò)的結(jié)構(gòu)與算法,并以MATLAB仿真為依據(jù),得到模糊CMAC網(wǎng)絡(luò)的FPGA實(shí)現(xiàn)所需的參數(shù);在此基礎(chǔ)上,對(duì)模糊CMAC
2010-08-09 14:55:03
19 數(shù)字語音網(wǎng)絡(luò)會(huì)議系統(tǒng)是專用的會(huì)議系統(tǒng)。介紹了數(shù)字語音網(wǎng)絡(luò)會(huì)議終端硬件平臺(tái)的設(shè)計(jì)和實(shí)現(xiàn),提出了DSP+FPGA的硬件結(jié)構(gòu),DSP中的軟件基于DSP/BIOS實(shí)時(shí)操作系統(tǒng)開發(fā),由FPGA完成網(wǎng)絡(luò)
2010-12-06 15:17:12
32 介紹了基于單片機(jī)、FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn)。整個(gè)系統(tǒng)由單片機(jī),FPGA和E1通信接口組成。流密碼加密算法采用A5/1和W7算法。采用VHDL硬件語言實(shí)現(xiàn)FPGA功能。該硬件加密系統(tǒng)具有較好
2010-12-24 16:26:54
27 設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:54
62 無線傳感器網(wǎng)絡(luò)硬件設(shè)計(jì)簡(jiǎn)介
無線傳感器網(wǎng)絡(luò)因其巨大的應(yīng)用前景越來越受到學(xué)術(shù)界和工業(yè)界的廣泛關(guān)注。本文介紹了無線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)的體系結(jié)構(gòu),
2009-03-29 15:16:18
2723 
CPLD/FPGAS/51單片機(jī)通用的下載電路接法
2009-07-16 10:05:44
2683 
基于ZigBee的通用無線傳感器網(wǎng)絡(luò)硬件設(shè)計(jì)
引言
無線傳感器網(wǎng)絡(luò)作為一種新興技術(shù),已經(jīng)成為國內(nèi)外研究的熱點(diǎn),其在軍事、環(huán)境、健康、家庭、商業(yè)、空間
2009-11-11 16:32:20
1686 
基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)
摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP
2010-02-01 11:10:21
1683 
提出了二維模糊CMAC網(wǎng)絡(luò)的一種基于FPGA的硬件實(shí)現(xiàn)方法。首先,分析了模糊CMAC網(wǎng)絡(luò)的結(jié)構(gòu)與算法,并以Matlab仿真為依據(jù),得到模糊CMAC網(wǎng)絡(luò)的FPGA實(shí)現(xiàn)所需的參數(shù);在此基礎(chǔ)上,對(duì)模糊CMAC網(wǎng)絡(luò)進(jìn)行硬件模塊劃分,基于VHDL實(shí)現(xiàn)了各硬件模塊的功能描述,并對(duì)模塊
2011-03-15 17:19:56
29 針對(duì)脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實(shí)現(xiàn)的特點(diǎn),提出了一種基于FPGA的PCNN實(shí)時(shí)處理系統(tǒng)。系統(tǒng)設(shè)計(jì)了時(shí)鐘分頻、串口通信、串并轉(zhuǎn)換、PCNN結(jié)構(gòu)和VGA顯示等功能
2015-12-21 10:16:24
6 基于FPGA的通用高速串行互連協(xié)議設(shè)計(jì)。
2016-05-11 09:46:01
18 通過 labview fpga定制硬件。
2016-05-17 17:47:59
28 用 Verilog實(shí)現(xiàn)基于FPGA 的通用分頻器的設(shè)計(jì)時(shí)鐘分頻包括奇數(shù)和偶數(shù)分頻
2016-07-14 11:32:47
46 上一篇寫了基于Xilinx FPGA的通用信號(hào)發(fā)生器的案例,反響比較好,很多朋友和我探討相關(guān)的技術(shù),其中就涉及到信號(hào)的采集,為了使該文更有血有肉,我在寫一篇基于Xilinx FPGA的通用信號(hào)采集器,望能形成呼應(yīng),以解答大家的疑問。
2017-02-11 03:11:37
2134 
基于FPGA的通用傳感器信號(hào)處理系統(tǒng)設(shè)計(jì)_李輝
2017-03-19 19:07:17
3 基于FPGA的通用CNN加速器整體框架如下,通過Caffe/Tensorflow/Mxnet等框架訓(xùn)練出來的CNN模型,通過編譯器的一系列優(yōu)化生成模型對(duì)應(yīng)的指令;同時(shí),圖片數(shù)據(jù)和模型權(quán)重?cái)?shù)據(jù)按照優(yōu)化規(guī)則進(jìn)行預(yù)處理以及壓縮后通過PCIe下發(fā)到FPGA加速器中
2017-10-27 14:09:58
10618 
1. 項(xiàng)目名稱、項(xiàng)目的主要內(nèi)容及目前的進(jìn)展情況 項(xiàng)目的名稱:基于FPGA的通用網(wǎng)絡(luò)數(shù)據(jù)采集控制器 項(xiàng)目的主要內(nèi)容:開發(fā)一款通用性強(qiáng)的網(wǎng)絡(luò)數(shù)據(jù)采集控制器,適合PC(windows與Unix、Linux
2017-11-29 14:15:45
3 本教程討論基于Xilinx FPGA的Memcached硬件加速器的技術(shù)細(xì)節(jié),該硬件加速器可為10G以太網(wǎng)端口提供線速M(fèi)emcached服務(wù)。
2018-11-27 06:41:00
4243 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件最小系統(tǒng)設(shè)計(jì)的詳細(xì)資料說明。
2019-02-26 14:43:46
36 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA教程之FPGA硬件最小系統(tǒng)設(shè)計(jì)的詳細(xì)資料說明包括了:1.FPGA最小系統(tǒng)概念以及硬件系統(tǒng)的構(gòu)成,2.FPGA主芯片電路設(shè)計(jì),3.JTAG下載與調(diào)試接口,4.高速
2019-04-04 17:18:48
110 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5 FPGA電路設(shè)計(jì);V4LX160 FPGA平臺(tái)介紹;
2020-07-06 18:11:22
177 的鎖定、編譯適配下載到FPGA芯片,實(shí)現(xiàn)所設(shè)計(jì)的帶寬自適應(yīng)全數(shù)字鎖相環(huán),并完成硬件測(cè)試。在硬件測(cè)試中需要用到信號(hào)發(fā)生器和示波器,信號(hào)發(fā)生器用來產(chǎn)生鎖相環(huán)的輸入測(cè)試信號(hào),示波器用來觀測(cè)鎖相環(huán)的輸入/輸出波形。圖7為輸入信號(hào)Phi_ref取不同頻率時(shí)的實(shí)測(cè)波形。
2020-08-21 10:55:00
3048 
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件基礎(chǔ)教程免費(fèi)下載包括了:1、 FPGA 的發(fā)展歷史,2、 FPGA 的結(jié)構(gòu),3、 FPGA 芯片選型
2020-12-09 13:47:50
38 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)之理解FPGA時(shí)鐘資源的工程文件免費(fèi)下載。
2020-12-10 14:20:11
6 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)知識(shí)FPGA的邏輯單元工程文件免費(fèi)下載。
2020-12-10 15:00:31
16 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)之FPGA時(shí)鐘資源的工程文件免費(fèi)下載。
2020-12-10 15:00:29
16 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)之FPGA的邏輯單元的工程文件免費(fèi)下載。
2020-12-10 15:00:28
20 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)之FPGA的RAM存儲(chǔ)課件和工程文件。
2020-12-10 15:27:00
31 目前在做FPGA移植加速CNN卷積神經(jīng)網(wǎng)絡(luò)Inference相關(guān)的學(xué)習(xí),使用的是Xilinx公司的ZYNQ-7000系列的FPGA開發(fā)板,該博客為記錄相關(guān)學(xué)習(xí)內(nèi)容,如有問題歡迎指教。前面已經(jīng)介紹了
2020-12-25 17:34:36
23 和接口控制器,在Quartus II 軟件下編譯生成模塊并配置到開發(fā)板上的FPGA 器件中,最后將FPGA 器件的外部物理引腳連接到其它硬件上。用戶建立開發(fā)環(huán)境時(shí),要滿足以下硬件和軟件的要求。
2021-01-15 15:57:49
5 主要的可重構(gòu)單元;研究了可重構(gòu)的脈動(dòng)體系結(jié)構(gòu)及BP網(wǎng)絡(luò)到該結(jié)構(gòu)映射算法;探討了具體實(shí)現(xiàn)的相關(guān)問題.結(jié)果表明,這種方法不僅靈活性強(qiáng)。其實(shí)現(xiàn)的硬件也有較高的性價(jià)比,使用一片FPGA中的22個(gè)乘法器工作于100 MHz時(shí),學(xué)習(xí)速度
2021-02-02 17:12:19
6 基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn)說明。
2021-04-28 11:24:23
27 基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn)方法說明。
2021-06-01 09:35:16
51 基于FPGA的直流電機(jī)控制器的硬件設(shè)計(jì)(中遠(yuǎn)通電源技術(shù)開發(fā)有限公司)-該文檔為基于FPGA的直流電機(jī)控制器的硬件設(shè)計(jì)總結(jié)文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-23 13:20:07
16 電子發(fā)燒友網(wǎng)站提供《FPGA通用板Altera EP4CE10開源.zip》資料免費(fèi)下載
2022-08-09 09:29:38
46 電子發(fā)燒友網(wǎng)站提供《ESP步進(jìn)通用板開源硬件.zip》資料免費(fèi)下載
2023-06-09 15:13:43
1 電子發(fā)燒友網(wǎng)站提供《在FPGA上構(gòu)建EVM硬件的實(shí)現(xiàn).zip》資料免費(fèi)下載
2023-06-26 11:50:49
2 電子發(fā)燒友網(wǎng)站提供《FPGA加速神經(jīng)網(wǎng)絡(luò)的矩陣乘法.pdf》資料免費(fèi)下載
2023-09-15 14:50:36
0 電子發(fā)燒友網(wǎng)站提供《基于FPGA的PCI硬件加解密卡的設(shè)計(jì)方案.pdf》資料免費(fèi)下載
2023-10-18 11:18:03
1 電子發(fā)燒友網(wǎng)站提供《基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-23 10:21:25
0 電子發(fā)燒友網(wǎng)站提供《基于DSP和FPGA的通用控制器設(shè)計(jì).pdf》資料免費(fèi)下載
2023-10-25 10:57:56
2 電子發(fā)燒友網(wǎng)站提供《基于流水線CORDIC算法通用數(shù)字調(diào)制器的FPGA實(shí)現(xiàn)方案.pdf》資料免費(fèi)下載
2023-10-27 09:46:19
1 電子發(fā)燒友網(wǎng)站提供《使用FPGA完成飛行模擬器通信接口的軟硬件設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-07 14:41:18
0 FPGA 是一種偽通用計(jì)算加速器,與 GPGPU(通用 GPU)類似,FPGA 可以很好地卸載特定類型的計(jì)算。從編程角度上講,FPGA 比 CPU 更難,但從工作負(fù)載角度上講 FPGA 是值得的:和 CPU 基線相比,好的 FPGA 實(shí)現(xiàn)可以提供數(shù)量級(jí)的性能和能量?jī)?yōu)勢(shì)。
2023-12-29 10:29:17
988 FPGA(現(xiàn)場(chǎng)可編程門陣列)的通用語言主要是指用于描述FPGA內(nèi)部邏輯結(jié)構(gòu)和行為的硬件描述語言。目前,Verilog HDL和VHDL是兩種最為廣泛使用的FPGA編程語言。
2024-03-15 14:36:34
1313 FPGA原型驗(yàn)證平臺(tái)與硬件仿真器在芯片設(shè)計(jì)和驗(yàn)證過程中各自發(fā)揮著獨(dú)特的作用,它們之間存在明顯的區(qū)別。
2024-03-15 15:07:03
2340 FPGA(現(xiàn)場(chǎng)可編程門陣列)本質(zhì)上是一種硬件設(shè)備,但它在功能實(shí)現(xiàn)上結(jié)合了硬件和軟件的特性。
2024-03-27 14:14:53
1706 首先是FPGA硬件的變化太多,各個(gè)模塊可配參數(shù)的變化(比如卷積模塊并行數(shù)的變化),另外一個(gè)是網(wǎng)絡(luò)模型多種多樣以及開源的網(wǎng)絡(luò)模型平臺(tái)也很多(tensorflow,pytorch等)。網(wǎng)絡(luò)壓縮也有很多種算法,這些算法基本上都會(huì)導(dǎo)致網(wǎng)絡(luò)模型精度的降低。
2024-04-08 09:48:11
2150 
電子發(fā)燒友網(wǎng)站提供《通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合.pdf》資料免費(fèi)下載
2024-10-12 11:35:47
1
評(píng)論