国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

因特爾3D立體封裝成CPU轉折點

7GLE_Intelzhiin ? 來源:cc ? 2019-01-30 10:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半個世紀以來,半導體行業一直在魔鬼般的摩爾定律的指導下飛速前進,工藝、架構、技術不斷翻新,但任何事情都有個變化的過程。近年來,整個半導體行業明顯感覺吃力了很多,很多老路已經行不通或者跑不快了,要想繼續前行,必須拓展新思路、新方向。

比如說處理器芯片封裝,以往大家都是習慣于在一個平面上攤大餅。隨著集成模塊的多樣化、工藝技術的復雜化,這種傳統方式越來越難以為繼,跳出來走向3D立體的世界也就成了必然。

其實對于3D堆疊式芯片設計,大家應該并不陌生,很多芯片領域都已經做過嘗試,有的還發展得極為成熟。最典型的就是NAND閃存,3D堆疊式封裝已經做到了驚人的96層,未來還會繼續加高,無論容量還是成本都可以更加隨心所欲,不受限制。

不過在最核心的CPU處理器方面,受制于各種因素,封裝方式一直都沒有太大突破,變來變去也都是在一塊平面基板上做文章,或者是單芯片,或者是多芯片整合。

最近,Intel提出了革命性的Foveros 3D立體芯片封裝技術,首次為CPU處理器引入了3D堆疊式設計,堪稱產品創新的催化劑,或將成為CPU處理器歷史上一個重要的轉折點。

Intel Foveros 3D封裝技術帶來了3D堆疊的顯著優勢,可實現邏輯對邏輯(logic-on-logic)的集成,為芯片設計提供極大的靈活性。

它允許在新的設備外形中“混搭”(mix and match)不同工藝、架構、用途的技術IP模塊、各種內存和I/O元件,使得產品能夠分解成更小的組合,同時將之前分散、獨立的不同模塊結合為一體,以滿足不同應用、功耗范圍、外形尺寸的設計需求,以更低的成本實現更高的或者更適宜的性能。

其實在此之前,Intel曾經應用過一種2D集成技術“EMIB”(嵌入式多芯片互連橋接),把不同工藝、功能的IP模塊整合到單一封裝中,相比傳統2D單片設計更有利于提高良品率、提升整體性能、降低成本、加快產品上市速度,典型產品代表就是集成了Intel八代酷睿CPU、AMD Vega GPU圖形核心的Kaby Lake-G系列。

Foveros則進化到了3D集成,延續2D集成各種優勢的同時,加上全新水平的集成密度和靈活性,首次讓邏輯芯片可以堆疊在一起,徹底顛覆并重新構建了系統芯片架構。

在Intel提供的Foveros 3D堆疊封裝示意圖上,可以清楚地看到這種蓋樓式設計的巧妙之處:

最底部的封裝基板之上,是核心的基礎計算芯片,再往上可以堆疊計算、視覺等各種模塊,高性能邏輯、低功耗邏輯、高密度內存、高速內存、傳感器、功率調節器、無線電、光電子等等,就看你需要什么了,無論是Intel IP還是第三方IP都可以和諧共處,客戶完全可以根據需要自由定制。

當然,如何處理不同模塊之間的高速互連,確保整體性能、功耗等都處于最佳水平,無疑是非常考驗設計能力和技術實力的,TSV硅穿孔、分立式集成電路就是其中的關鍵所在。

Intel還強調,3D封裝不一定會降低成本,但重點也不在于成本,而是如何把最合適的IP放在最合適的位置上,進行混搭,這才是真正的驅動力。

Foveros 3D封裝技術將從2019年下半年開始,陸續出現在一系列產品中,未來也會成為Intel芯片設計的重要根基。

首款產品代號為“Lakefield”,也是全球第一款混合CPU架構產品。Intel同時展示了基于該處理器的小型參考主板,稱其可以靈活地滿足OEM各種創新的設備外形設計。

Lakefield將會結合高性能的10nm運算堆疊小芯片、低功耗的22nm FFL基礎硅片。首次展示的參考設計示例中,就集成了CPU處理器、GPU核心顯卡、內存控制器、圖像處理單元、顯示引擎,以及各種各樣的I/O輸入輸出、調試和控制模塊。

作為混合x86架構產品,它擁有一個10nm工藝的高性能Sunny Cove CPU核心(Ice Lake處理器就用它),以及四個10nm工藝的低功耗Atom CPU核心,二者既有自己的獨立緩存,也共享末級緩存,同時核芯顯卡也和Ice Lake一樣進化到第11代,不但有多達64個執行單元,功耗也控制得非常低。

除了規格設計上的先進,更讓人激動和期待的是它的超小體積和超低功耗。

根據官方數據,Lakefield的封裝尺寸今有12×12毫米,也就是一個拇指指甲蓋那么大,而基于它的主板參考設計,也是Intel歷史上最為小巧的主板,可以完全滿足屏幕小于11寸的設備的需求。

功耗嘛,按照Intel早前的說法,Lakefield待機的時候只有區區0.002W,幾乎可以忽略不計,而最高功耗也不會超過7W,完全可以不需要風扇,自然能設備做得更加輕薄。

芯片設計從2D平鋪轉向3D堆疊,這就為設備和系統結合使用高性能、高密度和低功耗芯片制程技術奠定了堅實的基礎,也為半導體行業的發展和突破打開了一扇新的大門,有了更多的新思路可以探索。

Foveros 3D封裝技術的提出,充分說明Intel已經找準了未來芯片設計的新方向,不再拘泥于傳統框架,可以更加靈活地設計性能更強、功能更豐富、功耗更低、用途更靈活的不同產品,滿足差異化設備和市場需求。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11281

    瀏覽量

    225109
  • intel
    +關注

    關注

    19

    文章

    3508

    瀏覽量

    191328

原文標題:高樓大廈平地起:Intel 3D立體封裝或成CPU轉折點

文章出處:【微信號:Intelzhiin,微信公眾號:知IN】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2D、2.5D3D封裝技術的區別與應用解析

    半導體封裝技術的發展始終遵循著摩爾定律的延伸與超越。當制程工藝逼近物理極限,先進封裝技術成為延續芯片性能提升的關鍵路徑。本文將從技術原理、典型結構和應用場景三個維度,系統剖析2D、2.5D
    的頭像 發表于 01-15 07:40 ?632次閱讀
    2<b class='flag-5'>D</b>、2.5<b class='flag-5'>D</b>與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術的區別與應用解析

    一文掌握3D IC設計中的多物理場效應

    EDA半導體行業正處在一個關鍵轉折點,摩爾定律的極限推動著向三維集成電路(3D IC)技術的轉型。通過垂直集成多個芯粒,3D IC 在性能、功能性和能效方面實現了進步。然而,堆疊芯片引入了由多物理場相互作用(熱、機械和電氣)驅動
    的頭像 發表于 12-19 09:12 ?572次閱讀
    一文掌握<b class='flag-5'>3D</b> IC設計中的多物理場效應

    淺談2D封裝,2.5D封裝3D封裝各有什么區別?

    集成電路封裝技術從2D3D的演進,是一場從平面鋪開到垂直堆疊、從延遲到高效、從低密度到超高集成的革命。以下是這三者的詳細分析:
    的頭像 發表于 12-03 09:13 ?866次閱讀

    3D傳感器到立體相機,解鎖工業應用新可能

    3D傳感器是實現深度感知的核心技術。這些傳感器廣泛應用于多種常見的3D視覺技術中,例如立體相機、激光雷達(LiDAR)、飛行時間(ToF)相機和激光三角測量。通常根據應用場景和技術要求選擇合適的
    的頭像 發表于 11-28 17:03 ?1868次閱讀
    從<b class='flag-5'>3D</b>傳感器到<b class='flag-5'>立體</b>相機,解鎖工業應用新可能

    技術資訊 I 圖文詳解 Allegro X PCB Designer 中的 3D 模型映射

    本文要點面對市面上的一切要將PCB板放進一個盒子里的產品的設計都離不開3D模型映射這個功能,3D協同設計保證了產品的超薄化、高集成度的生命線;3D模型映射將PCB設計從傳統的二維平面拉入了三維
    的頭像 發表于 10-17 16:16 ?1697次閱讀
    技術資訊 I 圖文詳解 Allegro X PCB Designer 中的 <b class='flag-5'>3D</b> 模型映射

    3D封裝架構的分類和定義

    3D封裝架構主要分為芯片對芯片集成、封裝封裝集成和異構集成三大類,分別采用TSV、TCB和混合鍵合等先進工藝實現高密度互連。
    的頭像 發表于 10-16 16:23 ?1911次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>架構的分類和定義

    【海翔科技】玻璃晶圓 TTV 厚度對 3D 集成封裝可靠性的影響評估

    一、引言 隨著半導體技術向小型化、高性能化發展,3D 集成封裝技術憑借其能有效提高芯片集成度、縮短信號傳輸距離等優勢,成為行業發展的重要方向 。玻璃晶圓因其良好的光學透明性、化學穩定性及機械強度
    的頭像 發表于 10-14 15:24 ?473次閱讀
    【海翔科技】玻璃晶圓 TTV 厚度對 <b class='flag-5'>3D</b> 集成<b class='flag-5'>封裝</b>可靠性的影響評估

    玩轉 KiCad 3D模型的使用

    “ ?本文將帶您學習如何將 3D 模型與封裝關聯、文件嵌入,講解 3D 查看器中的光線追蹤,以及如何使用 CLI 生成 PCBA 的 3D 模型。? ” ? 在日常的 PCB 設計中,
    的頭像 發表于 09-16 19:21 ?1.2w次閱讀
    玩轉 KiCad <b class='flag-5'>3D</b>模型的使用

    AD 3D封裝庫資料

    ?AD ?PCB 3D封裝
    發表于 08-27 16:24 ?7次下載

    3D封裝的優勢、結構類型與特點

    nm 時,摩爾定律的進一步發展遭遇瓶頸。傳統 2D 封裝因互連長度較長,在速度、能耗和體積上難以滿足市場需求。在此情況下,基于轉接板技術的 2.5D 封裝,以及基于引線互連和 TSV
    的頭像 發表于 08-12 10:58 ?2486次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>的優勢、結構類型與特點

    Chiplet與3D封裝技術:后摩爾時代的芯片革命與屹立芯創的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術和3D封裝成為半導體行業突破性能與集成度瓶頸的關鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰之一。
    的頭像 發表于 07-29 14:49 ?1134次閱讀
    Chiplet與<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術:后摩爾時代的芯片革命與屹立芯創的良率保障

    英倫科技10.1英寸裸眼3D數碼相框升級了,玩轉AI文生圖太cool了!

    此次升級將AI內容生成與裸眼3D顯示深度結合,解決了傳統3D內容制作成本高的痛,使普通用戶也能輕松創作個性化立體圖像。配合無線傳輸、智能轉化等成熟功能,該產品已成為集科技、藝術與情感
    的頭像 發表于 07-03 11:31 ?13.5w次閱讀
    英倫科技10.1英寸裸眼<b class='flag-5'>3D</b>數碼相框升級了,玩轉AI文生圖太cool了!

    3D AD庫文件

    3D庫文件
    發表于 05-28 13:57 ?6次下載

    答疑|3D打印能打印立體字母嗎?

    最近有朋友留言問:3D打印能打印那種立體字母嗎?會不會很難實現? JLC3D小編來解答:當然可以!無論是單獨的字母,還是組合成單詞或句子,3D打印都可以實現的。 以下是一些關于打印
    發表于 05-21 16:17

    3D封裝與系統級封裝的背景體系解析介紹

    3D封裝與系統級封裝概述 一、引言:先進封裝技術的演進背景 隨著摩爾定律逐漸逼近物理極限,半導體行業開始從單純依賴制程微縮轉向封裝技術創新。
    的頭像 發表于 03-22 09:42 ?2144次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>與系統級<b class='flag-5'>封裝</b>的背景體系解析介紹