艾森股份近日發布公告,計劃在昆山市投資建設一個全新的集成電路材料制造基地。該項目占地約50畝,預計總投資額不低于5億元,顯示出艾森股份在集成電路材料領域的堅定布局和雄厚實力。
據悉,該制造基地將主要生產半導體用光刻膠、電鍍液、光刻膠樹脂以及高純試劑等關鍵材料。這些產品廣泛應用于集成電路制造過程中,對提升半導體產品的性能和質量至關重要。
公告中還提到,預計該基地達產后,其總年產值將不低于8億元,將為昆山市乃至整個集成電路產業鏈的發展注入新的活力。艾森股份此次投資不僅有助于公司進一步鞏固在集成電路材料領域的領先地位,也將推動昆山市集成電路產業的快速發展。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
集成電路
+關注
關注
5452文章
12572瀏覽量
374531 -
半導體
+關注
關注
339文章
30739瀏覽量
264072
發布評論請先 登錄
相關推薦
熱點推薦
集成電路制造中薄膜生長設備的類型和作用
薄膜生長設備作為集成電路制造中實現材料沉積的核心載體,其技術演進與工藝需求緊密關聯,各類型設備通過結構優化與機理創新持續突破性能邊界,滿足先進節點對薄膜均勻性、純度及結構復雜性的嚴苛要求。
集成電路制造中薄膜生長工藝的發展歷程和分類
薄膜生長是集成電路制造的核心技術,涵蓋PVD、CVD、ALD及外延等路徑。隨技術節點演進,工藝持續提升薄膜均勻性、純度與覆蓋能力,支撐銅互連、高k柵介質及應變器件發展。未來將聚焦低溫沉積、三維結構適配與新材料
集成電路制造中薄膜刻蝕的概念和工藝流程
薄膜刻蝕與薄膜淀積是集成電路制造中功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法工藝”(通過材料去除實現圖形化)。通過這一 “減”
恒坤新材IPO注冊生效,助力打造國產集成電路關鍵材料供應鏈
。 據恒坤新材IPO上市招股書披露,恒坤新材致力于集成電路領域關鍵材料的研發與產業化應用,是境內少數具備12英寸集成電路晶圓制造關鍵材料研發
恒坤新材IPO成功過會,劍指集成電路關鍵材料國產化
億元,投入“集成電路前驅體二期項目”和“集成電路用先進材料項目”兩大募投項目。 集成電路關鍵材料國產化迫在眉睫 長期以來,光刻
中國集成電路大全 接口集成電路
資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內第一次比較系統地介紹國產接口集成電路的系列、品種、特性和應用方而知識的書籍。全書共有總表、正文和附錄三部分內容??偙聿糠至杏袊a接口
發表于 04-21 16:33
探秘 12 寸集成電路制造潔凈室的防震 “魔法”
在科技飛速發展的今天,集成電路作為現代電子設備的核心,其制造工藝的精度和復雜性達到了令人驚嘆的程度。12寸集成電路制造潔凈室,作為生產高精度芯片的關鍵場所,對環境的要求近乎苛刻。除了嚴
未來五年:集成電路制造設備定制化防震基座制造廠商的風云之路
在集成電路制造領域,設備的精密性與穩定性至關重要,而定制化防震基座作為保障設備精準運行的關鍵一環,其重要性不言而喻。展望未來五年,隨著集成電路產業的迅猛發展,定制化防震基座制造廠商將踏
CMOS集成電路的基本制造工藝
本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節點及其前后的變化,分述如下:前段工序(FrontEnd);0.18μmCMOS前段工序詳解;0.18μmCMOS后段鋁互連工藝;0.18μmCMOS后段銅互連工藝。
芯原股份出席集成電路行業投資并購論壇
近日,由上海交通大學集成電路校友會和芯原微電子 (上海) 股份有限公司 (簡稱“芯原股份”) 聯合主辦、海通證劵協辦的集成電路行業投資并購論壇在上海海通外灘金融廣場舉辦。百余位交大校友
芯原股份戴偉民:借校友圈之力,推動集成電路行業投資并購?
2025 年 3 月 16 日(星期日)下午,由上海交通大學集成電路校友會主辦,芯原微電子(上海)股份有限公司聯合主辦,海通證券協辦的 “集成電路行業投資并購論壇”,在上海市海通外灘金融廣場 C 座
發表于 03-16 13:16
?1637次閱讀
艾森股份擬建設集成電路材料制造基地
評論