国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Vivado Design Suite 2023.2的優勢

XILINX開發者社區 ? 來源:XILINX開發者社區 ? 2023-11-23 15:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文作者 Suhel Dhanani

AMD 自適應 SoC 與 FPGA 事業部軟件市場營銷總監

由于市場環境日益復雜、產品競爭日趨激烈,為了加快推出新型自適應 SoC 和 FPGA 設計,硬件設計人員和系統架構師需要探索更為高效的全新工作方式。AMD Vivado Design Suite可提供易于使用的開發環境和強大的工具,有助于加速大型自適應 SoC 和 FPGA 等系列產品的設計與上市。

現在,我很高興為大家詳細介紹 AMD 最新發布的Vivado Design Suite 2023.2 ,以及它的更多優勢——將幫助設計人員快速實現目標 Fmax,在實現之前精確估算功耗需求,并輕松滿足設計規范。

使用新的布局和布線特性快速實現目標 Fmax

基于Vivado Design Suite 的智能設計運行 (IDR)、報告 QoR 評估 (RQA) 和報告 QoR 建議 (RQS) 等差異化功能,2023.2 版本提供的新特性可幫助設計人員和架構師快速實現 Fmax 目標。

舉例來說,Versal SSIT 器件中的超級邏輯區域 (SLR) 交叉布局和布線目前已通過新算法實現自動化,從而將最大限度地提高性能。我們針對 AMD Versal 設計添加了多線程器件鏡像生成支持,有助于加速比特流生成。

上述改進旨在幫助設計人員快速實現其性能目標。

使用更新的 Power Design Manager 工具改進功耗估算

需要特別指出的是,我們在 2023.2 版本中擴展了 Power Design Manager (PDM) 工具的可用性,從僅支持 Versal 器件擴展到同時支持大多數 UltraScale+ 器件,使設計人員在專注于設計實現方案之前,能夠比以往任何時候都要更輕松地精確估算功耗。

PDM 可提供易于使用的界面和增強的向導,支持針對最新 AMD 自適應 SoC 和 FPGA 中的硬 IP 塊進行功耗估算。它使用最新的特性描述模型確保功耗估算準確性,并幫助平臺為未來的熱能及供電做好準備。

此外,CSV 文件也可導入和導出,而 PDM 數據則能輕松轉換為可讀取的文本報告。

上述變化支持 Xilinx Power Estimator (XPE) 能夠無縫直觀地過渡到 PDM。

使用新增功能輕松創建和調試設計

與此同時,我們還添加了其它特性,使復雜設計的創建、仿真和調試工作變得輕松易行。IP 集成器中面向 Versal 器件的新的地址路徑可視化、增強的 DFX 平面圖可視化,以及在相同設計中新增了對 Tandem 配置和 DFX 的支持,所有這些新特性都將為簡化設計過程提供助力。

其它關鍵更新包括:擴展了對 SystemC 測試臺的 VCD 支持,以協助調試功能;此外還添加了 STAPL 支持,以在編程環境中針對 UltraScale+ 和 Versal 設計驗證 JTAG鏈。利用最新版解決方案,設計人員能夠更輕松地設計 UltraScale+ 和 Versal 器件。

使用 Vivado Design Suite 高效實現自適應 SoC 和 FPGA 設計

我們相信,Vivado Design Suite 2023.2 所包含的更新將幫助硬件設計人員和系統架構師更輕松快速地跟進不斷變化的市場需求,同時還能將高性能與快速產品上市進程兼而得之。作為您的合作伙伴,我們始終致力于不斷改進優化設計工具,幫助您充分發揮 AMD 自適應 SoC 和 FPGA 產品解決方案的強大功能。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636227
  • amd
    amd
    +關注

    關注

    25

    文章

    5682

    瀏覽量

    139937
  • FPGA設計
    +關注

    關注

    9

    文章

    431

    瀏覽量

    28137
  • Vivado
    +關注

    關注

    19

    文章

    857

    瀏覽量

    71102

原文標題:AMD Vivado? Design Suite 2023.2——新版本助力加速自適應 SoC 和 FPGA 產品設計

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AMD Power Design Manager 2025.2版本現已發布

    AMD Power Design Manager 2025.2 版本現已發布,并正式支持第二代 AMD Versal AI Edge 系列器件和第二代 Prime 系列器件。
    的頭像 發表于 12-24 11:08 ?632次閱讀

    AMD Vivado Design Suite 2025.2版本現已發布

    AMD Vivado Design Suite 2025.2 版本現已發布,新增對 AMD Versal 自適應 SoC 的設計支持,包含新
    的頭像 發表于 12-09 15:11 ?941次閱讀

    AMD Spartan UltraScale+ FPGA的優勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進的 I/O 功能與低功耗等優勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發器、內置的外部內存控制器以及
    的頭像 發表于 10-17 10:16 ?783次閱讀
    <b class='flag-5'>AMD</b> Spartan UltraScale+ FPGA的<b class='flag-5'>優勢</b>和亮點

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發板與 AMD Versal 自適應 SoC 開發板上使用 IP integrator 時,兩種設計流程之間存在的差異。
    的頭像 發表于 10-07 13:02 ?2120次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> IP integrator的基本功能特性

    AMD Vivado設計套件2025.1版本的功能特性

    隨著 AMD Spartan UltraScale+ 系列現已投入量產,解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南資源。該集
    的頭像 發表于 09-23 09:15 ?1617次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b>設計套件2025.1版本的功能特性

    AMD Vivado ChipScope助力硬件調試

    許多硬件問題只有在整個集成系統實時運行的過程中才會顯現出來。AMD Vivado ChipScope 提供了一套完整的調試流程,可在系統運行期間最大限度提升對可編程邏輯的觀測能力,助力設計調試。
    的頭像 發表于 09-05 17:08 ?1148次閱讀

    AMD Versal自適應SoC上使用QEMU+協同仿真示例

    Cortex A72 (QEMU) 上運行的固件進行仿真,該固件會訪問當前 AMD Vivado Design Suite 仿真中正在進行仿真的 PL 中的 IP。本文將使用 Ver
    的頭像 發表于 08-06 17:21 ?1991次閱讀
    在<b class='flag-5'>AMD</b> Versal自適應SoC上使用QEMU+協同仿真示例

    Vivado無法選中開發板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發板(Evaluation Board)進行 FPGA 開發時,我們通常希望在創建工程時直接選擇開發板,這樣
    的頭像 發表于 07-15 10:19 ?1702次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發板的常見原因及解決方法

    AMD Power Design Manager 2025.1現已推出

    AMD Power Design Manager 2025.1 版(PDM)現已推出——增加了對第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量產的
    的頭像 發表于 07-09 14:33 ?1182次閱讀

    使用AMD Vitis Unified IDE創建HLS組件

    這篇文章在開發者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統 IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unifie
    的頭像 發表于 06-20 10:06 ?2327次閱讀
    使用<b class='flag-5'>AMD</b> Vitis Unified IDE創建HLS組件

    AMD Vivado Design Suite 2025.1現已推出

    AMD Vivado Design Suite 2025.1 現已推出,支持 AMD Spartan UltraScale+ 和新一代 Ve
    的頭像 發表于 06-16 15:16 ?1497次閱讀

    如何使用AMD Vitis HLS創建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創建一個 HLS IP,通過 AXI4 接口從存儲器讀取數據、執行簡單的數學運算,然后將數據寫回存儲器。接著會在 AMD Vivado D
    的頭像 發表于 06-13 09:50 ?1865次閱讀
    如何使用<b class='flag-5'>AMD</b> Vitis HLS創建HLS IP

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結果(以 Vivado 2024.
    的頭像 發表于 05-19 14:22 ?1291次閱讀
    如何使用One Spin檢查<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> Synth的結果

    AMD Vivado Design Tool綜合中的門控時鐘轉換

    傳統上,使用門控時鐘是 ASIC 設計中降低系統功耗的常見方法。通過門控時鐘,可在非必要時阻止整組寄存器的狀態轉換。
    的頭像 發表于 05-14 09:05 ?2246次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Tool綜合中的門控時鐘轉換

    Kepware Siemens Suite

    Siemens Suite for KEPServerEX 是 Siemens 設備驅動的集合,為了方便而將它們捆綁在一起。它提供一種簡單且可靠的方法將基于 Siemens Ethernet
    的頭像 發表于 04-25 11:13 ?748次閱讀
    Kepware Siemens <b class='flag-5'>Suite</b>