国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡化Xilinx FPGA的電源系統設計

一汀煙雨666 ? 來源:一汀煙雨666 ? 作者:一汀煙雨666 ? 2022-08-05 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自 1985 年 Xilinx 開發出第一個商業上可行的 FPGA 以來,FPGA 細分市場的價值已經增長到數十億美元。Xilinx 本身的年收入超過 30 億美元,在汽車、5G、基礎設施和數據中心市場占據強勢地位。今天,它是 FPGA 領域最大的參與者,領先于英特爾(通過收購賽靈思最大的長期競爭對手 Altera)。

Xilinx FPGA 將性能和靈活性與低功耗相結合。其頂級器件之一 Virtex UltraScale+ 提供高端信號處理和 I/O 帶寬,采用 14-nm/16-nm 工藝節點制造,使其成為業界功能最強大的 FPGA 系列。

為 FPGA 設計電源系統

對于設計工程師來說,FPGA 能夠提供性能和靈活性當然是不夠的——還必須易于使用它們進行設計,以便盡可能縮短上市時間。如果你的產品遲到了,那么它有多好通常并不重要。

通過與工程師的交談,我們知道功率級設計分析是會降低 FPGA 工作速度的主要問題之一。許多設計工程師發現可用軟件的功能可能存在差距以幫助他們,特別是不準確的負載模擬可能是一個問題。

對于成功的設計,您需要在流程的早期確定 FPGA 的電源規格,這甚至可能在 FPGA 內的邏輯設計完成之前。FPGA的靈活性意味著在設計周期后期做出的決定會顯著影響電源要求。

因此,在這個早期階段,您需要準確的最壞情況功耗分析,以便您可以適當地設計系統的電源部分。如果電源系統設計不足,則可能意味著 FPGA 的運行超出規范,可能會降低其性能甚至影響可靠性。相反,過度設計電源系統會給您的解決方案增加額外的尺寸、重量和復雜性——所有這些都會增加不必要的成本。

對于需要考慮多個不同電源軌的復雜 FPGA 而言,這些電源考慮因素并非微不足道。為了提供幫助,賽靈思提供了賽靈思功耗估算器 (XPE),這是一款基于電子表格的免費工具,用于估算功耗。設計人員可以指定他們希望使用的 FPGA,以及其他參數,例如預期的環境溫度和散熱器供應。

XPE 提供了詳細的功率和熱分析,但仍然需要設計人員獲得更多幫助。假設 XPE 提供的數據可以在電源設計工具中使用。在這種情況下,優化工具可以幫助選擇正確的組件并運行“假設”場景以輕松查看不同的選項。

使用軟件工具優化電源設計

Flex Power Designer (FPD) 就是此類軟件工具的一個示例。這款免費工具提供完整電源系統設計的概覽,內置用于復雜功率級分析、環路優化和熱建模的仿真,并包括其他功能,例如實現輕松排序和相位擴展。除了推薦來自 Flex Power Modules 的最佳組件外,它還使設計人員能夠包括來自其他供應商的電源設備,從而能夠對整體電源解決方案進行建模。

為了優化基于 Xilinx FPGA 的設計,該軟件的最新 4.0 版本現在支持導入從 Xilinx 的 XPE 工具導出的文件。最初,此功能支持 Virtex Ultrascale+ 器件,并且支持的系列列表會隨著時間的推移而增長。

通過直接導入 XPE 文件,產品設計人員現在可以使用有關特定 Xilinx FPGA 要求的更準確和可靠的信息來仿真他們的電源系統。FPD 軟件會自動檢測潛在問題,例如瞬態電源要求,并建議合適的電源組件。

對于每個軌,您可以在 FPD 內優化您的設計,以實現最大系統效率或最小化功率和電流開銷,這通常會導致成本最低的解決方案。在這兩個極端之間拖動屏幕上的滑塊很簡單,FPD 會生成一個模擬,顯示預測的效率、系統設計和所需的組件。中間母線電壓可以設置為用戶指定的參數,或者您可以讓 FPD 推薦最佳值。

您還可以研究和模擬 FPD 中的許多其他選項,例如 PCB 電阻對電壓降的影響。除了 XPE 支持,最新的 4.0 版本還包括一個新的系統優化功能,用于根據配置的負載查找產品和優化總線電壓,以及對負載瞬態仿真的改進,并支持 Flex 的 PMU,一個 DC/DC 點-負載轉換器

總體而言,使用 FPD 等軟件工具可使設計人員優化其電源設計以提高效率和成本。通過支持 XPE 文件,現在可以為包含 Xilinx FPGA 的設計獲得最準確、最可靠的仿真。這可以節省時間,降低出錯風險,最大限度地降低組件成本,并確保最終產品具有合適的電源系統——這意味著可以充分利用 FPGA 的性能和靈活性。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22411

    瀏覽量

    636265
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131125
  • 電源系統
    +關注

    關注

    3

    文章

    759

    瀏覽量

    39578
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Xilinx官方開源FOC電機控制工程解析

    近年來,隨著嵌入式控制與功率電子的融合,基于 FPGA/SoC 的電機控制越來越受到關注。特別是 矢量控制(Field Oriented Control, FOC),它是高性能電機驅動(如 BLDC
    的頭像 發表于 03-02 10:51 ?3332次閱讀
    <b class='flag-5'>Xilinx</b>官方開源FOC電機控制工程解析

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發表于 02-26 14:41 ?2553次閱讀

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析

    ? FPGA.pdf 架構概述 UltraScale架構涵蓋了高性能FPGA、MPSoC和RFSoC等多個產品系列,旨在通過創新技術滿足廣泛的系統需求,同時降低總功耗。不同系列的產
    的頭像 發表于 12-15 14:35 ?555次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設計

    (Shinshu University)研究團隊的最新設計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4 塊,關鍵路徑延遲達到 2.75 ns。這是一次令人印象深刻的工藝優化實踐。
    的頭像 發表于 11-17 09:49 ?3463次閱讀
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器設計

    Xilinx FPGA串行通信協議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統設計中關鍵的串
    的頭像 發表于 11-14 15:02 ?2533次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協議介紹

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-fgg484的案
    發表于 11-11 07:44

    【VPX650 】青翼凌云科技基于 VPX 系統架構的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    VPX650 是一款基于 6U VPX 系統架構的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺,該平臺采用一片 Xilinx 的 Virtex UltraScale+
    的頭像 發表于 10-16 10:48 ?636次閱讀
    【VPX650 】青翼凌云科技基于 VPX <b class='flag-5'>系統</b>架構的 VU13P <b class='flag-5'>FPGA</b>+ZYNQ SOC 超寬帶信號處理平臺

    Analog Devices發布ADI Power Studio?和網頁端新工具 簡化電源管理設計和優化

    ADI Power Studio將多種ADI工具整合成一個完整的產品系列,助力簡化電源管理設計和優化工作。 ADI Power Studio Planner工具有助于增強系統電源樹規
    的頭像 發表于 10-15 11:08 ?4.3w次閱讀

    Microchip推出全新DualPack 3 IGBT7電源模塊 提供高功率密度并簡化系統集成

    隨著市場對緊湊型、高效且可靠的電源解決方案的需求持續增長,對可提供更高功率密度并簡化系統設計的電源管理器件的需求也隨之增加。Microchip Technology Inc.(微芯科技
    的頭像 發表于 09-17 15:45 ?1132次閱讀

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的一些事項,比如flash與FPGA的上電時序。
    的頭像 發表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發燒友網站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發表于 05-30 15:29 ?26次下載

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現高效的移位寄存器(Shift Register)。該 IP 核利用
    的頭像 發表于 05-14 09:36 ?1071次閱讀

    TPS650864 用于 Xilinx MPSoC 和 FPGA 的可配置多軌 PMIC數據手冊

    TPS650864 器件系列是專為 Xilinx Zynq 多處理器片上系統 (MPSoC) 和現場可編程門陣列 (FPGA) 系列設計的單芯片電源管理 IC (PMIC)。TPS65
    的頭像 發表于 04-26 09:49 ?977次閱讀
    TPS650864 用于 <b class='flag-5'>Xilinx</b> MPSoC 和 <b class='flag-5'>FPGA</b> 的可配置多軌 PMIC數據手冊

    詳解Xilinx的10G PCS PMA IP

    如果要在XilinxFPGA上使用萬兆以太網通信,大致有三種方法構建協議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實現構建MAC和IP層,這種方式難度會比較大,底層需要完成PHY層的設計,最終我想通過這種方式實現萬兆以太網的搭建。
    的頭像 發表于 04-18 15:16 ?1978次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA IP

    ZYNQ FPGA的PS端IIC設備接口使用

    zynq系列中的FPGA,都會自帶兩個iic設備,我們直接調用其接口函數即可運用。使用xilinx官方提供的庫函數,開發起來方便快捷。
    的頭像 發表于 04-17 11:26 ?2137次閱讀
    ZYNQ <b class='flag-5'>FPGA</b>的PS端IIC設備接口使用