国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

LVDS電平以及LVDS25電平能否約束到這個BANK上呢?

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2022-06-24 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的HR BANK上供電3.3V,先就其差分端口而言,LVDS電平以及LVDS25電平能否約束到這個BANK上呢?

解決這個問題前,先了解下

1、什么是HR Bank以及HP bank:

Xilinx的7系列FPGA有兩種IO Bank:HP(High Performace)和HR(High Range)。HP(high-performance)I/O banks的設計目的是為了獲取更高的Memory及chip-to-chip間的傳輸速率;而HR(high-range)I/O banks的設計目的是為了更寬的I/O電平標準。兩種BANK的IO口電壓不同,其中HR I/O Banks的VCCO電壓最大為3.3V,HP I/O banks的VCCO電壓最大為1.8V。特別是初次使用7系列時,在硬件設計中特別要注意它們I/O口的最大工作電壓,一不注意就會把電壓搞錯,導致FPGA不能正常工作。

2、HR和HP banks的LVDS電平

當兩個banks的I/O口作為LVDS電平時,HR banks的I/O電壓VCCO只能為2.5V,HP banks的I/O口電壓為1.8V。兩個banks支持LVDS的標準不同,HR I/O banks的I/O只能分配LVDS_25標準,HP分配為LVDS標準。

LVDS_25的直流特性如下表所示。

cafab10a-f2ca-11ec-ba43-dac502259ad0.png

LVDS的直流特性如下表所示。

cb14077c-f2ca-11ec-ba43-dac502259ad0.png

xilinx 7系列芯片不再支持LVDS33電平,在VCCO電壓為3.3V的情況下無法使用LVDS25接口

有些設計者想通過在軟件中配置為LVDS25,實際供電3.3V來實現LVDS33也是無效的,原因是xilinx 7系列芯片在IO配置方面增加了過壓保護,因而無法通過欺騙綜合軟件的方式強行配置IO,具體參見

7-Series SelectIO Resources Guide, page 100, Note 2 states:

"if the voltage exceeds 2.85V, the outputs will be in a high-Z state. The device should always be operated within the recommended operating range as specified in the 7 series FPGA data sheets."

雖然在VCCO為3.3V情況下無法輸出LVDS25,但可以作為輸入進行使用,具體參見AR#43989 https://www.xilinx.com/support/answers/43989.html

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

查了上述說法之后,我們自己試驗下:

實驗驗證:

Bank14為HR Bank,差分輸入以及差分輸出使用LVDS電平:

cb2bacce-f2ca-11ec-ba43-dac502259ad0.png

提示說明,LVDS電平不支持HRbank。

差分輸入以及差分輸出使用LVDS25電平:

cb3fb53e-f2ca-11ec-ba43-dac502259ad0.png

cb6002a8-f2ca-11ec-ba43-dac502259ad0.png

提示VCCOs矛盾,輸出差分時鐘sys_clk_out_p,要求VCCO=2.5V,但對輸入并沒有這種要求。

驗證了:

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636316
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131139
  • 電平
    +關注

    關注

    5

    文章

    372

    瀏覽量

    41604

原文標題:FPGA學習-FPGA的LVDS電平以及LVDS25電平能在HR Bank上使用嗎?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    SN65LVDS822:高性能LVDS接收器的設計與應用解析

    (TI)推出的SN65LVDS822 Flatlink? LVDS接收器,看看它有哪些獨特的特性和優勢,以及如何在實際設計中應用。 文件下載: SN65LVDS822RGZR.pdf
    的頭像 發表于 02-25 17:00 ?427次閱讀

    深入解析SN65LVDS93 LVDS串行器:特性、應用與設計要點

    )的SN65LVDS93 LVDS串行器,看看它有哪些特性、適用于哪些應用場景,以及在設計時需要注意的要點。 文件下載: sn65lvds93.pdf 一、SN65
    的頭像 發表于 01-04 11:15 ?379次閱讀

    SN75LVDS32與SN75LVDS9637高速差分線接收器:設計與應用指南

    (TI)的SN75LVDS32和SN75LVDS9637高速差分線接收器,就是LVDS技術的典型代表。本文將深入探討這兩款接收器的特點、性能參數以及應用場景,為電子工程師在實際設計中提
    的頭像 發表于 01-04 09:50 ?408次閱讀

    高速差分線路接收器SN75LVDS32和SN75LVDS9637的全面剖析

    ——SN75LVDS32和SN75LVDS9637,了解它們的特性、應用場景以及設計要點。 文件下載: sn75lvds32.pdf 1. 產品概述 SN75
    的頭像 發表于 01-04 09:50 ?480次閱讀

    高速差分線路驅動器SN75LVDS31與SN75LVDS9638的深度剖析

    )電氣特性的差分線路驅動器。LVDS技術將傳統5V差分標準電平的輸出電壓降低,從而減少了功耗,提高了開關速度,并且能夠在3.3V電源軌下工作。當
    的頭像 發表于 01-04 09:45 ?517次閱讀

    高速差分線路驅動器SN75LVDS31與SN75LVDS9638的設計與應用

    分線路驅動器。LVDS技術將傳統5V差分標準電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低功耗、提高開關速度,并允許在3.3V電源軌下工作。這
    的頭像 發表于 01-04 09:20 ?482次閱讀

    《SN65LVDS109與SN65LVDS117:LVDS重復器的卓越之選》

    《SN65LVDS109與SN65LVDS117:LVDS重復器的卓越之選》 在電子設計領域,數據傳輸的高效性、穩定性與精確性一直是工程師們追求的目標。今天,我們聚焦于德州儀器(TI)推出的兩款
    的頭像 發表于 12-31 16:15 ?243次閱讀

    高速差分線路驅動器SN75LVDS31與SN75LVDS9638的技術剖析

    分線路驅動器。LVDS技術將傳統5V差分標準電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低了功耗,提高了開關速度,并且能夠在3.3V電源軌下工作
    的頭像 發表于 12-29 16:25 ?484次閱讀

    LVDS接口的顯示屏,顯示偏暗問題的解決方法

    問題:點亮屏幕后畫面顯示偏暗 可能原因: 主板輸出的LVDS 模式與屏幕的不一致; PWM亮度并未調節最亮; 解決方法 檢查主板的LVDS輸出模式是否和屏幕一致; 一般主板端的LVDS
    發表于 10-09 15:55

    LVPECL 與 LVDS 及 PECL 與 LVDS 的互連技術解析

    在高速光通信系統中,LVPECL(低壓正射極耦合邏輯)、PECL(正射極耦合邏輯)與 LVDS(低壓差分信號)是常用的高速接口電平標準。LVPECL/PECL 以高速度、低噪聲特性廣泛應用于光模塊
    的頭像 發表于 08-08 10:48 ?1356次閱讀
    LVPECL 與 <b class='flag-5'>LVDS</b> 及 PECL 與 <b class='flag-5'>LVDS</b> 的互連技術解析

    LVPECL與LVDS電平互連:直流與交流耦合設計指南

    1.?LVPECL?與LVDS?的互連 1.1 ??LVPECL?與LVDS?的直流耦合 LVPECL?LVDS?的直流耦合結構需要一個電阻網絡,如圖5?中所示,設計該網絡時有這樣幾
    的頭像 發表于 08-04 16:42 ?1383次閱讀
    LVPECL與<b class='flag-5'>LVDS</b><b class='flag-5'>電平</b>互連:直流與交流耦合設計指南

    【高云GW5AT-LV60 開發套件試用體驗】 LVDS屏顯示和camera

    、中斷、PWM、使能信號。其中I2C、復位和PWM信號由核心板 FPGA的4個1.8V電平信號通過底板的雙向電平轉換芯片轉換為3.3V 電平
    發表于 07-02 10:26

    MAX9374/MAX9374A差分LVPECL至LVDS變換器技術手冊

    MAX9374和MAX9374A是為電訊應用而設計的2.0GHz差分LVPECLLVDS電平轉換器,具有250ps的傳輸延遲。差分輸出信號符合ANSI TIA/EIA-644 LVDS
    的頭像 發表于 05-19 10:43 ?866次閱讀
    MAX9374/MAX9374A差分LVPECL至<b class='flag-5'>LVDS</b>變換器技術手冊

    MAX9376 LVDS/任意邏輯至LVPECL/LVDS、雙路電平轉換器技術手冊

    MAX9376是全差分、高速、LVDS/任何輸入至LVPECL/LVDS雙通道轉換器,適用于高達2GHz的信號速率。一個通道是LVDS/任何輸入至LVPECL轉換器,另一個通道是LVDS
    的頭像 發表于 05-16 14:57 ?1075次閱讀
    MAX9376 <b class='flag-5'>LVDS</b>/任意邏輯至LVPECL/<b class='flag-5'>LVDS</b>、雙路<b class='flag-5'>電平</b>轉換器技術手冊

    差分晶振-LVPECLLVDS的連接

    LVPECL電平的差分擺幅較大(典型值約800mV),共模電壓較高(約1.3V-1.9V),需外部端接電阻匹配;而LVDS差分擺幅較小(350mV),共模電壓較低(約1.2V),且LVDS接收端內置端接電阻?。
    的頭像 發表于 03-12 17:50 ?2015次閱讀
    差分晶振-LVPECL<b class='flag-5'>到</b><b class='flag-5'>LVDS</b>的連接