国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx 7系列FPGA管腳是如何定義與Pinout文件下載

FPGA之家 ? 來源:簡書 ? 作者:FPGA技術(shù)實戰(zhàn) ? 2021-04-27 10:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言: 我們在進行FPGA原理圖和PCB設(shè)計時,都會涉及到FPGA芯片管腳定義和封裝相關(guān)信息,本文就Xilinx 7系列FPGA給出相關(guān)參考,給FPGA硬件開發(fā)人員提供使用。通過本文,可以了解到:

Xilinx 7系列FPGA管腳是如何定義的

原理圖設(shè)計時如何下載FPGA管腳文件(Pinout文件)

1.Xilinx7系列FPGA管腳定義

表1-1列出了7系列FPGA封裝中的管腳定義。注意:表1-12有單獨列出的專用通用用戶I/O,也有標記IO_LXXY_ZZZ#或者I/O_XX_ZZZ_#標識的多功能I/O,其中ZZZ代表一種或幾種附加的功能。如果多功能I/O不用做特殊用途,它們可以當作普通I/O使用,這一點我們在硬件設(shè)計時要注意。

ef327e48-a67e-11eb-aece-12bb97331649.jpg

表1-1、Xilinx 7系列FPGA管腳定義

FPGA的器件管腳按照Bank進行劃分,每個Bank獨立供電,以使FPGA I/O適應(yīng)不用電壓標準,增強I/O設(shè)計的靈活性。每個用戶Bank包括50個I/O管腳或者24對差分對管腳(48個差分信號),Top和Bottom各一個單端管腳。圖1給出了K325T芯片用戶Bank IO原理圖舉例。

ef43bd20-a67e-11eb-aece-12bb97331649.jpg

圖1、K325T芯片用戶Bank IO原理圖

在圖中,我們可以看到紅色圈住的兩個單端信號,綠色線條圈住的_CC時鐘管腳不用作時鐘輸入時可以作為用戶I/O來使用,另外,還可以看到藍色標記的VREF管腳,當該BANK I/O用作DDR內(nèi)存接口時,需要提供偽差分所需的閾值電壓,此時_VREF_管腳需要接DDR外設(shè)要求的參考電壓。其他I/O管腳分析,可以參考表1-1管腳定義說明。

2.Xilinx7系列FPGA管腳Pinout文件下載

我們在進行原理圖庫設(shè)計時,如何獲得FPGA每個管腳定義呢?在UG475官方文檔第二章7 Series FPGAs Package Files的ASCII Pinout Files子節(jié)中,按照FPGA器件家族和器件封裝分類,給出了7系列所有器件Pinout定義鏈接地址。官網(wǎng)給出CSV和TXT兩種格式Pinout文件,我們可以靈活選擇。

ef796556-a67e-11eb-aece-12bb97331649.jpg

圖2、FPGA Pinout下載鏈接

efa36ebe-a67e-11eb-aece-12bb97331649.jpg

圖3、Xilinx官網(wǎng)下載Pinout

我們打開一個.TXT形式的Pinout,如圖4所示。可以看到,文件分為8列,包含所有設(shè)計原理圖所需的關(guān)鍵信息:管腳編號、管腳名稱、管腳DDR內(nèi)存分組、管腳BANK編號、輔助組(VCCAUX)、超級邏輯域(SLR)、I/O管腳類型(配置、HR、HP、收發(fā)器管腳等)以及與器件Pin-to-Pin兼容相關(guān)的NC管腳信息。

efae3c0e-a67e-11eb-aece-12bb97331649.jpg

圖4、Pinout文件內(nèi)容舉例

編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636217
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131120
  • 管腳
    +關(guān)注

    關(guān)注

    1

    文章

    230

    瀏覽量

    33690

原文標題:Xilinx 7系列FPGA器件管腳原理圖設(shè)計說明

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix
    的頭像 發(fā)表于 02-26 14:41 ?2403次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    的性能,成為了眾多工程師的首選。本文將深入剖析UltraScale架構(gòu)的各個方面,為電子工程師們提供全面的技術(shù)參考。 文件下載: AMD ,Xilinx Artix? UltraScale+
    的頭像 發(fā)表于 12-15 14:35 ?554次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計

    (Shinshu University)研究團隊的最新設(shè)計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4
    的頭像 發(fā)表于 11-17 09:49 ?3460次閱讀
    使用<b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的四位乘法器設(shè)計

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢和應(yīng)用場景
    的頭像 發(fā)表于 11-14 15:02 ?2532次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-
    發(fā)表于 11-11 07:44

    開源RISC-V處理器(蜂鳥E203)學習(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    FPGA Board文件下載傳送門:Digilent FPGA Board 下載連接 點擊下面直接
    發(fā)表于 10-31 08:46

    FPGA下載運行調(diào)試流程

    /2d2493506094dd88d0d233d4b14e852459fb39e3.html 2、生成mcs文件后,通過vivado下載FPGA的flash中,flash是支持掉電保存的存儲類型,故斷電后同一
    發(fā)表于 10-29 06:57

    FPGA下載調(diào)試流程

    /2d2493506094dd88d0d233d4b14e852459fb39e3.html 2、生成mcs文件后,通過vivado下載FPGA的flash中,flash是支持掉電保存的存儲類型,故斷電后同一
    發(fā)表于 10-29 06:37

    基于FPGA平臺的蜂鳥E203 JTAG debug出錯問題的解決思路

    固化存在的問題并不大,只需要按照硬件電路完成管腳的刪減和映射(約束)即可,這里重點說明一下debug出錯問題的解決思路。 我在FPGA固化文件完成后,在上位機SDK中debug helloworld
    發(fā)表于 10-28 07:38

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計原理圖時需要注意的一些事項,比如fl
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    Zynq-7000 SoC與7系列設(shè)備內(nèi)存接口解決方案數(shù)據(jù)手冊

    關(guān)于 AMD/Xilinx 7系列FPGA存儲器接口解決方案(UG586) 的用戶指南,其主要內(nèi)容和技術(shù)要點可概括如下:1. 文檔定位與核心內(nèi)容定位:該文檔是
    發(fā)表于 07-28 16:17 ?3次下載

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?26次下載

    AGM AG32VH(MCU+FPGA+PSRAM) 系列應(yīng)用指南

    。AG32 的管腳可以靈活定義,引腳與STM32。并且內(nèi)置2KLE FPGA, 非常適合MCU + FPGA/CPLD的應(yīng)用場景。 AG32VH
    發(fā)表于 05-29 15:44

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2604次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時鐘資源與架構(gòu)解析

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發(fā)表于 04-10 11:00 ?1428次閱讀