国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CDC單bit脈沖跨時鐘域的處理介紹

FPGA自習室 ? 來源:未知 ? 作者:徐起 ? 2021-03-22 09:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

單bit 脈沖跨時鐘域處理

簡要概述:

在上一篇講了總線全握手跨時鐘處理,本文講述單bit脈沖跨時鐘域的處理為下一篇總線單向握手跨時鐘域處理做準備。脈沖同步器其實就是帶邊沿檢測的單bit同步器,基本原理就是把脈沖信號進行展寬。

脈沖同步器應用場景:

適用單bit脈沖信號跨時鐘域。慢到快,快到慢均可,源脈沖間隔至少要為2個目的時鐘周期,否則會被漏采。當然,在慢到快時鐘比率大于2倍以上時也是可以實時采樣的。

脈沖同步器原理框圖:

脈沖同步器跨時鐘域原理圖如下所示,使用了1個單bit同步器模塊,因為脈沖展寬后是電平信號,所以這里采用單bit同步器(寄存器打2拍或者3拍)。這里源脈沖與寄存打拍后的脈沖相或運算得到一定寬度的電平信號,電平寬度可由源時鐘和目的時鐘比例得到;展寬信號跨時鐘域后在目的時鐘域下進行邊沿檢測得到目的脈沖信號。

注意:在設計脈沖同步器電路時有一個易錯點,就是少了圖中的紅色橢圓的D觸發器,這會可能導致脈沖同步器同步失敗。這是因為脈沖展寬后信號是組合邏輯直接進行了單bit同步器(s2d sync)跨時鐘域處理,而組合邏輯輸出是有毛刺的,這樣單bit同步器可能會采到毛刺導致多采現象。

工具在進行時序分析時,只會分析同步路徑,而且完整的時序路徑從源D觸發器器的CK端到目的D觸發器的D端。如果少了中間的D觸發器,則會出現3條紅色箭頭的異步路徑(源脈沖寄存器輸入),如下圖所示。實際加上中間的D觸發器只有一條黃色箭頭的異步路徑才符合預期。

脈沖同步器仿真測試:

場景1:快到慢, 源時鐘100Mhz 目的時鐘25Mhz,SEL設置為1展寬,RATIO比例設置為4(實際展寬了5倍)。

從上圖可以看出,快到慢脈沖同步時,脈沖間隔至少為2個目的時鐘,才能被正確采樣,否則會被漏采,如圖源脈沖的第3個和4個脈沖由于間隔太近被漏采。

場景2:快到慢,源時鐘100Mhz 目的時鐘12.5Mhz,SEL設置為1展寬,RATIO比例設置為8(實際展寬了9倍)。

從上圖可以看出,快到慢脈沖同步時,脈沖間隔至少為2個目的時鐘,才能被正確采樣,否則會被漏采,如圖發現第二個脈沖被漏采樣了。細心的朋友可能會發現,最后一個是電平脈沖同步器也是會把它當做一個脈沖輸出。

場景3:慢到快,源時鐘25Mhz 目的時鐘100Mhz,SEL設置為0不需要展寬,

從上圖可以看出,慢到快脈沖同步時,該同步器天然也是支持的,只要保證源脈沖能被目的時鐘采到即可,可以視為帶邊沿檢測的單bit同步器(寄存器打兩拍)。

原文標題:CDC(二) 單bit 脈沖跨時鐘域處理

文章出處:【微信公眾號:FPGA自習室】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 脈沖
    +關注

    關注

    20

    文章

    908

    瀏覽量

    99737
  • 時鐘
    +關注

    關注

    11

    文章

    1971

    瀏覽量

    134988
  • bit
    bit
    +關注

    關注

    0

    文章

    48

    瀏覽量

    32829

原文標題:CDC(二) 單bit 脈沖跨時鐘域處理

文章出處:【微信號:FPGA_Study,微信公眾號:FPGA自習室】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    德州儀器CDC2536:高性能時鐘驅動器的技術剖析

    德州儀器CDC2536:高性能時鐘驅動器的技術剖析 在電子設計領域,時鐘驅動器是確保系統時鐘信號穩定、精確傳輸的關鍵組件。德州儀器(TI)的CDC
    的頭像 發表于 02-10 16:20 ?326次閱讀

    CDC391時鐘驅動器:特性、參數與應用解析

    CDC391時鐘驅動器:特性、參數與應用解析 在電子設計領域,時鐘驅動器是確保時鐘信號準確、高效分配的關鍵組件。今天,我們就來深入了解一下德州儀器(Texas Instruments)
    的頭像 發表于 02-10 16:20 ?313次閱讀

    CDC337時鐘驅動器:高性能時鐘分配與生成的理想選擇

    下載: cdc337.pdf 一、產品概述 CDC337是德州儀器(Texas Instruments)推出的一款具有三態輸出的時鐘驅動器,旨在為時鐘分配和
    的頭像 發表于 02-10 16:20 ?427次閱讀

    CDC328A:高性能時鐘驅動器的技術剖析

    CDC328A:高性能時鐘驅動器的技術剖析 在電子設計領域,時鐘驅動器對于確保時鐘信號的精確分配和穩定傳輸至關重要。CDC328A作為一款具
    的頭像 發表于 02-10 16:20 ?338次閱讀

    CDC339 時鐘驅動器:高性價比解決方案

    CDC339 時鐘驅動器:高性價比解決方案 在當今的電子設備中,時鐘信號的精確分配和產生至關重要。CDC339 時鐘驅動器以其卓越的性能和豐
    的頭像 發表于 02-10 15:50 ?302次閱讀

    Texas Instruments CDC351/CDC351I 時鐘驅動器:特性、參數與應用詳解

    )的 CDC351 和 CDC351I 時鐘驅動器就是為滿足這一需求而設計的高性能器件。以下將詳細介紹其特點、參數以及在實際應用中需要注意的要點。 文件下載:
    的頭像 發表于 02-10 14:55 ?152次閱讀

    CDC2516:高性能鎖相環時鐘驅動器的深度解析

    CDC2516:高性能鎖相環時鐘驅動器的深度解析 在電子設計領域,時鐘驅動器是確保系統穩定運行的關鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環時鐘驅動器——
    的頭像 發表于 02-10 14:50 ?120次閱讀

    高性能時鐘緩沖器 CDC318A:特性、參數與應用解析

    高性能時鐘緩沖器 CDC318A:特性、參數與應用解析 在電子設計領域,時鐘緩沖器對于確保系統時鐘信號的穩定和準確傳輸至關重要。今天,我們就來詳細探討一下德州儀器(Texas Inst
    的頭像 發表于 02-10 14:40 ?221次閱讀

    CDC7005:高性能時鐘合成器與抖動消除器

    CDC7005:高性能時鐘合成器與抖動消除器 在電子工程師的日常工作中,時鐘合成器與抖動消除器是至關重要的元件,它們能夠為系統提供精準且穩定的時鐘信號。今天要給大家
    的頭像 發表于 02-10 14:00 ?217次閱讀

    探索CDC421Axxx:高性能低抖動時鐘發生器的卓越之選

    421Axxx,一款高性能、低相位噪聲的時鐘發生器,看看它在實際應用中能為我們帶來哪些優勢。 文件下載: cdc421a312.pdf 一、CDC421Axxx概述 CDC421Axx
    的頭像 發表于 02-09 16:05 ?143次閱讀

    探索CDC1104:1至4可配置時鐘緩沖器的卓越性能

    探索CDC1104:1至4可配置時鐘緩沖器的卓越性能 在電子設備的設計中,時鐘緩沖器起著至關重要的作用,它能確保時鐘信號的穩定傳輸和分配。今天,我們就來深入了解德州儀器(TI)的
    的頭像 發表于 02-09 11:05 ?147次閱讀

    ?CDC2536 鎖相環時鐘驅動器技術文檔總結?

    CDC2536是一款高性能、低偏斜、低抖動的時鐘驅動器。它使用鎖相環 (PLL) 將時鐘輸出信號在頻率和相位上精確對齊到時鐘輸入 (CLKIN) 信號。它專門設計用于同步 DRAM 和
    的頭像 發表于 09-24 14:10 ?818次閱讀
    ?<b class='flag-5'>CDC</b>2536 鎖相環<b class='flag-5'>時鐘</b>驅動器技術文檔總結?

    ?CDC5801A低抖動時鐘倍頻/分頻器技術文檔總結

    CDC5801A器件提供從端參考時鐘 (REFCLK) 到差分輸出對 (CLKOUT/CLKOUTB) 的時鐘乘法和分頻。乘法和分頻端子 (MULT/DIV0:1) 提供倍頻比和分頻
    的頭像 發表于 09-19 14:35 ?794次閱讀
    ?<b class='flag-5'>CDC</b>5801A低抖動<b class='flag-5'>時鐘</b>倍頻/分頻器技術文檔總結

    黑芝麻智能時間同步技術:消除多計算單元的時鐘信任鴻溝

    上海2025年7月21日 /美通社/ -- 本文圍繞時間同步技術展開,作為智能汽車 "感知-決策-執行 -交互" 全鏈路的時間基準,文章介紹了 PTP、gPTP、CAN 等主流同步技術及特點
    的頭像 發表于 07-22 09:17 ?586次閱讀
    黑芝麻智能<b class='flag-5'>跨</b><b class='flag-5'>域</b>時間同步技術:消除多<b class='flag-5'>域</b>計算單元的<b class='flag-5'>時鐘</b>信任鴻溝

    異步時鐘處理方法大全

    該方法只用于慢到快時鐘的1bit信號傳遞。在Xilinx器件中,可以使用(* ASYNC_REG = "TRUE" *)標記,將兩個寄存器盡量靠近綜合,降低 亞穩態因導線延遲太大而傳播到第二個寄存器的可能性。
    的頭像 發表于 05-14 15:33 ?1527次閱讀
    <b class='flag-5'>跨</b>異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b>方法大全