国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA有哪些主要配置方式?

FPGA之家 ? 來源:博客園 ? 作者:aikimi7 ? 2021-03-12 16:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

最近完成了Arria10的原理圖設計,想做一些記錄,下面是關于FPGA配置的一些方式。

851a0514-82f5-11eb-8b86-12bb97331649.jpg

852dbe42-82f5-11eb-8b86-12bb97331649.jpg

MSEL

將 MSEL 管腳直接連接到VCCPGM 或 GND,不需使用任何的上拉或下拉電阻,即可選擇出所需的

配置方案

855f76ee-82f5-11eb-8b86-12bb97331649.jpg

? 不要通過微處理器或其他器件驅動 MSEL 管腳。

? 對“通過 HPS 的配置”(Configurationvia HPS)使用 PS 或 FPP MSEL 管腳設置。

三種主要的配置方式

1、主動配置方式(AS)

2、被動配置方式(PS)

3、JTAG方式

1、AS模式(active serial configuration mode):FPGA器件每次上電時作為控制器,由FPGA器件引導配置操作過程,它控制著外部存儲器和初始化過程,對配置器件EPCS主動發出讀取數據信號,從而把EPCS的數據讀入FPGA中,實現對FPGA的編程配置數據通過DATA0引腳送入FPGA,配置數據被同步在DCLK輸入上,1個時鐘周期傳送1位或者數據。AS是燒到FPGA的配置芯片里保存的,每次上電就寫到FPGA里。

(1)AS programming interface

85acdaf6-82f5-11eb-8b86-12bb97331649.jpg

當編程 EPCQ-L 器件時,下載電纜通過驅動 nCE 管腳為高電平而禁用對 AS 接口的訪問。nCONFIG線也被拉低以保持 Arria 10 器件處于復位階段。編程完成后,下載電纜釋放 nCE 和 nCONFIG,從而使得 下拉和 上拉電阻能夠分別驅動 GND 和 VCCPGM 的管腳。使用下載電纜進行 EPCQ-L 編程期間,DATA0 將編程數據、操作指令和地址信息從下載電纜傳輸到 EPCQ-L。使用下載電纜進行 EPCQ-L 驗證期間,DATA1 將編程數據返回到下載電纜。

(2)JTAG interface

使用 AS 編程接口時, 配置數據通過 Quartus Prime 或任何支持的第三方軟件被編程到 EPCQ-L。使用 JTAG 接口時,稱為 SFL IP core 的 Altera IP 必須被下載到 Arria 10 器件以形成 JTAG 接口和 EPCQ-L 之間的橋接。這樣就能夠使用 JTAG 接口直接編程 EPCQ-L。這種方式的燒寫文件是.JIC。

85daf742-82f5-11eb-8b86-12bb97331649.jpg

2、JTAG模式

JTAG:JTAG是直接配置到FPGA里面的,由于是SRAM,斷電后要重燒;JTAG燒寫的時SRAM對象文件(.sof)

JTAG配置的時間只與目標芯片的型號有關,而與具體應用無關。

JTAG Configuration of a Single Device Using a Download Cable

86098b52-82f5-11eb-8b86-12bb97331649.jpg

JTAG Configuration of a Single Device Using a Microprocessor

8636ebba-82f5-11eb-8b86-12bb97331649.jpg

對于這種連接方式,是把數據寫入到存儲器中,每次上電時由控制器去配置FPGA。

3、被動配置方式(PS)

PS模式(passive serial configuration mode):由外部計算機或控制器讀取外部存儲器的配置數據寫入到FPGA的配置過程。控制配置過程的操作是在外部處理器上實現的,對于MAX V和MAX II可以通過PFL IP來實現這個過程,對于PC主機可以通過下載線來實現該過程。被動配置模式又分為串行被動模式和并行被動模式。該模式可以實現對FPGA在線可編程。

Single Device PS Configuration Using an External Host

8664e088-82f5-11eb-8b86-12bb97331649.jpg

Single Device PS Configuration Using an Intel FPGA Download Cable

868a4ff8-82f5-11eb-8b86-12bb97331649.jpg

這種方式我是沒有實現過的,所以了解的可能不是很正確。

原文標題:FPGA配置的三種主要方式

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20255

    瀏覽量

    252274
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636312

原文標題:FPGA配置的三種主要方式

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Atmel AT17LV系列FPGA配置EEPROM的全面解析

    Atmel AT17LV系列FPGA配置EEPROM的全面解析 在FPGA設計領域,配置存儲器的選擇至關重要。Atmel的AT17LV系列FPGA
    的頭像 發表于 02-27 16:15 ?158次閱讀

    【ALINX 教程】FPGA Multiboot 功能實現——基于 ALINX Artix US+ AXAU25 開發板

    系統級設計 階段的學習者 Multiboot 功能概述 在基礎實驗中,FPGA 通常通過 JTAG 下載 bitstream,這種方式掉電后配置就丟失,亦無法實現遠程升級。Multiboot 通過將多個
    的頭像 發表于 01-05 15:41 ?1217次閱讀
    【ALINX 教程】<b class='flag-5'>FPGA</b> Multiboot 功能實現——基于 ALINX Artix US+ AXAU25 開發板

    信號調理設備的接地方式哪些?

    信號調理設備的接地方式核心圍繞 “抗干擾、防地環路、穩電位” 設計,主要分為 單點接地、浮地、屏蔽層接地、混合接地、多級接地 五類,不同方式適配不同場景(干擾強度、布線距離、信號類型),具體如下
    的頭像 發表于 11-14 16:18 ?3716次閱讀
    信號調理設備的接地<b class='flag-5'>方式</b><b class='flag-5'>有</b>哪些?

    智多晶EDA工具HqFpga軟件的主要重大進展

    智多晶EDA工具HqFpga(簡稱HQ),是自主研發的一款系統級的設計套件,集成了Hqui主界面、工程界面、以及內嵌的HqInsight調試工具、IP Creator IP生成工具、布局圖、熱力
    的頭像 發表于 11-08 10:15 ?3735次閱讀
    智多晶EDA工具Hq<b class='flag-5'>Fpga</b>軟件的<b class='flag-5'>主要</b>重大進展

    以太網通信方式哪些

    以太網的通信方式主要分為 半雙工通信 和 全雙工通信 兩種,具體取決于傳輸介質和網絡設備的配置,以下是詳細介紹: 半雙工通信(Half-Duplex) 定義 : 通信雙方使用同一條信道,數據傳輸方向
    的頭像 發表于 09-29 09:32 ?1143次閱讀

    串口通信哪些方式

    串口通信(Serial Communication)是一種通過串行方式逐位傳輸數據的通信方式,廣泛應用于嵌入式系統、工業控制、儀器儀表等領域。其通信方式可根據不同的分類標準劃分為多種類型,以下是
    的頭像 發表于 09-28 18:02 ?1090次閱讀

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,
    的頭像 發表于 08-30 14:35 ?1.1w次閱讀
    一文詳解xilinx 7系列<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>技巧

    FPGA技術為什么越來越牛,這是原因的

    ,它一直都被廣泛使用。但是,大部分人還不是太了解它,對它有很多疑問——FPGA到底是什么?為什么要使用它?相比CPU、GPU、ASIC(專用芯片),FPGA什么
    的頭像 發表于 08-22 11:39 ?5061次閱讀
    <b class='flag-5'>FPGA</b>技術為什么越來越牛,這是<b class='flag-5'>有</b>原因的

    TCP攻擊是什么?什么防護方式?

    出DDoS高防產品、CC防御產品,但是對于TCP攻擊的防護不是特別的理想。那么, TCP攻擊是什么?什么防護方式? TCP攻擊是什么? TCP攻擊是指利用TCP協議中的漏洞或者缺陷對網絡進行攻擊的行為。這種攻擊方式可以導致網絡
    的頭像 發表于 06-12 17:33 ?1009次閱讀

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發表于 06-12 14:18 ?3161次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡介

    FPGA調試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調試和測試FPGA設計的IP核,它允許設計者通過JTAG接口實時讀取和寫入FPGA內部的寄存器,從而檢查設計的運行狀態并修改其行為。VIO IP核提供了一個簡單易用的接口,使得用戶可以輕松地與
    的頭像 發表于 06-09 09:32 ?3965次閱讀
    <b class='flag-5'>FPGA</b>調試<b class='flag-5'>方式</b>之VIO/ILA的使用

    CY7C68013A客戶配置成slavefifo模式,FPGA發送數據到PC則會丟包或者收到的數據對不上,什么原因?

    我們這邊個客戶使用CY7C68013A,客戶配置成slavefifo模式,PC端發送數據到FPGA時數據正常,FPGA發送數據到PC則會丟包或者收到的數據對不上。能否幫忙看下客戶的
    發表于 05-30 08:21

    求助,關于以編程方式配置DiplayPort MODES UFP_D引腳配置響應的疑問求解

    我想這個問題以前可能有人問過,但現在還是要問: 在 Host SDK 3.5(或更高版本)中,什么最佳方法可以以編程方式覆蓋 DP SINK / UFP 底座的 DisplayPort MODES
    發表于 05-21 07:28

    如何使用FPGA驅動并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時的注意事項

    ADC和DAC是FPGA與外部信號的接口,從數據接口類型的角度劃分,低速的串行接口和高速的并行接口。FPGA經常用來采集中高頻信號,因此使用并行ADC和DAC居多。本文將介紹如何使用FPGA
    的頭像 發表于 03-14 13:54 ?2195次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅動并行ADC和DAC芯片,使用不同編碼<b class='flag-5'>方式</b>的ADC與DAC時的注意事項

    AGM FPGA/MCU燒寫文件類型哪些及用途

    AGM FPGA/MCU燒寫文件類型哪些及用途 AGMFPGA和MCU器件,那FPGA/MCU燒寫文件類型
    發表于 03-14 09:54