国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

【ZYNQ Ultrascale+ MPSOC FPGA教程】第三十二章PL讀寫PS端DDR數據

FPGA技術專欄 ? 來源:芯驛電子科技 ? 作者:芯驛電子科技 ? 2021-01-30 09:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本原創教程由芯驛電子科技(上海)有限公司(ALINX)創作,版權歸本公司所有,如需轉載,需授權并注明出處。

適用于板卡型號:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EG

實驗Vivado工程目錄為“pl_read_write_ps_ddr/vivado”。

實驗vitis工程目錄為“pl_read_write_ps_ddr /vitis”。

PL和PS的高效交互是zynq soc開發的重中之重,我們常常需要將PL端的大量數據實時送到PS端處理,或者將PS端處理結果實時送到PL端處理,常規我們會想到使用DMA的方式來進行,但是各種協議非常麻煩,靈活性也比較差,本節課程講解如何直接通過AXI總線來讀寫PS端ddr的數據,這里面涉及到AXI4協議,vivado的FPGA調試等。

FPGA工程師工作內容

以下為FPGA工程師負責內容。

1. ZYNQ的HP端口使用

zynq 7000 SOC的HP口是 High-Performance Ports的縮寫,如下圖所示,一共有4個HP口,HP口是AXI Slave設備,我們可以通過這4個HP接口實現高帶寬的數據交互。

o4YBAGATcaWAdU89AADTRL9yEVY039.jpg

2. 硬件環境搭建

1)基于“ps_hello”工程,在vivado的界面中HP的配置如下圖(HP0~HP3),這里面有使能控制,數據位寬選擇,可選擇32bit、64bit或128bit的位寬。我們的實驗啟用HP0配置為64bit位寬,使用的時鐘是150Mhz,HP的帶寬是150Mhz * 64bit,對于視頻處理,ADC數據采集等應用都有足夠的帶寬。不需要AXI HPM0 LPD,取消選擇。

pIYBAGATcaaAIWwCAACEUNUComI617.jpgo4YBAGATcaeAftWLAACTOPEJjkw138.jpg

2)添加復位模塊,用于復位

pIYBAGATcaeACtwFAAAMa5aID7s324.jpg

3)在空白處右鍵選擇”Creat Port”

o4YBAGATcaiADGcOAACycXclAVM677.jpg

配置如圖

pIYBAGATcamANPD_AABRolmf8pU901.jpg

4)連接時鐘和復位

o4YBAGATcamARPztAACSwTcnSSM552.jpg

5)選中引腳,點擊Make External,將信號導出

pIYBAGATcaqAVy4_AABhjcTFcXE475.jpg

并修改引腳名稱如下圖

o4YBAGATcaqATdeVAACh3VKnOwk096.jpg

并選擇總線同步時鐘為axi_hp_clk

o4YBAGATcauAbx4VAAAqww-lRxc027.jpg

6)點開Address Editor,如果發現地址沒有分配,點擊自動分配地址按鈕

pIYBAGATcauAMDYgAABGgGSHsMo207.jpg

分配后的結果,可以看到訪問DDR, QSPI, OCM的地址空間

o4YBAGATcayAQuvRAABHgYKFNNI523.jpg

保存設計,重新Generate Ouput Product

7)添加hdl文件

pIYBAGATca2ASZyrAAClmar42WU623.jpgo4YBAGATca2APpH6AABcVgRFQzc850.jpg

點擊Finish

o4YBAGATca6Af-QUAABvcx_r-dk246.jpg

HDL層級關系更新結果

pIYBAGATca6AckzEAABLkXu1e9k000.jpg

3. PL端AXI Master

AXI4相對復雜,但SOC開發者必須掌握,對于zynq的開發者,筆者建議能夠在一些已有的模板代碼基礎上修改。AXI協議的具體內容可參考Xilinx UG761 AXI Reference Guide。在這里我們簡單了解一下。

AXI4所采用的是一種READY,VALID握手通信機制,即主從模塊進行數據通信前,先根據操作對各所用到的數據、地址通道進行握手。主要操作包括傳輸發送者A等到傳輸接受者B的READY信號后,A將數據與VALID信號同時發送給B,這是一種典型的握手機制。

o4YBAGATca6AM7C-AAAqCyn4dnU541.jpg

AXI總線分為五個通道:

  • 讀地址通道,包含ARVALID, ARADDR, ARREADY信號;

  • 寫地址通道,包含AWVALID,AWADDR, AWREADY信號;

  • 讀數據通道,包含RVALID, RDATA, RREADY, RRESP信號;

  • 寫數據通道,包含WVALID, WDATA,WSTRB, WREADY信號;

  • 寫應答通道,包含BVALID, BRESP, BREADY信號;

  • 系統通道,包含:ACLK,ARESETN信號;

其中ACLK為axi總線時鐘,ARESETN是axi總線復位信號,低電平有效;讀寫數據與讀寫地址類信號寬度都為32bit;READY與VALID是對應的通道握手信號;WSTRB信號為1的bit對應WDATA有效數據字節,WSTRB寬度是32bit/8=4bit;BRESP與RRESP分別為寫回應信號,讀回應信號,寬度都為2bit,‘h0代表成功,其他為錯誤。

讀操作順序為主與從進行讀地址通道握手并傳輸地址內容,然后在讀數據通道握手并傳輸所讀內容以及讀取操作的回應,時鐘上升沿有效。如圖所示:

pIYBAGATcbCAADCHAAAvHtYayq0137.jpg

寫操作順序為主與從進行寫地址通道握手并傳輸地址內容,然后在寫數據通道握手并傳輸所讀內容,最后再寫回應通道握手,并傳輸寫回應數據,時鐘上升沿有效。如圖所示:

o4YBAGATcbCAfDoBAAAayFn2M5E204.jpg

在我們不擅長寫FPGA的一些代碼時我們往往要借鑒別人的代碼或者使用IP core。在這里筆者從github上找到一個AXI master的代碼,地址是github.com/aquaxis/IPCO。這個工程是一個自己寫的VDMA,里面包含了大量可參考的代碼。筆者這里主要使用了aq_axi_master.v這個代碼用于AXI master讀寫操作。借鑒別人代碼有時會節省很多時間,但如果不能理解的去借鑒,出現問題了很難解決。具體可以參考aq_axi_master.v代碼,有部分修改。

4. ddr讀寫數據的檢驗

有了AXI Master讀寫接口以后比較編寫了一個簡單的驗證模塊,這個驗證模塊是用來驗證ddr ip的,通過寫入數據,然后讀取出來比較。這里要注意的是PS端DDR的起始地址和大小,還有地址的單位是byte還是word,AXI總線的地址單位是byte,測試模塊的地址單位是word(這里的word不一定是4byte)。文件名mem_test.v。

5. Vivado軟件的調試技巧

AXI讀寫驗證模塊只有一個error信號用于指示錯誤,如果有數據錯誤我們希望能更精確的信息,alteraquartus II軟件中有signal tap工具,xilinx 的ISE中有chipscope工具,這些都是嵌入式邏輯分析儀,對我們調試有很大幫助,在vivado軟件中調試更加方便。在插入調試信號時有些信息可能會被優化掉,或者信號名稱改變了就不容易識別,這個時候我們可以在程序代碼里加入*mark_debug="true"*這樣的屬性,如下圖的信號:

pIYBAGATcbGAJgMWAAB5d3Yle80216.jpg

具體的添加方法在”PL的“Hello World”LED實驗”中已經講過,可參考。

并在XDC文件里綁定error信號到PL端LED燈上。

6. Vitis工程開發

以hello world為模板新建vitis工程如下

o4YBAGATcbKAXtE8AAAsYynxu74923.jpg

通過vitis下載程序后,系統會復位并且下載FPGA的bit文件。然后回到vivado界面點擊Program and Debug欄自動連接目標如下圖所示:

pIYBAGATcbKAF5OsAAAuwNsYeuQ366.jpg

自動連接硬件后可發現JTAG連上的設備,其中有一個hw_ila_1的設備,這個設備就是我們debug設備,選中后可點擊上方黃色三角按鈕捕捉波形。如果有些信號沒有顯示完整,可點擊波形旁邊的“+”按鈕添加。

pIYBAGATcbOAM5LTAAC42pq7cGU959.jpg

點擊捕獲波形以后如下圖所示,如果error一直為低,并且讀寫狀態有變化,說明讀寫DDR數據正常,用戶在這里可以自己查看其它的信號來觀察寫入DDR的數據和從DDR讀出的數據。

o4YBAGATcbSAC5DJAACp1L1nsgY285.jpg

7. 本章小結

zynq系統相對于單個FPGA或單個ARM要復雜很大,對開發者的基礎知識要求較高,本章內容涉及到AXI協議、zynq的互聯資源、vivado的和Vitis的調試技巧。這些都僅僅是基礎知識,筆者在這里也僅僅是拋磚引玉,大家還是要多多練習,在不斷練習中掌握技巧.

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22390

    瀏覽量

    634569
  • DDR
    DDR
    +關注

    關注

    11

    文章

    752

    瀏覽量

    68907
  • dma
    dma
    +關注

    關注

    3

    文章

    580

    瀏覽量

    105756
  • Zynq
    +關注

    關注

    10

    文章

    630

    瀏覽量

    49388
  • MPSoC
    +關注

    關注

    0

    文章

    203

    瀏覽量

    25149
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AMD 推出第二代 Kintex UltraScale+FPGA,助力智能高性能系統

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對于依賴中FPGA 為性能關鍵型系統提供支持的設計人員而言,可謂一項重大進步。 這一全新系列構建在業經驗證的
    的頭像 發表于 02-04 16:11 ?1.3w次閱讀
    AMD 推出第二代 Kintex <b class='flag-5'>UltraScale+</b> 中<b class='flag-5'>端</b><b class='flag-5'>FPGA</b>,助力智能高性能系統

    使用Aurora 6466b協議實現AMD UltraScale+ FPGA與AMD Versal自適應SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協議實現 AMD UltraScale+ FPGA 與 AMD Versal 自適應 SoC 的對接。我們還將涵蓋有關 IP 配置、FPGA 之間的連接、時鐘設置以及復位拓撲
    的頭像 發表于 01-13 14:04 ?2693次閱讀
    使用Aurora 6466b協議實現AMD <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>與AMD Versal自適應SoC的對接

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    流程教程)。本文則進一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關鍵命令。只要按步驟操作,即使是復雜的 Linux 鏡像也能成功通過 JTAG 啟
    的頭像 發表于 01-13 11:45 ?3584次閱讀

    如何在ZYNQ本地部署DeepSeek模型

    一個將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統的項目。
    的頭像 發表于 12-19 15:43 ?7141次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析

    AMD UltraScale架構:高性能FPGA與SoC的技術剖析 在當今的電子設計領域,高性能FPGAMPSoC/RFSoC的需求日益增長。AMD的
    的頭像 發表于 12-15 14:35 ?479次閱讀

    現已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發人員的經濟實惠平臺

    AMD Spartan UltraScale+ FPGA SCU35 評估套件現已開放訂購。 該平臺由 AMD 構建,為客戶提供了一條利用 Spartan UltraScale+ FPGA
    的頭像 發表于 11-27 10:52 ?401次閱讀

    基于AXI DMA IP核的DDR數據存儲與PS讀取

    添加Zynq Processing System IP核,配置DDR控制器和時鐘。7000系列的Zynq可以參考正點原子DMA回環測試設置。
    的頭像 發表于 11-24 09:25 ?3138次閱讀
    基于AXI DMA IP核的<b class='flag-5'>DDR</b><b class='flag-5'>數據</b>存儲與<b class='flag-5'>PS</b><b class='flag-5'>端</b>讀取

    使用AXI4接口IP核進行DDR讀寫測試

    本章的實驗任務是在 PL 自定義一個 AXI4 接口的 IP 核,通過 AXI_HP 接口對 PS DDR3 進行
    的頭像 發表于 11-24 09:19 ?3661次閱讀
    使用AXI4接口IP核進行<b class='flag-5'>DDR</b><b class='flag-5'>讀寫</b>測試

    Zynq MPSoC PS側PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項目中,實現設備間高速、低延遲的數據傳輸往往是核心需求之一。PCIe(尤其PS
    的頭像 發表于 10-22 13:53 ?3748次閱讀
    雙<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> <b class='flag-5'>PS</b>側PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進的 I/O 功能與低功耗等優勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發器、內置的外部內存控制器以及
    的頭像 發表于 10-17 10:16 ?691次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>的優勢和亮點

    ZYNQ PSPL數據交互方式

    ZYNQ SoC 的 PS (Processing System) 和 PL (Programmable Logic) 之間的數據交互是系統設計的核心。
    的頭像 發表于 10-15 10:33 ?970次閱讀
    <b class='flag-5'>ZYNQ</b> <b class='flag-5'>PS</b>與<b class='flag-5'>PL</b><b class='flag-5'>數據</b>交互方式

    璞致電子 UltraScale+ RFSoC 架構下的軟件無線電旗艦開發平臺

    璞致電子 PZ-ZU49DR-KFB 開發板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構架構" 為
    的頭像 發表于 08-06 10:08 ?1085次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構下的軟件無線電旗艦開發平臺

    AMD Spartan UltraScale+ FPGA 開始量產出貨

    邊緣應用而設計,為業經驗證的 UltraScale+ FPGA 和自適應 SoC 產品組合帶來了現代化的連接、后量子密碼等功能。 三款最低
    的頭像 發表于 06-18 10:32 ?2263次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b> 開始量產出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是賽靈思開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發表于 04-24 11:29 ?2511次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列<b class='flag-5'>FPGA</b>的時鐘資源與架構解析

    ZYNQ FPGAPSIIC設備接口使用

    zynq系列中的FPGA,都會自帶兩個iic設備,我們直接調用其接口函數即可運用。使用xilinx官方提供的庫函數,開發起來方便快捷。
    的頭像 發表于 04-17 11:26 ?2040次閱讀
    <b class='flag-5'>ZYNQ</b> <b class='flag-5'>FPGA</b>的<b class='flag-5'>PS</b><b class='flag-5'>端</b>IIC設備接口使用