作者:付漢杰,hankf@xilinx.com,文章轉載自:博客園
不同使用場景,對芯片的性能和功耗要求不一樣。為了測試Xilinx MPSoC PS側的最低功耗,基于ZCU106單板做了功耗優化。為了方便,使用最簡單的軟硬件環境。軟件使用死循環做串口打印,硬件保留了如下模塊。
A. A53 0
B. QSPI flash Dual Parallel
C. I2C 0/1
D. PMU
E. UART 0
F. GPIO MIO
G. SWDT 0/1
H. TTC 0/1/2/3
I. DDR 16-bit
J. DPLL/RPLL
在關閉其他外設,盡可能降低各個模塊的頻率后,FPD功耗是447mw,LPD是136mw。作為對比,Vivado使用ZCU106單板建立工程,使用默認設置,FPD功耗是1452mw,LPD是339mw。可以看到,新設計節省了相當大的功耗。當然,具體的產品使用場景,可能有性能和功能要求。能達到什么效果,還需要根據產品要求再做評估。
優化后的功耗

優化前的功耗

責任編輯:xj
原文標題:【資深工程師分享】ZCU106 MPSoC 功耗優化
文章出處:【微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
-
Xilinx
+關注
關注
73文章
2200瀏覽量
131116 -
單板
+關注
關注
0文章
34瀏覽量
11198 -
MPSoC
+關注
關注
0文章
203瀏覽量
25171
原文標題:【資深工程師分享】ZCU106 MPSoC 功耗優化
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
PCBA單板工藝概述
基于AMD FPGA的HDMI2.1接口實現
請問如何優化芯片的功耗管理?
MCU時鐘管理對功耗優化方向
NVMe高速傳輸之擺脫XDMA設計45:上板資源占用率分析
NVMe高速傳輸之擺脫XDMA設計44:工程設計考量?
如何通過優化電能質量在線監測裝置的散熱系統來降低功耗?
NVMe高速傳輸之擺脫XDMA設計43:如何上板驗證?
MDD 邏輯IC的功耗管理與優化策略
?Microchip SHA106加密認證芯片技術解析與應用指南
基于ZCU106單板的功耗優化
評論