国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于ZCU106單板的功耗優化

YCqV_FPGA_EETre ? 來源:FPGA開發圈 ? 作者:付漢杰 ? 2020-10-10 16:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:付漢杰,hankf@xilinx.com,文章轉載自:博客園

不同使用場景,對芯片的性能和功耗要求不一樣。為了測試Xilinx MPSoC PS側的最低功耗,基于ZCU106單板做了功耗優化。為了方便,使用最簡單的軟硬件環境。軟件使用死循環做串口打印,硬件保留了如下模塊。

A. A53 0
B. QSPI flash Dual Parallel
C. I2C 0/1
D. PMU
E. UART 0
F. GPIO MIO
G. SWDT 0/1
H. TTC 0/1/2/3
I. DDR 16-bit
J. DPLL/RPLL

在關閉其他外設,盡可能降低各個模塊的頻率后,FPD功耗是447mw,LPD是136mw。作為對比,Vivado使用ZCU106單板建立工程,使用默認設置,FPD功耗是1452mw,LPD是339mw。可以看到,新設計節省了相當大的功耗。當然,具體的產品使用場景,可能有性能和功能要求。能達到什么效果,還需要根據產品要求再做評估。

優化后的功耗

優化前的功耗

責任編輯:xj

原文標題:【資深工程師分享】ZCU106 MPSoC 功耗優化

文章出處:【微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131116
  • 單板
    +關注

    關注

    0

    文章

    34

    瀏覽量

    11198
  • MPSoC
    +關注

    關注

    0

    文章

    203

    瀏覽量

    25171

原文標題:【資深工程師分享】ZCU106 MPSoC 功耗優化

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCBA單板工藝概述

    PCBA(Printed Circuit Board Assembly)是印刷電路板組裝的簡稱,涉及電路板的組裝和加工。以下是對PCBA單板工藝知識庫的詳細歸納: 一、PCBA單板工藝概述 PCBA
    的頭像 發表于 02-27 14:31 ?182次閱讀
    PCBA<b class='flag-5'>單板</b>工藝概述

    基于AMD FPGA的HDMI2.1接口實現

    HDMI2.1接口的產品部署。本文將以ZCU106開發板為基礎,介紹HDMI2.1的硬件和軟件實現,并針對常見調試問題給出解決思路。 ? HDMI2.1接口概述 High-Definition
    的頭像 發表于 02-12 17:18 ?6294次閱讀
    基于AMD FPGA的HDMI2.1接口實現

    內置 Capless LDO會將功耗優化的更好嗎?

    話說,F030有內置的 Capless LDO,那么內置 Capless LDO會將功耗優化的更好么?
    發表于 01-16 07:31

    請問如何優化芯片的功耗管理?

    在汽車電子系統中,功耗管理是一個關鍵問題。如何優化芯源車規級CW32A030C8T7芯片的功耗管理,實現更高效的能源利用,延長汽車電池壽命?
    發表于 12-16 07:15

    在進行低功耗設計時如何優化CW32L083系列微控制器的功耗?

    在進行低功耗設計時,如何優化CW32L083系列微控制器的功耗?
    發表于 12-16 06:03

    武漢芯源MCU的功耗如何優化?有哪些低功耗模式和節能技術?

    武漢芯源MCU的功耗如何優化,有哪些低功耗模式和節能技術?
    發表于 12-08 07:44

    MCU時鐘管理對功耗優化方向

    時僅需幾μA),但精度較差。 策略: 在運行模式使用外部高速時鐘,進入低功耗模式前切換到內部低速時鐘。 (4) 分頻器優化 原理:通過預分頻器降低外設時鐘頻率(如定時器、ADC)。 示例: 將定
    發表于 11-24 06:16

    NVMe高速傳輸之擺脫XDMA設計45:上板資源占用率分析

    占用率低, 使其能夠更容易的被集成到應用環境中。 表1 基于 ZCU106 開發板的資源占用率 表2 基于 VC709 開發板的資源占用率 基于 ZCU106 FPGA 和 VC709 FPGA 和硬件
    發表于 11-13 08:36

    NVMe高速傳輸之擺脫XDMA設計44:工程設計考量?

    。 system_ila 模塊負責抓取總線信號波形, 方便測試過程中的觀測與調試。 圖1 Block Design 工程設計圖 基于 ZCU106 FPGA 的 Block Design 工程設計
    發表于 11-12 09:52

    如何通過優化電能質量在線監測裝置的散熱系統來降低功耗?

    通過優化電能質量在線監測裝置的散熱系統降低功耗,核心邏輯是 “ 提升散熱效率,減少風扇等散熱部件的無效能耗 ”—— 既要避免硬件因高溫被迫滿負荷運行(如 CPU 降頻前的高功耗),又要降低散熱
    的頭像 發表于 11-05 11:54 ?386次閱讀

    NVMe高速傳輸之擺脫XDMA設計43:如何上板驗證?

    ZCU106 FPGA 開發板上分別搭建并執行測試。 同時為證明 NoP 邏輯加速引擎對不同 SSD 的適配性, 測試選用了三種不同型號的 SSD, 分別是三星970EVO Plus 250GB、 三星
    發表于 10-30 18:10

    MDD 邏輯IC的功耗管理與優化策略

    之一。對于MDD辰達半導體邏輯IC(集成電路)而言,合理的功耗管理不僅能提升系統性能,還能有效延長設備的使用壽命。因此,作為FAE,在客戶的設計過程中,協助優化功耗
    的頭像 發表于 10-30 09:49 ?371次閱讀
    MDD 邏輯IC的<b class='flag-5'>功耗</b>管理與<b class='flag-5'>優化</b>策略

    ?Microchip SHA106加密認證芯片技術解析與應用指南

    Microchip Technology SHA106 CryptoAuthentication?器件非常適合用于附件或一次性應用。SHA106是SHA104的寄生供電型單線接口 (SWI) 變化
    的頭像 發表于 10-10 14:51 ?718次閱讀
    ?Microchip SHA<b class='flag-5'>106</b>加密認證芯片技術解析與應用指南

    高端電流檢測運算放大器CN106

    失調電壓使得CN106可以檢測很小的電壓,所以可以使用比較小的電流檢測電阻,降低了電流檢測電阻的功耗。寬輸入電壓范圍,高精度和寬工作溫度范圍使得CN106非常適合工業控制和電源管理應用。CN1
    發表于 03-20 17:42

    英諾達推出RTL功耗優化工具

    英諾達(成都)電子科技有限公司隆重推出芯片設計早期RTL級功耗優化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設計階段進行功耗優化
    的頭像 發表于 03-20 17:06 ?1164次閱讀