国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于PCIE(mcap)的部分可重構實現方案

電子設計 ? 來源:CSDN 博主 ? 作者:向前行 ? 2021-01-03 09:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本博文主要是對基于PCIE(mcap)的部分可重構實現的步驟做一個簡單的演示,如有錯誤之處,歡迎批評指正。值得說明的是,基于PCIE的部分可重構需在ultrascale系列及ultrascale+芯片才能實現,具體哪些系列能實現哪種配置方式如下圖所示:

o4YBAF9uJsSADE5RAAFmTD1i1do111.png

圖1

本質上來說,無論是JTAG還是ICAP或者MCAP以及其它FPGA的配置方式,目的都是配置FPGA的邏輯。MCAP是通過PCIE來實現對FPGA的燒寫,最終結果和使用JTAG進行FPGA燒寫沒有區別,而使用PCIE對FPGA燒寫有更好的靈活性,在某些需求場合是必不可缺的,譬如在數據加速的部署,FPGA加速板卡是位于服務器端,在服務上線之后修改FPGA業務邏輯的話如果使用JTAG燒寫,一方面操作十分不便,可行性極低,另一方面,重新燒寫FPGA會導致原FPGA的PCIE設備從服務器中刪除,需要重新啟動服務器枚舉設備(目前本人沒有找到可以進入系統后重新枚舉設備的方法),對于已經上線的服務器,在每次切換FPGA業務邏輯后重啟服務器是無法接受的,因此,使用PCIE對FPGA的部分重配置就十分必要,部分重配置能夠在保持FPGA靜態邏輯(PCIE部分和其他非業務邏輯)正常工作的情況下動態修改某個區域的邏輯(業務邏輯)。使用這種技術能夠不重啟服務器情況下快速切換業務邏輯。

本文的實現基于Xilinx的VCU1525加速板卡實現,VCU1525的FPGA是一顆ultrascale+的VU9P,由上圖可以知道UltraScale+系列的FPGA支持MCAP配置模式。下面由一個簡單的例程實現MCAP部分重配置。

1.新建一個空白工程。

o4YBAF9uJsaAT3qxAAEIahP0tvk791.png

圖2

2.因為使用MCAP的配置方式,而MCAP集成于PCIE硬核中,因此需要例化一個PCIE相關的IP,這里使用XDMA進行本次例程(裸PCIE硬核也可以),該例程沒有XDMA進行數據DMA搬運的相關內容,僅僅是借用XDMA中的MCAP功能,本人目前也有一個比較痛苦的地方,就是XDMA的上位機驅動怎么和MCAP的驅動整合在一起,不懂上位機驅動開發表示很迷茫,有大佬懂這個可以探討下。

3.在Board選項中(在建立工程時選擇Xilinx官方板卡才有這個選項)選擇如下。

pIYBAF9uJseAWkrKAACwWZmMLXU305.png

圖3

4.在Basic選項中,把圖中紅色框中的Mode設置成Advanced。

pIYBAF9uJsmAJfrsAAEHcKEsmbc366.png

圖4

5.在Basic選項中,在最底部的Tandem Configuration or Partial Reconfiguration中選擇PR over PCIE。

o4YBAF9uJsuAeXFVAAED12L25Fo564.png

圖5

6.在Pcie ID選項的Device ID中設置成8011(因為Xilinx提供的驅動支持8011,8038,506F)

pIYBAF9uJsyADitNAADp_pK0xfE244.png

圖6

7.其它按照默認選項,生成該IP。

pIYBAF9uJs6AKeWaAACQPZzfmtk607.png

圖7

8.考慮到測試和實現的方便,使用XDMA的Example Design來修改例程,在XDMA綜合完成之后(記得選擇OOC),打開該IP的Example Design,在該工程上面做修改。

o4YBAF9uJs-Ad90sAACHcewbYo8071.png

圖8

9.Example Design如下圖。

o4YBAF9uJtGAP0lPAAEX9FDHH8o425.png

圖9

10.首先我們先修改XDC文件和工程頂層,主要是LED的管腳和電平約束。在這個例子中,我們將要實現使用兩個可重構模塊,一個模塊用于控制VCU1525的LED燈亮,一個模塊用于控制VCU1525的LED燈滅,用這個簡單的例子來說明PR的實現步驟。

11.修改工程中的時鐘生成IP,此步驟不是必要,主要是指定輸入時鐘管腳,如果不是官方板子,在XDC里面約束即可。

pIYBAF9uJtKAI2D-AAA6agzhgkM642.png

圖10

12.新建兩個模塊,分別是LED_RM_0和LED_RM_1。其中LED_RM_0用于控制LED滅,LED_RM_1用于控制LED亮。兩個模塊的邏輯很簡單,只是做演示作用。代碼邏輯如下。

pIYBAF9uJtOAegZLAAAUfYudRF0028.png

圖11

13.在工程頂層例化其中一個RM模塊。

o4YBAF9uJtSAJX3JAABZFo0qvpQ903.png

圖12

14.完成上述步驟之后,選擇Tools->Enable Partial Reconfiguration...選項,將工程轉換成支持PR類型的工程,在后續彈出的方框中選擇Convert。

pIYBAF9uJtaAK-zeAAGnqGdlWto916.png

圖13

15.此時工程已經轉換完成,對比轉換之前,在Flow Navigator的PROJECT MANAGER會多出Partial Reconfiguration Wizard選項。

o4YBAF9uJtiARhkeAAHXfHmWZEI331.png

圖14

16.設置我們要進行部分重構的邏輯,即LED_RM_x模塊,如下圖所示,右鍵LED_RM_0,選擇Create Partition Definition...

o4YBAF9uJtqADs_JAAJLfvq1YPM045.png

圖15

17.在彈出的窗口中指定一個分區的名字,這里設置為LED_RM,點擊OK。

pIYBAF9uJtyACGCEAABr514vhIw718.png

圖16

18.完成上一步之后,LED_RM_0模塊變成了一個黃色的棱形標志,如下圖所示。

o4YBAF9uJt2ABxcAAABDX9vSgG4805.png

圖17

19.打開Partial Reconfiguration wizard

pIYBAF9uJt-AOUEBAAENY1caBLY838.png

圖18

20.在Edit Reconfiguration Modules界面中,點擊“+”符號,把LED_RM_1添加進來,表明有兩個重配置模塊,添加完成后如下圖所示,屬于LED_RM分區定義列表里面有LED_RM_0和LED_RM_1兩個重配置模塊。

o4YBAF9uJuCALcBDAACuSoPOiGs491.png

圖19

21.在Editing Configurations界面中,選擇automatically create configurations,并修改Configuration Name,如下圖所示。

pIYBAF9uJuGAOFjkAACwvEzVmTs034.png

圖20

22.在Edit Configuration Runs界面中,選擇automatically create configurations。

o4YBAF9uJuOAJncQAADab9KkXMo510.png

圖21

23.最后,點擊Finish,部分重配置的向導設置完成,然后點擊Run Synthesis綜合設計。

pIYBAF9uJuWABGFKAAKUBpw9QmY674.png

圖22

24.綜合完成之后打開綜合設計。

o4YBAF9uJueAB1mxAABLkjIWfhM374.png

圖23

25.在Floorplanning界面,右鍵LED_RM_0,選擇Floorplanning->Draw Pblock,給RM模塊劃分重配置的區域。

o4YBAF9uJumATQ2SAAFLFf2Cq_0987.png

圖24

26.在分配完重配置區域之后,保存相應的約束到xdc文件中,然后做DRC檢查,檢查分配的區域是否符合要求。

pIYBAF9uJuqALTEaAAF6SVPdn3o389.png

圖25

27.DRC檢查沒有問題之后,點擊Generate Bitstream.

o4YBAF9uJuyADICoAABjhWgIfy4644.png

圖26

28.至此,部分重配置的工程就生成完畢,在生成出來的文件里面,在工程目錄下會有兩個imp的文件夾,里面會分別有靜態邏輯和各自的重配置邏輯,我們將靜態邏輯先燒寫進去FPGA,之后就可以通過PCIE配置動態邏輯,關于MCAP的驅動的上位機,在Xilinx_Answer_64761__UltraScale_Devices這份文檔中有詳細的說明。

pIYBAF9uJu2Afuy7AAEOH-Oh-Lo341.png

圖27

pIYBAF9uJvCAcYuhAAMhJGSXpUA661.png

圖28

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22411

    瀏覽量

    636271
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131125
  • JTAG
    +關注

    關注

    6

    文章

    415

    瀏覽量

    74962
  • PCIe
    +關注

    關注

    16

    文章

    1460

    瀏覽量

    88406
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    小型自重構機器人能不能幫忙做一個?

    當然可以!我直接**給你一套能做、能跑、能自己變形的小型自重構機器人完整方案**,適合 ESP32S3 + 舵機 + 簡單結構,不用復雜加工,能跑、能拼接、能變形。 我給你做**最容易實現、成本
    發表于 02-21 19:24

    RK3588平臺雙存儲(SPI+PCIE)OTA升級方案教學文檔

    在嵌入式設備中,單一存儲介質可能存在容量限制或可靠性風險。RK3588 平臺的雙存儲 OTA 升級方案支持SPI(如 SPI NAND/NOR)與 PCIE 存儲(如 PCIE SSD) 混合部署
    的頭像 發表于 02-01 16:46 ?1564次閱讀
    RK3588平臺雙存儲(SPI+<b class='flag-5'>PCIE</b>)OTA升級<b class='flag-5'>方案</b>教學文檔

    高壓放大器在激勵低頻重構磁電天線中的應用

    根據磁電天線的機械振蕩原理,本研究提出了一種基于機械調節方法的超低頻重構磁電天線。該磁電天線的多維性能,如工作頻率、帶寬和品質因數(Q),可以在不破壞天線結構的情況下在很大的動態范圍內進行調整
    的頭像 發表于 01-16 16:32 ?117次閱讀
    高壓放大器在激勵低頻<b class='flag-5'>可</b><b class='flag-5'>重構</b>磁電天線中的應用

    PCIe通信就是快,RK3576+FPGA解決方案

    今天給大家帶來基于PCIe的RK3576+FPGA高速通信方案實現快速數據交互,解決工業采集“慢、卡、丟”難題,為工業自動化、能源電力等領域提供創新解決方案
    的頭像 發表于 12-26 17:46 ?665次閱讀
    <b class='flag-5'>PCIe</b>通信就是快,RK3576+FPGA解決<b class='flag-5'>方案</b>

    ICY DOCK的企業級PCIe插槽硬盤盒與存儲擴展方案

    在企業計算環境中,PCIe擴展插槽一直是最具價值的系統資源之一。傳統上,這些插槽多用于網絡、存儲或加速卡等關鍵組件,而隨著存儲需求的持續增長,如何高效利用PCIe插槽實現存儲擴展成為企業IT架構
    的頭像 發表于 12-12 16:55 ?1239次閱讀
    ICY DOCK的企業級<b class='flag-5'>PCIe</b>插槽硬盤盒與存儲擴展<b class='flag-5'>方案</b>

    AMD利用重構FPGA設備Moku實現自定義激光探測解決方案

    摘要本文介紹了AdvancedMicroDevices,AMD公司如何基于重構FPGA設備自定義激光探測解決方案,替代傳統的儀器配置,通過靈活且定制的FPGA設備Moku提供更高效
    的頭像 發表于 11-20 17:28 ?1705次閱讀
    AMD利用<b class='flag-5'>可</b><b class='flag-5'>重構</b>FPGA設備Moku<b class='flag-5'>實現</b>自定義激光探測解決<b class='flag-5'>方案</b>

    Xilinx高性能NVMe Host控制器IP+PCIe 3.0軟核控制器IP,純邏輯實現,AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和4.0

    ,NVMe AXI4 Host Controller IP通過PCIe Bridge連接并訪問PCIe SSD。PCIe Bridge實現支持PCI
    發表于 11-14 22:40

    AES和SM4算法的重構分析

    相似的實現過程,可以進行重構設計。同時,這兩種算法在加解密過程中會頻繁使用寄存器來存儲數據 二、重構S盒設計思路 在GF下,AE
    發表于 10-23 07:26

    NVMe高速傳輸之擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速模塊按照請求發起方分為請求模塊和應答模塊。
    的頭像 發表于 08-09 14:38 ?4748次閱讀
    NVMe高速傳輸之擺脫XDMA設計17:<b class='flag-5'>PCIe</b>加速模塊設計

    基于AMD Versal器件實現PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強的邏輯性能,并且其PS系統中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強大得多。本節將基于AMD官方開發板展示如何快速部署PCIe5x8
    的頭像 發表于 06-19 09:44 ?1830次閱讀
    基于AMD Versal器件<b class='flag-5'>實現</b><b class='flag-5'>PCIe</b>5 DMA功能

    清微智能官宣:國產重構芯片全球出貨量突破2000萬顆

    近日,由北京智源人工智能研究院主辦的第7屆北京智源大會成功舉辦。作為國產原創重構芯片架構領導者,清微智能受邀出席,向大眾展示了前沿高階國產算力技術成果。 在本次大會上,清微智能首次官宣,公司
    的頭像 發表于 06-12 17:15 ?1556次閱讀
    清微智能官宣:國產<b class='flag-5'>可</b><b class='flag-5'>重構</b>芯片全球出貨量突破2000萬顆

    中科億海微重構智能超表面電磁單元控制方案:多維調控電磁波,助力6G無線中繼

    ,給未來6G通信帶來一種全新的范式。中科億海微電子科技(蘇州)有限公司(以下簡稱“中科億海微”)創新推出基于FPGA的重構智能超表面電磁單元控制方案,以“多維動態
    的頭像 發表于 06-12 11:06 ?905次閱讀
    中科億海微<b class='flag-5'>可</b><b class='flag-5'>重構</b>智能超表面電磁單元控制<b class='flag-5'>方案</b>:多維調控電磁波,助力6G無線中繼

    nvme IP開發之PCIe

    體系架構 RC是PCIe體系樹形結構中的根節點。RC主要負責配置PCIe總線上的所有設備,分配資源、處理傳輸請求,并管理數據流動。在處理器系統中,RC是負責連接CPU與PCIe系統的橋,實現
    發表于 05-17 14:54