国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

xilinx7系列FPGA新設計的IO專用FIFO解析

454398 ? 來源:csdn ? 作者:XiaoQingCaiGeGe ? 2020-11-29 10:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

之前介紹了 SelectIO 邏輯資源,本篇咱們就聊一聊與SelectIO 邏輯資源水乳交融、相得益彰的另一個概念——IO_FIFO。

1個IO_FIFO包括1個IN_FIFO 和1個OUT_FIFO,它是7系列FPGA新設計的IO專用FIFO,主要用于IOLOGIC(例如ISERDES、IDDR、OSERDES或ODDR)邏輯功能的擴展。

FPGA的每個BANK有4個IN_FIFO和4個OUT_FIFO,相當于每12個IO對應1個IN_FIFO和1個OUT_FIFO。

IN_FIFO從ILOGIC接收4bit位寬的輸入數據,但卻可以輸出4bit或者8bit位寬的數據到FPGA內部SLICE。OUT_FIFO正好相反,從OLOGIC接收4bit或者8bit位寬的輸入數據,但卻輸出4bit位寬數據。

每一個IO_FIFO的存儲大小為768bit,可以配置成12組4X4位寬數據的FIFO,也可以配置成10組4X8bit位寬數據的FIFO。每個IO_FIFO的深度為9。如圖1所示為IO_FIFO的結構示意圖:

圖1:IO_FIFO的結構示意圖

如圖2所示為IN_FIFO的原語框圖:

圖2:IN_FIFO的原語框圖

正如前面所說,當配置成12組的4bit位寬輸入,4bit位寬輸出時,輸入D0[3:0]~ D9[3:0]對應輸出Q0[3:0]~ Q9[3:0];輸入D10[3:0]即為輸入D5[7:4],對應輸出Q5[7:4];輸入D11[3:0]即為輸入D6[7:4],對應輸出Q6[7:4]。

當配置成10組4bit位寬輸入,8bit位寬輸出時,D0[3:0]~D9[3:0]對應輸出Q0[7:0]~ Q9[7:0],此時寫時鐘頻率是讀時鐘頻率的2倍。OUT_FIFO和IN_FIFO操作過程正好相反,咱們這里就不羅嗦了。

總的來說,IO_FIFO其實就是存儲深度比較小、位寬固定為4/8bit的普通FIFO ,7系列FPGA單獨設計了這樣的FIFO,更適用于IO接口處的字節/半字節數據緩存。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636249
  • 數據緩存
    +關注

    關注

    0

    文章

    25

    瀏覽量

    7403
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Atmel AT17LV系列FPGA配置EEPROM的全面解析

    Atmel AT17LV系列FPGA配置EEPROM的全面解析FPGA設計領域,配置存儲器的選擇至關重要。Atmel的AT17LV系列
    的頭像 發表于 02-27 16:15 ?143次閱讀

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix
    的頭像 發表于 02-26 14:41 ?2515次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設計

    (Shinshu University)研究團隊的最新設計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅
    的頭像 發表于 11-17 09:49 ?3463次閱讀
    使用<b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的四位乘法器設計

    Xilinx FPGA串行通信協議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統設計中關鍵的串行通信協議。介紹了它們的特性、優勢和應用場景
    的頭像 發表于 11-14 15:02 ?2532次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協議介紹

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-
    發表于 11-11 07:44

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的一些事項,比如fl
    的頭像 發表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    2025 FPGA新設計競賽紫光同創賽題發布

    嘿,各位懷揣夢想、創意無限的同學們!2025年全國大學生嵌入式芯片與系統設計競賽——FPGA新設計競賽戰鼓已經擂響,報名截至9月22日24點,趕緊叫上小伙伴們,共同開啟一場屬于你們的創新實踐之旅!
    的頭像 發表于 08-25 09:42 ?5119次閱讀

    【教程】Profinet分布式IO(P31系列)與西門子PLC S7-200smart 連接例程

    P31-U系列是一款支持Profinet協議的遠程分布式IO主機模塊,用于將IO數據映射到Profinet。使用GSD文件進行集成,PLC免代碼讀取、寫入I0端口。支持西門子S7
    的頭像 發表于 08-14 19:33 ?2295次閱讀
    【教程】Profinet分布式<b class='flag-5'>IO</b>(P31<b class='flag-5'>系列</b>)與西門子PLC S<b class='flag-5'>7</b>-200smart  連接例程

    Zynq-7000 SoC與7系列設備內存接口解決方案數據手冊

    關于 AMD/Xilinx 7系列FPGA存儲器接口解決方案(UG586) 的用戶指南,其主要內容和技術要點可概括如下:1. 文檔定位與核心內容定位:該文檔是
    發表于 07-28 16:17 ?3次下載

    XILINX XCZU67DR FPGA完整原理圖

    電子發燒友網站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發表于 05-30 15:29 ?26次下載

    請問CY7C68013A可以使用8bit FIFO數據接口嗎?

    因為FPGA管腳不太夠,想問下CY7C68013A-56PVXI可以使用8bit FIFO數據接口嗎?可以的話,FPGA連接的是低8bit(FD0~FD
    發表于 05-30 07:20

    在Linux中,用新設置對CY7C65215重新編程后,如何啟用新設置?

    在 Linux 系統下,如何 1.用 Linux 中的編程新設置配置 CY7C65215? 如\"USB 串口配置實用程序\" 或命令行 fwDownload.exe。 2.在
    發表于 05-26 08:23

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是賽靈思開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發表于 04-24 11:29 ?2604次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時鐘資源與架構<b class='flag-5'>解析</b>

    Altera Agilex 7 M系列FPGA正式量產出貨

    近日,全球 FPGA 創新技術領導者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產出貨,這是現階段業界領先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發表于 04-10 11:00 ?1432次閱讀

    基于FPGAFIFO實現

    FIFO(First in First out)為先進先出隊列,具有存儲功能,可用于不同時鐘域間傳輸數據以及不同的數據寬度進行數據匹配。如其名稱,數據傳輸為單向,從一側進入,再從另一側出來,出來的順序和進入的順序相同。
    的頭像 發表于 04-09 09:55 ?1456次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>FIFO</b>實現