完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pll
文章:581個(gè) 瀏覽:138182次 帖子:522個(gè)
使用低壓差分信號(hào)LVDS進(jìn)行高速信號(hào)分配
時(shí)鐘分配在數(shù)字系統(tǒng)中非常重要,因?yàn)閿?shù)字系統(tǒng)需要不同的子系統(tǒng)使用相同的時(shí)鐘參考。例如,在大多數(shù)情況下,基站的DSP部分必須與射頻信號(hào)處理部分同步,鎖相環(huán)(...
抖動(dòng)和相位噪聲是晶振的非常重要指標(biāo),本文主要從抖動(dòng)和相位噪聲定義及原理出發(fā),闡述其在不同場(chǎng)景下對(duì)數(shù)字系統(tǒng)、高速串行接口、數(shù)據(jù)轉(zhuǎn)換器和射頻系統(tǒng)的影響。
雙環(huán)路時(shí)鐘發(fā)生器清除抖動(dòng),提供多個(gè)高頻輸出
隨著數(shù)據(jù)轉(zhuǎn)換器的速度和分辨率不斷提高,對(duì)相位噪聲更低的更高頻率采樣時(shí)鐘源的需求也在增長(zhǎng)。呈現(xiàn)給時(shí)鐘輸入的集成相位噪聲(抖動(dòng))是設(shè)計(jì)人員在創(chuàng)建蜂窩基站、軍...
2023-03-07 標(biāo)簽:轉(zhuǎn)換器電壓源pll 2.7k 0
許多工業(yè)/科學(xué)/醫(yī)療 (ISM) 頻段射頻 (RF) 產(chǎn)品使用晶體振蕩器為基于鎖相環(huán) (PLL) 的本振 (LO) 生成基準(zhǔn)。本教程提供了ISM-RF晶...
本文解釋了心率和健身監(jiān)測(cè)器采用無(wú)線技術(shù)的最新趨勢(shì),以消除電纜以允許自由移動(dòng),并允許方便地收集數(shù)據(jù)而無(wú)需插入其設(shè)備。本文詳細(xì)介紹了典型的無(wú)線系統(tǒng),使用MA...
集快速開(kāi)關(guān)高性能PLL和四頻VCO于一體的鎖相環(huán)頻率生成電路介紹
鎖相環(huán)(PLL)頻率生成電路廣泛用于多個(gè)行業(yè)和應(yīng)用中,包括基本的 FM 廣播頻段接收器、數(shù)字通信、航空航天、儀器儀表、雷達(dá)和電子戰(zhàn)。
評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制
采用PLL的時(shí)鐘發(fā)生器廣泛用于網(wǎng)絡(luò)設(shè)備中,用于生成高精度和低抖動(dòng)參考時(shí)鐘或保持同步網(wǎng)絡(luò)操作。大多數(shù)時(shí)鐘振蕩器使用理想、干凈的電源給出其抖動(dòng)或相位噪聲規(guī)格...
TD-SCDMA RD V2.1設(shè)計(jì)滿足Rx屏蔽掩模和靈敏度要求
Maxim的TD-SCDMA手機(jī)射頻芯片組由MAX2507(Tx)和MAX2392(Rx)組成。兩款RF IC均采用Maxim內(nèi)部高頻工藝技術(shù)制造。MA...
當(dāng)變?nèi)荻O管Vtune電壓降至3.9V以下時(shí),會(huì)遇到寄生振蕩。此時(shí)加載的諧振電路Q值非常低,振蕩器隨后找到一條Q值非常高的寄生諧振路徑。該路徑通常是串聯(lián)...
7系列FPGA是基于28nm工藝制程。在7系列FPGA中,每個(gè)輸入/輸出區(qū)域(I/O Bank)包含50個(gè)輸入/輸出管腳,其中有4對(duì)(8個(gè))全局時(shí)鐘管腳...
2023-03-03 標(biāo)簽:fpga收發(fā)器時(shí)鐘緩沖器 3.4k 0
為高速數(shù)據(jù)轉(zhuǎn)換器設(shè)計(jì)低抖動(dòng)時(shí)鐘
在設(shè)計(jì)中使用超快速數(shù)據(jù)轉(zhuǎn)換器的高速應(yīng)用通常需要非常干凈的時(shí)鐘信號(hào),以確保外部時(shí)鐘源不會(huì)對(duì)系統(tǒng)的整體動(dòng)態(tài)性能產(chǎn)生不需要的噪聲。因此,選擇合適的系統(tǒng)組件至關(guān)...
2023-02-25 標(biāo)簽:轉(zhuǎn)換器pll數(shù)據(jù)轉(zhuǎn)換器 4.3k 0
ADF4007是一款高頻分頻器/PLL頻率合成器,可用于各種通信應(yīng)用。RF端工作頻率可達(dá)7.5 GHz,PFD端工作頻率可達(dá)120 MHz。它由低噪聲數(shù)...
本應(yīng)用筆記討論了影響鎖相環(huán)(PLL)死區(qū)和抖動(dòng)性能的鑒頻鑒相器特性。在采用電荷泵環(huán)路濾波器設(shè)計(jì)的PLL中,提供最短持續(xù)時(shí)間的鑒相器輸出脈沖幾乎消除了PL...
許多電子設(shè)備要正常工作,通常需要外部的輸入信號(hào)與內(nèi)部的振蕩信號(hào)同步,利用鎖相環(huán)路就可以實(shí)現(xiàn)這個(gè)目的。
鎖相環(huán) (PLL) 在當(dāng)今的高科技世界中無(wú)處不在。幾乎所有商業(yè)和軍用產(chǎn)品都在其運(yùn)行中使用它們,相位(或 PM)噪聲是一個(gè)主要問(wèn)題。
一文簡(jiǎn)析TC3xx Rest/Clock/Watch模塊
在時(shí)鐘系統(tǒng)部分主要介紹時(shí)鐘源選擇,PLL倍頻配置,時(shí)鐘分發(fā)等內(nèi)容。在看門(mén)狗模塊部分主要介紹了開(kāi)門(mén)狗復(fù)位的觸發(fā)路徑,看門(mén)狗模塊的工作原理,CPU EndI...
我們首先定義通常用于表征頻率發(fā)生組件性能的標(biāo)準(zhǔn)。我們通常開(kāi)始選擇過(guò)程的最基本的是輸出頻率范圍。有各種各樣的組件設(shè)計(jì)用于在整個(gè)頻譜上產(chǎn)生頻率,支持僅限于單...
PLL鎖相環(huán)版圖設(shè)計(jì)時(shí)應(yīng)注意以下幾點(diǎn):1)確定PLL的頻率范圍;2)確定PLL的控制電路;3)確定PLL的調(diào)節(jié)電路;4)確定PLL的輸出電路;5)確定P...
DC精確濾波器簡(jiǎn)化了PLL設(shè)計(jì)
LTC?1062 是一款多功能、DC 準(zhǔn)確度、儀表低通濾波器,其增益和相位非常接近一個(gè) 5 階巴特沃茲濾波器。LTC1062 與目前市面的低通開(kāi)關(guān)電容器...
2023-02-10 標(biāo)簽:濾波器運(yùn)算放大器pll 1k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |