完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > ip
網(wǎng)絡(luò)之間互連的協(xié)議也就是為計(jì)算機(jī)網(wǎng)絡(luò)相互連接進(jìn)行通信而設(shè)計(jì)的協(xié)議。在因特網(wǎng)中,它是能使連接到網(wǎng)上的所有計(jì)算機(jī)網(wǎng)絡(luò)實(shí)現(xiàn)相互通信的一套規(guī)則,規(guī)定了計(jì)算機(jī)在因特網(wǎng)上進(jìn)行通信時(shí)應(yīng)當(dāng)遵守的規(guī)則。
文章:1486個(gè) 瀏覽:155882次 帖子:15個(gè)
初始構(gòu)建中使用動態(tài) IP 地址訪問 Linux 網(wǎng)絡(luò)應(yīng)用程序
在這篇文章中,我們將介紹如何入門、新的 wsl.exe 命令以及一些重要提示。
基于Xilinx公司硬IP核的方法實(shí)現(xiàn)PCI Express總線接口及數(shù)據(jù)的傳輸設(shè)計(jì)
現(xiàn)代測控系統(tǒng)和通信領(lǐng)域?qū)?shù)據(jù)傳輸速率的要求越來越高。相比PC 中其他技術(shù)的發(fā)展,總線技術(shù)的發(fā)展顯得相對緩慢,總線性能已經(jīng)成為制約系統(tǒng)性能發(fā)揮的瓶頸。傳...
網(wǎng)絡(luò)攻擊之CC攻擊及相關(guān)防御方案
CC攻擊是DDoS(分布式拒絕服務(wù))的一種,相比其它的DDoS攻擊CC似乎更有技術(shù)含量一些。這種攻擊你見不到虛假IP,見不到特別大的異常流量,但造成服務(wù)...
2020-12-01 標(biāo)簽:DDoSIP網(wǎng)絡(luò)攻擊 3k 0
通過網(wǎng)絡(luò)搭建零信任架構(gòu)的方法
簡而言之,零信任度要求驗(yàn)證每個(gè)試圖訪問網(wǎng)絡(luò)的用戶和設(shè)備,并執(zhí)行嚴(yán)格的訪問控制和身份管理機(jī)制,以限制授權(quán)用戶僅訪問完成工作所需的那部分資源。
2021-02-08 標(biāo)簽:互聯(lián)網(wǎng)IP架構(gòu) 2.9k 0
了解Avnet的模塊化MicroZed系統(tǒng)上的Anybus IP如何連接到商用PLC。
淺析硬件電路的連接以及嵌入式TCP/IP的實(shí)現(xiàn)
RTL8019AS支持三種工作方式:第一種為跳線方式,網(wǎng)絡(luò)控制器的I/O地址和中斷都由跳線決定;第二種為免跳線方式。
采用Arm AE IP產(chǎn)品組合實(shí)現(xiàn)SDV功能安全
軟件和人工智能 (AI) 前所未有的發(fā)展正定義著軟件定義汽車 (SDV),并對性能、效率、安全性及可靠性等方面提出了更高的要求。為應(yīng)對這一挑戰(zhàn),Arm ...
利用設(shè)計(jì)網(wǎng)關(guān)的 IP 內(nèi)核在 Xilinx VCK190 評估套件上加速人工智能應(yīng)用
Xilinx 的 Versal AI Core 系列器件旨在通過使用高計(jì)算效率的 ASIC 級 AI 計(jì)算引擎和靈活的可編程結(jié)構(gòu)來解決 AI 推理的獨(dú)特...
芯片的前端設(shè)計(jì)包括數(shù)字外設(shè)和模擬外設(shè)IP設(shè)計(jì),是芯片設(shè)計(jì)中的重要組成部分,它們提供了與外部設(shè)備進(jìn)行通信和交互的接口和功能。下面是數(shù)字外設(shè)和模擬外設(shè)IP設(shè)...
基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案
復(fù)旦大學(xué)微電子學(xué)院某國家重點(diǎn)實(shí)驗(yàn)室內(nèi)部教學(xué)視頻:基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案。 關(guān)鍵詞:IP設(shè)計(jì),IP驗(yàn)證,AXI總線協(xié)議,ARM...
如何將2014.x Ultrascale內(nèi)存IP級I/O遷移到2015.1版本中
了解將2014.x Ultrascale內(nèi)存IP級I / O約束遷移到2015.1版本所涉及的過程,其中I / O現(xiàn)在在頂級約束文件中定義。
本文主要介紹如何理解芯片設(shè)計(jì)中的IP 在芯片設(shè)計(jì)中,IP(知識產(chǎn)權(quán)核心,Intellectual Property Core)是指在芯片設(shè)計(jì)中采用的、已...
正點(diǎn)原子開拓者FPGA Qsys視頻:UART IP核
通用異步收發(fā)傳輸器(Universal Asynchronous Receiver/Transmitter),通常稱作UART。它將要傳輸?shù)馁Y料在串行通...
鋯石FPGA A4_Nano開發(fā)板視頻:內(nèi)置IP核SDRAM的理論實(shí)戰(zhàn)講解
SDRAM在計(jì)算機(jī)中被廣泛使用,從起初的SDRAM到之后一代的DDR(或稱DDR1),然后是DDR2和DDR3進(jìn)入大眾市場,2015年開始DDR4進(jìn)入消費(fèi)市場。
檢查每個(gè)IP的參數(shù),可能會增加一些新的參數(shù),一些之前版本的參數(shù)可能棄用了,同樣的管腳輸出也需要修改。
2019-07-26 標(biāo)簽:轉(zhuǎn)換器IP器件 2.8k 0
在局域網(wǎng)中,管理員常常需要將某條信息發(fā)送給一組用戶。如果使用一對一的發(fā)送方法,雖然是可行的,但是過于麻煩,也常會出現(xiàn)漏發(fā)、錯(cuò)發(fā)。為了更有效的解決這種組通...
利用CS域和IMS域?qū)崿F(xiàn)雙模智能手機(jī)的設(shè)計(jì)
移動手機(jī)的出現(xiàn),實(shí)現(xiàn)了人們之間隨時(shí)隨地溝通,也引發(fā)了社會信息化的變革。手機(jī)從出現(xiàn)到現(xiàn)在經(jīng)過幾個(gè)階段的發(fā)展,由封閉式操作系統(tǒng)變成開放式操作系統(tǒng),可以實(shí)現(xiàn)多...
嵌入式視覺設(shè)計(jì)要創(chuàng)新,選擇FPGA成關(guān)鍵
在嵌入式視覺市場處于襁褓時(shí)期的當(dāng)前階段,靈活性具有特別重要的意義。因?yàn)闉榱酥С侄鄻踊乃惴ㄟx擇,迅速完成缺陷修正和特性集改進(jìn)是一種常態(tài),而非偶然。FPG...
SRIO這種高速串口復(fù)雜就復(fù)雜在它的協(xié)議上,三層協(xié)議:邏輯層,傳輸層以及物理層。 數(shù)據(jù)手冊會說這三層協(xié)議是干什么的呢?也就是分工(【FPGA】SR...
此演示展示了Xilinx的400GE解決方案,該解決方案采用Xilinx Virtex UltraScale VU190器件,預(yù)先標(biāo)準(zhǔn)的400GE MA...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |