資料介紹
對于系統(tǒng)設(shè)計工程師來說,時序問題在設(shè)計中是至關(guān)重要的,尤其是隨著時鐘頻率的提高,留給數(shù)據(jù)傳輸?shù)挠行ёx寫窗口越來越小,要想在很短的時間限制里,讓數(shù)據(jù)信號從驅(qū)動端完整地傳送到接收端,就必須進(jìn)行精確的時序計算和分析。同時,時序和信號完整性也是密不可分的,良好的信號質(zhì)量是確保穩(wěn)定的時序的關(guān)鍵,由于反射,串?dāng)_造成的信號質(zhì)量問題都很可能帶來時序的偏移和紊亂。因此,對于一個信號完整性工程師來說,如果不懂得系統(tǒng)時序的理論,那肯定是不稱職的。本章我們就普通時序(共同時鐘)和源同步系統(tǒng)時序等方面對系統(tǒng)時序的基礎(chǔ)知識作一些簡單的介紹。
一。 普通時序系統(tǒng)(共同時鐘系統(tǒng))
所謂普通時序系統(tǒng)就是指驅(qū)動端和接收端的同步時鐘信號都是由一個系統(tǒng)時鐘發(fā)生器提供。下圖就是一個典型的普通時鐘系統(tǒng)的示意圖,表示的是計算機(jī)系統(tǒng)的前端總線的時序結(jié)構(gòu),即處理器(CPU)和芯片組(Chipset)之間的連接。

在這個例子中,驅(qū)動端(處理器)向接收端(芯片組)傳送數(shù)據(jù),我們可以將整個數(shù)據(jù)傳送的過程考慮為三個步驟:
1.核心處理器提供數(shù)據(jù);
2.在第一個系統(tǒng)時鐘的上升沿到達(dá)時,處理器將數(shù)據(jù)Dp 鎖存至Qp 輸出;
3.Qp 沿傳輸線傳送到接收端觸發(fā)器的Dc,并在第二個時鐘上升沿到達(dá)時,將數(shù)據(jù)傳送到芯片組內(nèi)部。一般來說,標(biāo)準(zhǔn)普通時鐘系統(tǒng)的時鐘信號到各個模塊是同步的,即圖中的Tflight clka 和Tflight clkb 延時相同。通過分析不難看出,整個數(shù)據(jù)從發(fā)送到接收的過程需要經(jīng)歷連續(xù)的兩個時鐘沿,也就是說,如果要使系統(tǒng)能正常工作,就必須在一個時鐘周期內(nèi)讓信號從發(fā)送端傳輸?shù)浇邮斩恕H绻盘柕膫鬏斞舆t大于一個時鐘周期,那么當(dāng)接收端的第二個時鐘沿觸發(fā)時,就會造成數(shù)據(jù)的錯誤讀取,因?yàn)檎_的數(shù)據(jù)還在傳輸?shù)倪^程中,這就是建立時間不足帶來的時序問題。目前普通時序系統(tǒng)的頻率無法得到進(jìn)一步提升的原因就在于此,頻率越高,時鐘周期越短,允許在傳輸線上的延時也就越小,200-300MHz 已經(jīng)幾乎成為普通時序系統(tǒng)的頻率極限。那么,是不是傳輸延時保持越小就越好呢?當(dāng)然也不是的,因?yàn)樗€必須要滿足一定的保持時間。在接下來幾節(jié)里,我們就建立和保持時間來分析一下時序設(shè)計需要考慮的一些問題以及正確的系統(tǒng)時序所必須滿足的條件。
- FPGA設(shè)計的全部流程詳細(xì)說明 13次下載
- Xilinx的時序設(shè)計與約束資料詳細(xì)說明 34次下載
- 時序分析的優(yōu)化策略詳細(xì)說明 17次下載
- 時序分析的優(yōu)化策略詳細(xì)說明 19次下載
- FPGA中IO口的時序分析詳細(xì)說明 11次下載
- 使用FPGA時序使時鐘保持純凈或使雜質(zhì)易于消化的詳細(xì)說明 9次下載
- FPGA時序約束的常用指令與流程詳細(xì)說明 14次下載
- 時序分析和時序約束的基本概念詳細(xì)說明 28次下載
- Xilinx FPGA IO的GTLP和HSTL電平標(biāo)準(zhǔn)的詳細(xì)說明 25次下載
- 使用FPGA設(shè)計的2個實(shí)例詳細(xì)說明 13次下載
- 如何使用Python繪制PDF文件教程詳細(xì)說明 12次下載
- 時域離散信號和系統(tǒng)的教程詳細(xì)說明 0次下載
- 計算系統(tǒng)原理的中斷系統(tǒng)詳細(xì)說明 0次下載
- FPGA視頻教程之FPGA設(shè)計中時序邏輯設(shè)計要點(diǎn)的詳細(xì)資料說明 20次下載
- FPGA系統(tǒng)時序基礎(chǔ)理論 23次下載
- FPGA知識匯集-源同步時序系統(tǒng) 1.7k次閱讀
- FPGA設(shè)計中時序分析的基本概念 3.9k次閱讀
- 時間序列分析和預(yù)測基礎(chǔ)理論知識 3.4k次閱讀
- PIC系列單片機(jī)程序設(shè)計基礎(chǔ)知識詳細(xì)說明 5.5k次閱讀
- C語言和C++的特點(diǎn)與用法詳細(xì)說明 5.3k次閱讀
- FPGA的入門基礎(chǔ)知識詳細(xì)說明 1.1w次閱讀
- 使用AT89S51單片機(jī)制作紅外遙控器的資料和源代碼詳細(xì)說明 7.1k次閱讀
- FPGA時序約束基本理論之時序路徑和時序模型 3.2k次閱讀
- 常用穩(wěn)壓二極管的參數(shù)表格詳細(xì)說明 2w次閱讀
- 電氣電纜的最全常用手冊詳細(xì)說明 1w次閱讀
- FPGA關(guān)鍵設(shè)計:時序設(shè)計 4.9k次閱讀
- 接收卡升級的詳細(xì)說明概述圖文詳解 2.7w次閱讀
- 基于AD9854產(chǎn)生MSK調(diào)制信號詳細(xì)說明 7.2k次閱讀
- 不同場景的FPGA外圍電路的上電時序分析與設(shè)計 8.5k次閱讀
- 基于FPGA時序優(yōu)化設(shè)計 3.8k次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊
- 2.33 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管S9012數(shù)據(jù)手冊
- 2.62 MB | 次下載 | 免費(fèi)
- 3聯(lián)想flex2-14D/15D說明書
- 4.92 MB | 次下載 | 免費(fèi)
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊
- 2.50 MB | 次下載 | 免費(fèi)
- 524Pin Type-C連接器設(shè)計報告
- 1.06 MB | 次下載 | 免費(fèi)
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費(fèi)
- 7MS1000TA 超聲波測量模擬前端芯片技術(shù)手冊
- 0.60 MB | 次下載 | 免費(fèi)
- 8MS1022高精度時間測量(TDC)電路數(shù)據(jù)手冊
- 1.81 MB | 次下載 | 免費(fèi)
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費(fèi)
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 23次下載 | 免費(fèi)
- 3NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論