完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
CDCLVP111-SP時鐘驅動器能夠以最低時鐘分配偏移將LVPECL輸入的一對差分時鐘(CLK0和CLK1)分配至十對差分LVPECL時鐘(Q0和Q9)輸出.CDCLVP111-SP可接受兩個時鐘源傳入一個輸入多路復用器.CDCLVP111-SP專為驅動50Ω傳輸線路而設計。當一個輸出引腳不被使用時,建議將其保持在開態態以減少功耗。如果只使用差分對中的輸出引腳中的一個,那么其它輸出引腳必須被同樣地端接至50Ω。
如果要求單端輸入運行,V BB 基準電壓輸出被使用。在這種情況下,V BB 引腳應該被連接至 CLK0 并且一個10nF電容器旁通至接地(GND)。
如需實現高速性能,強烈建議采用差分模式。
CDCLVP111-SP的額定工作溫度范圍為-55°C至125°C。
(1)提供定制溫度范圍。
所有商標均為其各自所有者的財產。
| ? |
|---|
| Additive RMS Jitter (Typ) (fs) |
| Output Frequency (Max) (MHz) |
| Input Level |
| Number of Outputs |
| Output Level |
| VCC (V) |
| VCC Out (V) |
| Input Frequency (Max) (MHz) |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Rating |
| ? |
| CDCLVP111-SP |
|---|
| 40 ? ? |
| 3500 ? ? |
| CML, LVDS, LVPECL, SSTL ? ? |
| 10 ? ? |
| LVPECL ? ? |
| 3.3 ? ? |
| 3.3 ? ? |
| 3500 ? ? |
| -55 to 125 25 to 25 ? ? |
| CFP ? ? |
| See datasheet (CFP) ? ? |
| Space ? ? |