本教程是基于FPGA的cy7c68013a的USB雙向通信實驗。
2023-03-09 09:40:33
8786 
本項目采用CY7C68013A作為USB采集主控芯片,利用XC6SLX9作為數(shù)據(jù)通道的選擇器件,選擇輸入到CY7C68013A的數(shù)據(jù)是來源于數(shù)字信號還是模擬信號經(jīng)ADC模塊之后的數(shù)字信號。由于該邏輯
2020-08-30 09:41:00
5638 
我們這邊有個客戶使用CY7C68013A,客戶配置成slavefifo模式,PC端發(fā)送數(shù)據(jù)到FPGA時數(shù)據(jù)正常,FPGA發(fā)送數(shù)據(jù)到PC則會丟包或者收到的數(shù)據(jù)對不上。能否幫忙看下客戶的配置是否正確。
2024-02-27 07:14:31
”【硬件連接】【實驗現(xiàn)象】? 可通過上位機軟件(USB_LED)來控制FPGA板子上的LED燈的亮滅;-----詳細見:USB通信實驗3. 附錄說明3.1. 模塊擴展開發(fā)本模塊是圍繞CY7C68013A
2016-03-28 14:41:24
下載固件后,使用BUS HOUND 抓數(shù)據(jù),原端點4 BULK 可傳輸數(shù)據(jù)。(數(shù)據(jù)長度33字節(jié))使用端點2發(fā)送數(shù)據(jù),BUS HOUND出現(xiàn)參數(shù)錯誤,錯誤信息如下圖所示!問題:CY7C68013A的端點
2017-02-22 14:00:08
各位高手: 我在做一個項目,母版FPGA主要是 Xilinx V5,子板USB2.0是CY7C68013A,USB采用異步slave fifo的bulk傳輸,主要過程是FPGA處理圖像數(shù)據(jù),經(jīng)過
2014-06-28 10:31:09
大家好IAM使用CY7C68013A與EP2設置為ISO UouTrink點。FIFO緩沖器的數(shù)據(jù)由外部同步主機(CPLD)讀取。問題是,在隨機的時候,F(xiàn)rasaDead配置為Actule低EP2空
2019-05-15 12:07:21
在我們最近的大規(guī)模生產(chǎn)中,我們發(fā)現(xiàn)該裝置的小部分(2%)(使用CY7C68013A)沒有。在一定條件下從EEPROM讀取固件。只有當用戶插入USB電纜時,才會發(fā)生這種情況。從設備到設備的電源,并快速
2018-09-14 14:54:50
我通過cycontrol將.IIC文件下載到24lc64中,但是再次啟動時無法加載到CY7C68013A中,必須再使用cycontrol將hex文件下載到ram中才能使用,這是為什么?
2025-06-03 14:07:06
我通過cycontrol將.IIC文件下載到24lc64中,但是再次啟動時無法加載到CY7C68013A中,必須再使用cycontrol將hex文件下載到ram中才能使用,這是為什么?
2024-02-28 06:52:36
CY7C68013A 的windows 10 驅(qū)動現(xiàn)在支持嗎?如何獲取?
2025-05-12 07:56:19
(24C128)時,CySalk無法識別我們的板。所以,我們剪掉一些代碼,重試前面的步驟,哦……它可以識別我們的棋盤!我們對此一無所知!為什么?CY7C68013A限制了代碼大小?但是,EZ-USB
2019-03-20 06:11:15
CYPRESS的USB外設控制器CY7C68013A是一款廣泛應用于USB打印機,手機,存儲設備,USB測試等多個領域的經(jīng)典產(chǎn)品。該產(chǎn)品符合USB2.0協(xié)議規(guī)范,支持full speed和high
2015-03-01 16:38:30
你好,我需要在CY7C68013A USB高速微控制器上工作。我開始為小型測試應用設計我自己的硬件,因此我手中沒有評估工具包。在開發(fā)Cy7C68013A控制器的應用程序時,應該使用編譯器和開發(fā)IDE
2019-04-29 14:01:53
` 本帖最后由 IFLabs 于 2015-6-21 16:34 編輯
大家使用Cypress公司的USB接口芯片CY7C68013A覺得資源夠用嗎?我們知道CY7C68013A系列USB接口
2015-06-21 00:51:54
我希望在我的項目中由FPGA生成iFCLK,但是當我設置IFCONFIG= 0x03H,CPUCS= 0x10H時,CY7C68013A芯片不能工作。所以我希望你能告訴我IFCONFIG和CUPUC的價值。
2019-10-09 13:36:36
CY7C68013A使用外部24M晶體,這個負載電容一定要用12pF嗎?我們用的24pF,測量時鐘擺幅只有400mV,這個正常不?如果用12pF正常擺幅大概多大?
2022-07-27 14:51:35
一直在Windows系統(tǒng)下使用Cy7c68013A芯片,現(xiàn)在需要使用在Linux系統(tǒng)下,請教官方有Linux系統(tǒng)的驅(qū)動嗎?或者有沒有可以替代的芯片?謝謝各位
2019-10-06 10:15:30
大家好,USB芯片CY7C68013A和FPGA進行通信,從EP6讀取512字節(jié)是正常的,但是讀取2個字節(jié)失敗(fpga端一直在發(fā))Bulk IN failed,謝謝
2025-05-30 07:12:24
我現(xiàn)在正在使用CY7C68013A開發(fā)一個攝像頭產(chǎn)品,首先PC上位機傳輸300K左右的配置數(shù)據(jù)傳輸給FPGA(通過CY7C68013A的端口6,端口位OUT),然后FPGA開始采集圖像并把采集到圖像
2024-02-27 08:00:01
您好,我使用這個CY7C68013A在我做的板上,但是當我把它連接到PC時,我得到“USB設備不被識別”。附在這臺計算機上的一個USB設備出現(xiàn)故障,Windows無法識別它。“我嘗試了來自
2019-03-04 16:12:52
親愛的各位我們在項目中使用CY7C68013A芯片。它在高速模式下運行良好,但是當我們以全速模式和讀取端點0x86-它返回PID停滯錯誤。在接通電源后,由于接收00000000,SETUP命令函數(shù)
2018-12-10 15:46:10
cy7c68013a的固件已經(jīng)配置成異步slave模式,是否有MCU用IO口控制cy7c68013a通過數(shù)據(jù)總線來實現(xiàn)與PC的USB口通信,這樣應用的示例程序或教程?
目的就是在現(xiàn)有的MCU系統(tǒng)中增加一個USB通信接口,或者您有其他的建議,非常感謝。
2024-02-27 08:14:49
cy7c68013a的datasheet好像很復雜
2012-11-21 14:37:44
cy7c68013a和FPGA采用同步slfifo模式通訊,當上位機使用control center發(fā)送2個字節(jié)時,FPGA收到數(shù)據(jù)正確,當發(fā)送4個以上字節(jié)時會出現(xiàn)頭兩個字節(jié)丟失,后兩個字節(jié)重復的現(xiàn)象,百思不得其解?固件使用官網(wǎng)的slavefifo的固件未更改。
2024-02-28 08:25:09
cy7c68013a和FPGA采用同步slfifo模式通訊,當上位機使用control center發(fā)送2個字節(jié)時,FPGA收到數(shù)據(jù)正確,當發(fā)送4個以上字節(jié)時會出現(xiàn)頭兩個字節(jié)丟失,后兩個字節(jié)重復的現(xiàn)象,百思不得其解?固件使用官網(wǎng)的slavefifo的固件未更改。
2025-06-03 10:44:01
fpga通過cy7c68013a將數(shù)據(jù)經(jīng)過USB傳輸至電腦,采用slave FIFO模式 同步寫入,每一次計劃傳輸520字節(jié)的數(shù)據(jù),我通過SLWR這個信號控制寫入數(shù)據(jù)字節(jié)個數(shù),現(xiàn)在發(fā)現(xiàn)每次電腦接收
2024-02-27 06:18:36
ADI提供許多鎖相環(huán)芯片,也同時出售對應的評估板和評估板軟件,他們的評估軟件看上去非常方便,不需要編程,就可以生成我們想要的寄存器值,并寫入。首先,構(gòu)建我們自己的CY7C68013A芯片的最小系統(tǒng),在ATF4158的評估板指南中有CY7C68013A芯片的最小系統(tǒng),如下圖
2019-07-18 07:46:33
我使用的是 FX2 CY7C68013A 芯片。 我知道 CyUSB.NET 庫中有我需要的 LoadEEPROM 函數(shù)。 請問如何在 C++ 環(huán)境而不是 C#/CLR 環(huán)境中使用該函數(shù)? C++ 是否有類似的函數(shù),或者我如何自己編寫?
2024-05-31 06:59:19
cy7c68013a的固件已經(jīng)配置成異步slave模式,是否有MCU用IO口控制cy7c68013a通過數(shù)據(jù)總線來實現(xiàn)與PC的USB口通信,這樣應用的示例程序或教程?
目的就是在現(xiàn)有的MCU系統(tǒng)中增加一個USB通信接口,或者您有其他的建議,非常感謝。
2025-05-30 06:32:33
你好,Windows 10的CY7C68013A的驅(qū)動程序是否支持?如何獲得?非常感謝。
2019-10-08 08:22:22
你好,只要我們已經(jīng)有了產(chǎn)品的頭…該產(chǎn)品有CyPress CY7C68013A(USB控制器),并在Windows上工作。我們正計劃增加對Linux發(fā)行版的支持。關于這個要求的幾個問題:1)我們有沒有
2019-01-28 10:32:22
我想把這樣使用 CY7C68013A 的GPIF 和 FIFO功能:
1. 兩路數(shù)據(jù)傳輸,CY7C68013都作為從機接收數(shù)據(jù)
2. 每一路都數(shù)據(jù)格式為:1個clock pin,8個數(shù)據(jù)pin
3.
2025-06-03 13:35:24
我們最近嘗試使用CY7C68013A-56LTXC捕獲并行的8位MPEG TS,并將這些MPEG TS送到USB端口。為此,我們參考了設計FX2LPYDBMH THZTVTIGLE,并準備了我們自己
2018-11-23 15:11:22
指示燈都沒有亮,但是OVER_RANGE指示燈亮了,請問這是什么原因呢?
再請教一個問題,使用wavevison5軟件時,FPGA中的程序是在線加載的,CY7C68013A中的固件也是在線加載的嗎?
2024-12-27 08:11:21
我想這樣使用CY7C68013A的CLKOUT輸出37.125KHz的時鐘,
請問能輸出這種頻率嗎?
如果能,怎么樣才能輸出這個頻率呢?
如果不能,其它pin可以輸出這個頻率嗎?怎樣輸出?
2025-06-03 10:05:55
標簽:基于USB芯片CY7C68013A的上位機C基于USB芯片CY7C68013A的上位機C程序在國標《質(zhì)量管理體系 基礎和術語》GB/T19000—2008/ISO9000:2005中第
2021-08-06 09:58:59
你好,我是新的CY7C68013A,并嘗試做例子BulkLoad開始。在我把BulkLoop.HEX加載到我的板的RAM之后,“USB控制中心”再也找不到板了。但我仍然可以通過Windows設備管理器找到我的板“CyPress FX2LP示例設備”。有人能幫忙嗎?謝謝。NNI裝置27.1 K
2019-10-24 10:04:54
CY7C68013A USB 微控制器的新手。 我打算在我的設計中使用這些 IC,但是,我不知道當 PCB 通過 USB 連接到筆記本電腦時,需要什么來訪問該芯片或?qū)ζ溥M行編程。 所以,
1. 我的筆記本電腦需要安裝哪些軟件或驅(qū)動程序才能使用 CY7C68013A 芯片?
2025-05-20 06:41:47
我應該如何使用 EZ-USB FX2LP CY7C68013A 開發(fā)大容量存儲設備,我找不到允許在 FX2LP 上開發(fā)大容量存儲設備的文檔,請幫幫我,謝謝
2025-05-29 06:15:56
。但是,我發(fā)現(xiàn)丟棄的大小不是很大。因此,如果68013的FIFO大于2K(例如4K),則會更好。所以,我想知道“如何在CY7C68013A中擴展FIFO的數(shù)量和大小”。 以上來自于百度翻譯 以下
2019-07-11 07:59:30
求一個解決系統(tǒng)中主處理器在較高工作頻率300 MHz下穩(wěn)定工作的問題,以及在兩個主芯片之間和主芯片與數(shù)據(jù)存儲芯片之間數(shù)據(jù)高速互聯(lián)的問題,提高系統(tǒng)的性能,滿足設計要求的基于ADSP-TS101高速信號處理系統(tǒng)。
2021-04-12 06:39:56
您好,我有一個問題,USB攝像頭,使用芯片CY7C68013A 56PVXC:相機沒有響應,當連接到PC & GT時,我替換了XTAL -沒有變化。我在PCB上沒有看到損壞的部件或軌道
2019-04-17 08:01:01
你好,我在CY7C68013A 56PIN CyPress USB控制器上工作。我沒有使用開發(fā)板,而是為我自己的應用程序定制了設計。后來,我在某處讀到56針不支持調(diào)試。對嗎?有沒有辦法,我可以做任何
2019-05-05 06:32:42
我的高級工程師負責完成CY7C68013A的C代碼,以便在AD ADAU1442 DSP與Windows XP系統(tǒng)之間的接口,然后是Android。所以,我必須接管并重新開始。這個CyPress
2019-03-21 07:59:51
USB2.0特點是什么CY7C68013A的主要特點求一中基于CY7C68013A的USB控制系統(tǒng)設計
2021-04-09 06:03:27
求CY7C68013A,問下芯片程序下載軟件是什么
2012-12-22 18:21:31
求一個avalon總線和CY7C68013A的接口轉(zhuǎn)換模塊verilog代碼
2014-05-15 13:06:30
本帖最后由 Razer 于 2013-10-17 10:11 編輯
FPGA+CY7C68013A,兩個片子都沒程序,覺得在無程序的情況下上電,插上USB數(shù)據(jù)線,如果線路正確,PC應該能反應出
2013-10-17 09:52:42
, FD15對應D3,但是問題是這塊板子居然是工作的,照樣可以成功的通過USB把程序下載到FPGA里面完成配置。這讓人非常困惑。難道X2 (CY7C68013A)和Spartan 6的數(shù)據(jù)總線不應該是按照順序一一對應的嗎?有沒有人做過類似的板子?求指點。
2016-04-04 07:21:34
用Labview和NI-VISA做Cypress cy7c68013A的驅(qū)動 在安完驅(qū)動后 cypress官方固件下載器就識別不到USB了~求大神幫忙
2013-03-13 20:29:08
新作了一塊CY7C68013A的核心板,但是插上無法識別,對照原理圖和手冊,各個主要引腳的電平應該沒有問題,但是怎么搞都是USB無法識別。插上現(xiàn)成的開發(fā)板立即就能識別出來。估計是USB阻抗
2012-11-19 11:15:32
因為FPGA管腳不太夠,想問下CY7C68013A-56PVXI可以使用8bit FIFO數(shù)據(jù)接口嗎?可以的話,FPGA連接的是低8bit(FD0~FD7) 還是高8bit(FD8~FD15)呢?
2024-02-27 08:18:39
因為FPGA管腳不太夠,想問下CY7C68013A-56PVXI可以使用8bit FIFO數(shù)據(jù)接口嗎?可以的話,FPGA連接的是低8bit(FD0~FD7) 還是高8bit(FD8~FD15)呢?
2025-05-30 07:20:35
CY7C68013A用于我的板上的I2C通信,在數(shù)據(jù)表中最大的I2C請求是400千赫,我不知道CY7C68013A是否能支持1MHz I2C以及如何實現(xiàn)?謝謝。
2019-09-04 06:28:09
請問CY7C68013A高速模式如何配置?手冊里只有提到了中斷和ram
2024-02-23 08:09:59
請問CY7C68013A高速模式如何配置?手冊里只有提到了中斷和ram
2025-05-28 07:14:26
我需要Linux(Raspberry PI)的CY7C68013A驅(qū)動程序。這個驅(qū)動程序?qū)τ谶@個設備是可用的嗎?謝謝。 以上來自于百度翻譯 以下為原文I need driver for Linux
2019-07-04 09:46:18
破譯芯片CY7C68013A,把里面的程序讀出來,可以直接用到其他的芯片上。
2016-04-19 20:51:28
請問有誰做過cy7c68013a的Linux驅(qū)動,可不可以給一個參考下
2022-01-11 07:55:48
。EZ-USB FX2LP芯片是在Cypress公司第一款USB接口微處理器(EZ-USB FX2)基礎上進行優(yōu)化設計的結(jié)果。EZ-USB FX2LP系列芯片包括多種型號,例如CY7C68013A
2015-03-28 17:44:19
每個處理幀將預觀測的變量結(jié)果以DMA的方式打包向上位機發(fā)送。FPGA實現(xiàn)ADSP-TS101的Linkport接口與CY7C68013A之間的雙向數(shù)據(jù)緩沖和接口協(xié)議轉(zhuǎn)換。考慮到CY7C68013A中
2019-05-31 05:00:04
ADSP-TS101 是ADI 公司新一代高性能浮點DSP,開始應用在高速數(shù)據(jù)采集和處理系統(tǒng)中。TS101 外部總線接口可編程,方便和各種總線外設接口。本文結(jié)合TS101 與同步FIFO、SDRAM 和FPGA 的接
2009-08-11 09:49:31
28 本文介紹了高速USB2.0芯片CY7C68013的特點。設計出一種主要由CY7C68013與Altera公司EP1C6芯片構(gòu)成的USB2. 0數(shù)據(jù)采集系統(tǒng).首先介紹了系統(tǒng)硬件設計部分,重點介紹了利用CYPRESS公司FX2系列的CY7C6
2009-09-14 14:33:36
133 USB2.0控制器CY7C68013的接口設計實現(xiàn)
1 引言 USB (Universal Serial Bus)接口以其速度快、功耗低、支持即插即用(Plug & Play)、使用安裝方便等優(yōu)點而得到
2010-01-21 10:00:23
1662 
Adsp-TS101性能比ADSP21160有顯著提高,且與之兼容,使得以ADSP21160開發(fā)的產(chǎn)品升級快速、簡捷。Adsp-TS101是64位處理器,工作在250 MHz時鐘下,可進行32位定點和32位或40位浮點運算,
2010-09-23 09:57:25
2059 
CY7C68013A開發(fā)板的第一個程序應當從點亮數(shù)碼管開始,這樣感覺起來相當不錯。數(shù)碼管是用PCF8574驅(qū)動的,PCF8574與CY7C68013A是用I2C總線連接的,實際上這個實驗主要是學習I2C總線的,后面要
2011-05-25 10:26:35
347 介紹一種基于USB接口芯片(CY7C68013A)和FPGA實現(xiàn)的ADSP-TS101擴展USB接口的設計方法,該方法利用DSP的Link-port接口,以DMA方式進行高速數(shù)據(jù)交換,目前該設計已成熟、可靠地應用于某彈載信號處
2011-08-22 16:02:13
4105 
設計了一個以 CY7C68013A 為接口芯片的并口轉(zhuǎn)USB口的數(shù)據(jù)采集系統(tǒng),討論了CY7C68013A的性能及傳輸方式,給出了該系統(tǒng)的硬件設計方案,設計實現(xiàn)了USB2.0數(shù)據(jù)傳輸模塊,闡述了系統(tǒng)的硬件設
2011-08-29 14:26:54
0 利用USB2.0接口芯片CY7C68013實現(xiàn)了語音信號處理系統(tǒng)中DSP與PC機的高速通信,簡要介紹了CY7C68013的功能結(jié)構(gòu)以及與TMS320C6203B的接口設計,深入研究了該芯片的固件、設備驅(qū)動和應用程序開
2011-09-08 17:59:56
69 利用USB2.0接口芯片CY7C68013實現(xiàn)了語音信號處理系統(tǒng)中DSP與PC機的高速通信,簡要介紹了CY7C68013的功能結(jié)構(gòu)以及與TMS320C6203B的接口設計,深入研究了該芯片的固件、設備驅(qū)動和應用程序開
2011-09-21 11:41:32
177 電子發(fā)燒友網(wǎng)為大家提供了CY7C68013A, CY7C68014A, CY7C68015A, CY7C68016A .pdf 免費下載,希望對您有所幫助!
2012-01-09 16:22:29
438 本文基于ADSP-TS101高速信號處理系統(tǒng)采用了集成系統(tǒng)設計,硬件部分引入信號完整性分析的設計方法進行高速數(shù)字電路的設計,解決系統(tǒng)中主處理器在較高工作頻率300 MHz下穩(wěn)定工作的問題
2012-09-06 17:15:51
7943 
為了同時實現(xiàn)計算機對FPGA進行在線配置和高速數(shù)據(jù)傳輸,提出了一種基于CY7C68013A芯片的USB2.0接口設計方案。介紹了以CY7C68013A芯片為核心的系統(tǒng)硬件電路設計和軟件編程,詳細分析了
2013-09-23 17:57:41
175 基于CY7C68013A的USB接口系統(tǒng)設計.
2016-01-22 14:26:58
43 基于CY7C68013A和FPGA的4路數(shù)據(jù)采集系統(tǒng)設計_智丹
2017-01-13 21:40:36
26 CY7C68013A是Cypress公司的EZ-USB FX2LP系列低功耗版本單片機,具有和8051兼容的CPU和指令系統(tǒng),同時包括USB接口和完整的USB 2.0協(xié)議引擎,并且提供了完善的固件
2018-07-20 08:06:00
3987 
由于具備傳輸速率高、體積小等特點,USB接口廣泛地應用于計算機外部硬件設計。針對此介紹了Cypress公司的CY7C68013A芯片的基本原理,以及使用CY7C68013A芯片進行USB鍵盤設計的方法。
2017-12-26 09:32:19
23272 
CY7C68013A 高速USB通信模塊 USB mini接口
高速USB接口模塊
型號 CY7C68013A USB Board (mini)
2019-12-30 11:12:06
3957 
Cypress公司推出的EZ-USB FX2LP系列USB接口芯片是集成了USB2.0協(xié)議的微處理器,其中應用最普遍的是低功耗芯片CY7C68013A,它具有高性能、低功耗的優(yōu)點。
2020-08-25 15:19:40
6585 
EE-157:解釋ADSP-TS101上的分支目標緩沖區(qū)
2021-04-15 21:33:37
13 EE-143:了解ADSP-TS101上的DMA
2021-04-24 11:29:52
7 ADSP-TS101 TigerSHARC處理器編程參考
2021-05-13 17:11:14
9 ADSP-TS101 TigerSHARC處理器硬件參考
2021-05-22 10:59:30
4 電子發(fā)燒友網(wǎng)站提供《基于CY7C68013A芯片的CMMB網(wǎng)絡測試接收機的設計方案.pdf》資料免費下載
2023-10-23 10:13:47
3 電子發(fā)燒友網(wǎng)站提供《EE-157:ADSP-TS101上的分支目標緩沖器說明.pdf》資料免費下載
2025-01-14 15:05:56
0
評論