伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Quartus.II調用ModelSim仿真實例

工程師 ? 來源:網絡整理 ? 作者:h1654155205.5246 ? 2019-03-07 15:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Quartus.II調用ModelSim仿真實例

1、建立工程如下

Quartus.II調用ModelSim仿真實例

2.如果是第一次使用modelsim,需要建立Quartus ii12.0和modelsim的鏈接。Quartus II12.0-》Tools-》option-》EDA Tool options再選擇自己的軟件和對應的安裝文件夾,如下

Quartus.II調用ModelSim仿真實例

3.建立測試文件(testbench)可以自己寫,也可以用quartus II自己生成(生成的只是模版,功能需要自己添加),注:testbench的輸出為要測試文件的輸入,即測試文件是為要測試文件產生信號用的,因此testbench的input為reg變量,輸出為wire變量,具體操縱如下

Quartus.II調用ModelSim仿真實例

4.打開測試文本,添加測試的信號功能(注:上步生成的文件后綴為.vt,在所建工程下的simulationmodelsim下面)。

Quartus.II調用ModelSim仿真實例

5.添加信號功能如下。

6.復制測試文件模塊名(供下步添加testbench name用)添加測試文件。assignment-》setting-》

Quartus.II調用ModelSim仿真實例

7、開始仿真Tools-》run-》simulation tool

Quartus.II調用ModelSim仿真實例

8.結果(若沒有自動運行,需按simulation和add wave)

程序

//and3 dataflow

module and3_df(x1,x2,x3,z1);

input x1,x2,x3;

output z1;

wire x1,x2,x3;

wire z1;

assign z1= x1 & x2 & x3;

endmodule

test bench

`timescale 1 ns/ 1 ps

module and3_df_vlg_tst();

// constants

// general purpose registers

//========================

reg x1;//inputs are reg for test bench

reg x2;

reg x3;

// wires

wire z1;//outputs are wire for test bench

//============================

// assign statements (if any)

and3_df i1 (

// port map - connection between master ports and signals/registers

.x1(x1),

.x2(x2),

.x3(x3),

.z1(z1)

);

initial

begin :APPlicable

// code that executes only once

// insert code here --》 begin

//=============================================

reg [3:0] invect; //test invect

for(invect =0;invect《8;invect=invect+1)

begin

{x1,x2,x3} = invect [3:0];

#10 $display (“x1 x2 x3 = %b ,z1 = %b”,

{x1,x2,x3},z1);

end

//==============================================

// --》 end

end

endmodule

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • quartus
    +關注

    關注

    18

    文章

    175

    瀏覽量

    76550
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電磁兼容仿真模擬系統平臺:全景解析與應用實例

    電磁兼容仿真模擬系統平臺:全景解析與應用實例
    的頭像 發表于 03-10 10:39 ?314次閱讀
    電磁兼容<b class='flag-5'>仿真</b>模擬系統平臺:全景解析與應用<b class='flag-5'>實例</b>

    【「玩轉高速電路:基于ANSYS HFSS的無源仿真實例」閱讀體驗】+單端信號

    后續章節介紹不同信息的實例仿真,本章介紹的是不同參數的單端信息的仿真結果。 一、不同線寬度的單端微帶線仿真 微帶線特性阻抗隨著線寬度的增大而減小 二、不同線寬度的單端帶狀線
    發表于 01-16 13:30

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實現對設計的VHDL、Verilog HDL 或是兩種語言
    的頭像 發表于 01-10 14:14 ?5534次閱讀
    如何使用<b class='flag-5'>Modelsim</b><b class='flag-5'>仿真</b>I2C控制器

    【「玩轉高速電路:基于ANSYS HFSS的無源仿真實例」閱讀體驗】+書中實例總結分享

    ANSYS HFSS安裝包非常大,有時候也沒必要親自去仿真一遍,大致定性了解就可以了,此時就可以參考本書的實例結果。 有時候無需精確的定量分析,只需要有定性的理解即可,所以對以下參數典型影響做一個
    發表于 01-08 22:28

    【「玩轉高速電路:基于ANSYS HFSS的無源仿真實例」閱讀體驗】+本書概覽,內容,特點,問題,與一些個人建議

    ,介紹操作結果分析,介紹結果對比分析,有圖表輸出直觀。 彩色印刷 有配套工程文件建議對于不同參數設置仿真實例,感覺雖然介紹了典型參數的仿真實例差異,但是感覺僅僅就是介紹了操作而已,還不如放在第一章
    發表于 01-05 12:28

    【產品介紹】Modelsim:HDL語言仿真軟件

    概述ModelSim是業界最優秀的HDL語言仿真軟件,它能提供友好的仿真環境,是業界唯一的單內核支持VHDL和Verilog混合仿真仿真
    的頭像 發表于 11-13 11:41 ?614次閱讀
    【產品介紹】<b class='flag-5'>Modelsim</b>:HDL語言<b class='flag-5'>仿真</b>軟件

    【免費送書】玩轉高速電路:基于ANSYS HFSS的無源仿真實例

    設計師可以分成兩類,一類已經遇到了信號完整性問題,另一類即將遇到信號完整性問題。申請鏈接>>>【書籍評測活動NO.66】玩轉高速電路:基于ANSYSHFSS的無源仿真實例申請時間
    的頭像 發表于 11-11 08:08 ?1448次閱讀
    【免費送書】玩轉高速電路:基于ANSYS HFSS的無源<b class='flag-5'>仿真實例</b>

    【書籍評測活動NO.66】玩轉高速電路:基于ANSYS HFSS的無源仿真實例

    HFSS的無源仿真實例」閱讀體驗】+自擬標題 注意事項 1、活動期間如有作弊、灌水等違反電子發燒友論壇規則的行為一經發現將立即取消獲獎資格 2、活動結束后獲獎名單將在論壇公示請活動參與者盡量
    發表于 11-06 14:19

    Quartus Prime Pro 25.1版本的安裝和使用

    如果用戶開發板是基于Agilex 3、Agilex 5等高階器件,則需要安裝高版本的Quartus軟件比如Quartus Prime Pro 25.1版本,這個版本在安裝包和license獲取(免費)等方面跟以往的Quartus
    的頭像 發表于 10-07 13:06 ?2967次閱讀
    <b class='flag-5'>Quartus</b> Prime Pro 25.1版本的安裝和使用

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發表于 08-30 14:22 ?1482次閱讀
    vivado<b class='flag-5'>仿真</b>時GSR信號的影響

    Quartus工具使用指南

    電子發燒友網站提供《Quartus工具使用指南.pdf》資料免費下載
    發表于 07-15 16:34 ?1次下載

    群延遲的基本概念和仿真實例分析

    在高速數字通信和射頻系統中,信號從發送端到接收端的傳輸過程中會遇到各種失真和畸變。群延遲(Group Delay)作為描述系統相位線性度的重要參數,直接影響著信號保真度和系統性能。本文將深入淺出地介紹群延遲的基本概念、應用場景,并通過仿真示例展示其在實際工程中的重要性。
    的頭像 發表于 07-08 15:14 ?2624次閱讀
    群延遲的基本概念和<b class='flag-5'>仿真實例</b>分析

    物聯網仿真實訓教學平臺:以網關為核,重塑教育新范式

    物聯網仿真實訓教學平臺應運而生,通過虛擬仿真技術構建真實場景,結合網關的核心功能,為教育行業開辟了一條高效、安全、靈活的實踐之路。
    的頭像 發表于 07-04 09:21 ?776次閱讀

    Quartus II原理圖輸入法教程

    電子發燒友網站提供《Quartus II原理圖輸入法教程.ppt》資料免費下載
    發表于 06-18 17:58 ?0次下載

    虛擬仿真實訓室建設解決方案最新解析

    隨著社會經濟和科技的發展,虛擬仿真實訓技術應運而生,它通過整合先進的VR、AR、MR以及高性能PC等設備,結合對應的虛擬實訓課程軟件,構建高度擬真的實訓環境,讓學員在沉浸式的環境中進行專業知識的學習
    的頭像 發表于 05-28 15:54 ?1207次閱讀
    虛擬<b class='flag-5'>仿真實</b>訓室建設解決方案最新解析