聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1660文章
22411瀏覽量
636271 -
收發器
+關注
關注
10文章
3819瀏覽量
111193 -
賽靈思
+關注
關注
33文章
1798瀏覽量
133426
發布評論請先 登錄
相關推薦
熱點推薦
Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用
IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/
【ALINX 教程】FPGA Multiboot 功能實現——基于 ALINX Artix US+ AXAU25 開發板
教程目的 本教程介紹如何在 ?ALINX Artix US+ AXAU25 FPGA ?開發板上,通過? Multiboot ?實現多個 bitstream 的存儲與動態切換,并在配置失敗時自動回退
FPGA 專業級開發平臺性價比之選,ALINX Artix US+ PCle AXAU25
在 FPGA 選型中,很多工程師會因為需要 16Gbps 的收發器而不得不選購昂貴的 Kintex 系列。但如果你的算法并不需要上百萬的邏輯資源,這種為了帶寬買邏輯的做法其實是巨大的成本浪費
急急急!我正在使用vivado2019.2,請幫忙生成一個項目。
請幫忙生成一個項目:輸入一個整數,輸出該整數各位數之和,在觸摸屏輸入整數,在觸摸屏輸出計算結果。
使用的板子的family是Artix-7,package是fbg676,speed是-2,產生的代碼
發表于 12-19 23:17
請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?
如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?有參考教程嗎?小白求教
主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-f
發表于 11-11 07:44
如何不用olimex ARM-USB-TINY-H debugger實現調試?
/board.tcl中將型號改為xc7a100ticsg324-1L,然后到e200_opensource/fpga/artydevkit/constrs/arty-master中,根據Art
發表于 11-10 08:15
【開源FPGA硬件】硬件黑客集結:開源FPGA開發板測評活動全網火熱招募中......
式發布啦!現面向全網招募第一批工程師/硬件愛好者,開發板免費試用測試啦!
優秀試用報告,將作為板卡配套資料發布~
相關鏈接: 擁抱開源!一起來做FPGA開發板啦!火爆開發中 | 開源FPGA
發表于 10-29 11:37
一代蜂鳥E203移植普通Artix7核心板中IDE的cfg配置文件修改
大家好,本次我們團隊想要分享的是如何將一代蜂鳥E203移植入自己的FPGA并協同NucleiStudio進行Debug時,其中cfg配置文件的修改;
首先我們使用的是Xilinx Artix-7
發表于 10-29 06:45
PCIe接口卡設計原理圖:124-基于XC7Z015的PCIe低速擴展底板
板卡由SoC XC7Z015芯片來完成卡主控及數字信號處理,XC7Z015內部集成了兩個ARM Cortex-A9核和一個Artix 7的FPGA
fpga開發板 璞致Artix-7系列之PA-Starlite Artix7 A735T 75T 100T 200T開發板用戶手冊-學習板
Artix-7系列開發板是一款基于Xilinx XC7A35T/75T/100T/200T芯片的低成本FPGA開發平臺。該系列開發板具有功耗低、體積?。?0x60mm)、外設豐富等特點,提供兩種供電
如何在資源受限型應用中使用 FPGA
的性能需求,同時在嚴格的功耗、尺寸和成本限制內運行。現代現場可編程門陣列 (FPGA) 可以滿足這些相互競爭的需求。 本文回顧了為資源受限型應用選擇 FPGA 時需要考慮的關鍵設計標準。然后,以 [Altera] 經過[功率和成
企業級HDFS高可用與YARN資源調度方案
作為一名在大數據運維領域摸爬滾打8年的老兵,我見過太多因為基礎架構不夠健壯而導致的生產事故。今天,我想和大家分享一套經過實戰檢驗的 HDFS 高可用與 YARN 資源調度方案,這套方案幫助我們團隊將平臺可用性從 99.5% 提升
火爆開發中 | 開源FPGA硬件板卡,硬件第一期發布
設計,詳細分工見下文。
01 最終硬件方案
7月6日,相關硬件人員進行了會議討論,最終確定硬件方案確定如下:
電源:外部電源輸入采用電源適配器輸入,使用電源芯片為
發表于 07-09 13:54
Xilinx Ultrascale系列FPGA的時鐘資源與架構解析
。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源與架構,本文將重點介紹Ultrascale的時鐘
Artix-7 FPGA中可用的專用硬件資源介紹
評論