CDC5801A:低抖動時鐘倍頻器與分頻器的卓越之選
在電子工程師的日常設計工作中,時鐘信號的穩定性和精準度至關重要。今天,我們就來詳細探討一款功能強大的時鐘芯片——CDC5801A,它是低抖動時鐘倍頻器和分頻器,具備可編程延遲和相位對齊功能,能滿足多種應用場景的需求。
文件下載:cdc5801a.pdf
1. 關鍵特性概覽
1.1 倍頻與分頻功能
CDC5801A支持多種倍頻和分頻比例。倍頻方面,可實現x4、x6、x8的倍頻,輸入頻率范圍為19 MHz至125 MHz,支持的輸出頻率從150 MHz到500 MHz。分頻時,能進行/2、/3、/4的分頻,輸入頻率范圍是50 MHz至125 MHz,輸出頻率范圍為12.5 MHz到62.5 MHz。這種寬范圍的頻率支持,使其能適應不同系統的時鐘需求。大家在實際設計中,是否遇到過因時鐘頻率不匹配而帶來的難題呢?
1.2 低抖動特性
低抖動是這款芯片的一大亮點。在500 MHz時,典型的相位抖動僅為8 ps(12 kHz至20 MHz),典型的RMS周期抖動為2.1 ps(全頻段)。如此低的抖動對于對時鐘信號精度要求極高的應用場景(如視頻圖形、游戲產品等)至關重要,能有效減少信號干擾和誤差。
1.3 可編程延遲與相位對齊
芯片具有2.6 mUI的可編程雙向延遲步驟,通過DLYCTRL和LEADLAG端子,可以對CLKOUT/CLKOUTB信號進行延遲或提前操作。當LEADLAG為低電平時,DLYCTRL的每個上升沿會使輸出時鐘延遲2.6 mUI;當LEADLAG為高電平時,DLYCTRL的每個上升沿會使輸出時鐘提前2.6 mUI。這一功能為時鐘信號的相位調整提供了極大的靈活性,你是否在項目中需要對時鐘相位進行精確調整呢?
1.4 電源模式與功耗
CDC5801A具備三種電源工作模式,可有效降低功耗。在500 MHz時,典型功耗僅為200 mW,這種低功耗特性對于電池供電或對功耗敏感的應用非常友好。
1.5 輸入輸出接口
芯片有一個單端輸入和一個差分輸出對,輸出可以驅動LVPECL、LVDS和LVTTL。同時,REFCLK端子支持LVCMOS、LVTTL輸入,還能通過編程接受其他單端信號電平,這大大增強了其與不同類型電路的兼容性。
1.6 工作溫度范圍
該芯片支持 -40°C至85°C的工業溫度范圍,能適應較為惡劣的工作環境,這對于工業控制、通信等領域的應用至關重要。
2. 功能模式詳解
2.1 功能模式選擇
通過模式端子(P0:2)的不同選擇,CDC5801A可以實現多種功能模式。
- 帶有可編程延遲和相位對齊的倍頻模式(P0=0, P1=0, P2=0):REFCLK根據MULT/DIV端子的選擇進行倍頻,輸出時鐘會根據DLYCTRL和LEADLAG端子的配置進行延遲或提前。
- 帶有可編程延遲和相位對齊的分頻模式(P0=0, P1=0, P2=1):REFCLK根據MULT/DIV端子的選擇進行分頻,輸出時鐘同樣會根據DLYCTRL和LEADLAG端子的配置進行調整。
- 僅倍頻模式(P0=1, P1=0, P2=0):此模式下只能進行倍頻,可編程延遲功能和分頻功能被禁用,PLL正常運行,能實現最低的抖動水平,但從REFCLK到CLKOUT可能會有200 ps至2 ns的延遲。
- 測試模式(P0=1, P1=1, P2=0):PLL和相位對齊器都被旁路,REFCLK直接輸出到CLKOUT/CLKOUTB。
- 高阻抗模式(P0=0, P1=1, P2=X):輸出處于高阻抗狀態。
2.2 端子功能
芯片的各個端子都有明確的功能,例如:
- CLKOUT和CLKOUTB:輸出時鐘信號。
- DLYCTRL:用于控制輸出時鐘的延遲或提前,每個上升沿會使CLKOUT/CLKOUTB信號延遲或提前1/384個CLKOUT/CLKOUTB周期。
- LEADLAG:決定輸出時鐘相對于REFCLK是延遲還是提前。
3. 頻率支持與參數表格
3.1 倍頻與分頻比例表格
文檔中提供了詳細的倍頻和分頻比例表格,明確列出了不同MULT0、MULT1組合下,REFCLK和BUSCLK(CLKOUT/CLKOUTB)的頻率范圍。例如,在倍頻模式下,當MULT0=0, MULT1=0時,REFCLK頻率為38 - 125 MHz,倍頻比例為4,BUSCLK頻率為152 - 500 MHz。這些表格為工程師在設計時選擇合適的頻率參數提供了重要依據。
3.2 其他參數表格
還包括時鐘輸出驅動狀態表格、可編程延遲和相位對齊表格等,這些表格詳細說明了不同條件下芯片的工作狀態和參數,幫助工程師更好地理解和使用芯片。
4. 電氣特性與性能指標
4.1 電氣特性
文檔給出了芯片在推薦工作溫度范圍內的電氣特性,如輸出電壓、輸入電流、輸出阻抗等參數。例如,輸出電壓擺幅(VOH - VOL)在1.7 V至2.9 V之間,這些參數對于電路的設計和匹配非常重要。
4.2 抖動指標
在不同的工作模式和頻率下,芯片的抖動指標也有所不同。例如,在僅倍頻模式下,500 MHz時的周期RMS抖動為2.1 ps,相位抖動(12 kHz至20 MHz)為8 ps。了解這些抖動指標有助于評估芯片在實際應用中的性能。
4.3 開關特性與狀態轉換延遲
芯片的開關特性(如輸出上升和下降時間)和狀態轉換延遲(如PWRDNB信號變化到CLKOUT/CLKOUTB輸出穩定的延遲時間)也有詳細說明。這些特性對于高速電路和需要快速狀態轉換的應用非常關鍵。
5. 應用場景與案例
CDC5801A適用于多種應用場景,如視頻圖形、游戲產品、數據通信和電信等領域。文檔中還給出了使用該芯片作為8倍頻器并對齊兩個不同時鐘的案例,為工程師在實際設計中提供了參考。你在實際項目中是否有類似的時鐘對齊需求呢?
6. 封裝與訂購信息
芯片采用Shrink Small - Outline Package(DBQ)封裝,文檔提供了不同訂購型號的詳細信息,包括狀態、材料類型、引腳數量、包裝數量、RoHS合規情況等。同時,還給出了封裝材料的相關信息,如Tape and Reel的尺寸、盒子尺寸等,方便工程師進行采購和布局設計。
總的來說,CDC5801A是一款功能強大、性能卓越的時鐘芯片,在時鐘信號處理方面具有很大的優勢。電子工程師在設計相關電路時,可以充分考慮其特性和功能,以滿足項目的需求。你是否在過去的項目中使用過類似的時鐘芯片呢?使用體驗如何?歡迎在評論區分享你的經驗。
-
時鐘芯片
+關注
關注
2文章
296瀏覽量
42102 -
低抖動
+關注
關注
0文章
62瀏覽量
6073
發布評論請先 登錄
請問倍頻器的輸入信號和輸出信號的相位關系?
低環路帶寬時鐘倍頻器AD9557/PCBZ評估板
低環路帶寬時鐘倍頻器AD9559/PCBZ
應用于倍頻電路的預置可逆分頻器設計
對混頻器、倍頻器和分頻器的異同點進行簡單描述和選型
CDC5801A:低抖動時鐘倍頻器與分頻器的卓越之選
評論