国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速串行總線系列-IBERT使用介紹

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 2024-12-20 09:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

在調試MGT Bank的時候總會出現這樣那樣的問題,我們有時候會用到這個工具IBERT,那IBERT究竟是什么呢?
IBERT簡介
IBERT(Integrated Bit Error Ratio Tester),集成誤碼率測試儀,它可以利用FPGA內部資源,評估檢測FPGA中GTX的通斷和通信性能。一般的誤碼率可以算到十的負十二次方級別。
這里暫時不介紹IBERT具體的生成過程,因為只是對IP核進行配置即可,下面大概描述下這個過程:

IBERT IP核生成及使用簡介

在Vivado中IP catalog中搜索IBERT,如下:

b629505c-bdbf-11ef-8732-92fbcf53809c.png

開始定制IP核。

第一頁:

b63b90dc-bdbf-11ef-8732-92fbcf53809c.png

第二頁

b64f059a-bdbf-11ef-8732-92fbcf53809c.png

第三頁

b66611ae-bdbf-11ef-8732-92fbcf53809c.png


注意第三頁的系統時鐘,有兩種選擇,可以選擇外部時鐘源,我這里選擇的就是外部時鐘源,由外部晶振直接提供,還可以選擇第二項,使用GTX差分時鐘:

b67bf9a6-bdbf-11ef-8732-92fbcf53809c.png

定制完畢之后,打開Xilinx提供的例子程序:

b695c9f8-bdbf-11ef-8732-92fbcf53809c.png

之后我們的操作就在例子程序中進行,我們需要給MGT Bank提供時鐘,GTX差分時鐘,這個時鐘也許需要我們在FPGA中配置時鐘芯片等。我們的程序就在例子程序的頂層添加吧。

生成bitstream

上板子下載程序
之后是如下界面:

b6ac957a-bdbf-11ef-8732-92fbcf53809c.png

我們通過觀察需要觀察的GTX 通道的Status即可,還可以觀察誤碼率:

b6be85b4-bdbf-11ef-8732-92fbcf53809c.png

FAR-End以及Near-End PCS/PMA

還有一個地方比較關鍵,有多個選擇:

b6d56608-bdbf-11ef-8732-92fbcf53809c.png

回環模式,可以選擇的有:

b6ede50c-bdbf-11ef-8732-92fbcf53809c.png


正確選擇了,如果你的MGT Bank沒問題,狀態就正常了:

b70468ea-bdbf-11ef-8732-92fbcf53809c.png

這幾種選擇是什么意思呢?

Near-End PCS

Near-End PMA

Far-End PMA

Far-End PCS
其實我也沒有必要多廢話,就看數據手冊里面講的很清楚:
UG811有,UG476也有。

b71b0924-bdbf-11ef-8732-92fbcf53809c.png


所謂的Near-End,以及Far-end代表的就是自己的FPGA的MGT和另外的FPGA的MGT。
而PCS以及PMA是MGT的物理層結構。
在博客:高速串行總線系列(3)GTX/GTH 物理層結構分析
以及UG476中都有講。
我們的TX用戶接口的并行數據是先到PCS之后再到PMA的,而RX的接收到的串行數據先到PMA在到PCS。
中間存在串并轉換,不在細講。
由此可見,要做內部自回環以及外部自回環,都可以通過IBERT來實現。
當然還有一個選擇None,也是外回環。
回環的過程是:
Traffic Generator產生數據通過TX發送出去,之后經過一系列路徑,在由RX接收最終到達Traffic Checker,經過將發送的數據與接收數據對比,可以得到各種報告,包括眼圖等。

補充

要做內回環也好,外回環也好,我們需要選擇是那個通道發送以及那個通道接收,這就需要create link,可以選擇該bank上的任意一個通道發送以及任意一個通道接收。當然還有一個最簡單的辦法,就是刪了所有的link,點擊auto link(類似這樣的),Vivado會自動探測到那一路鏈接有通信。
通常都是X0Y6通道發,X0Y6通道收,類似如此,畢竟成雙成對才是真理。

                                

原文鏈接

https://gitcode.csdn.net/66ca084daa1c2020b359a016.html

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

原文標題:高速串行總線系列-IBERT 使用介紹

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Microchip 11XX 系列串行 EEPROM 產品深度解析

    MNY.pdf 產品概述 Microchip 的 11XX 系列是 1Kbit 至 16Kbit 的串行電可擦除 PROM,采用了創新的單 I/O UNI/O? 串行總線,利用曼徹斯
    的頭像 發表于 02-09 16:35 ?3011次閱讀

    中科芯CKS32F107XX系列MCU的串行外設接口介紹

    SPI協議是由摩托羅拉公司提出的通訊協議(Serial Peripheral Interface),即串行外圍設備接口,是一種高速全雙工的通信總線。它在芯片的管腳上只占用四根線,節約了芯片的管腳
    的頭像 發表于 01-27 06:04 ?9131次閱讀
    中科芯CKS32F107XX<b class='flag-5'>系列</b>MCU的<b class='flag-5'>串行</b>外設接口<b class='flag-5'>介紹</b>

    探索TSB12LV01B:高性能IEEE 1394 - 1995高速串行總線鏈路層控制器

    探索TSB12LV01B:高性能IEEE 1394-1995高速串行總線鏈路層控制器 在當今電子技術飛速發展的時代,高速串行
    的頭像 發表于 01-04 10:25 ?448次閱讀

    深入剖析DS92LV16:16位總線LVDS串行器/解串器的卓越性能與應用

    深入剖析DS92LV16:16位總線LVDS串行器/解串器的卓越性能與應用 在當今高速數據傳輸的時代,串行器/解串器(SERDES)在數據處理和傳輸中扮演著至關重要的角色。德州儀器(T
    的頭像 發表于 12-31 14:45 ?358次閱讀

    深入剖析SCAN921023和SCAN921224:20 - 66 MHz 10位總線LVDS串行器與解串器

    深入剖析SCAN921023和SCAN921224:20 - 66 MHz 10位總線LVDS串行器與解串器 在高速數據傳輸的電子設計領域,串行器和解串器(SerDes)起著至關重要的
    的頭像 發表于 12-31 09:20 ?270次閱讀

    DS92LV18:18位總線LVDS串行器/解串器的深度解析

    DS92LV18:18位總線LVDS串行器/解串器的深度解析 在電子設計領域,數據傳輸的高效性和穩定性一直是工程師們關注的重點。TI推出的DS92LV18 18位總線LVDS串行器/解
    的頭像 發表于 12-30 10:05 ?300次閱讀

    TUSB1105與TUSB1106:高級通用串行總線收發器深度解析

    TUSB1105與TUSB1106:高級通用串行總線收發器深度解析 在當今的電子設備中,通用串行總線(USB)已經成為了數據傳輸和設備連接的標準接口。TUSB1105和TUSB1106作為高級
    的頭像 發表于 12-27 09:30 ?626次閱讀

    探索DS32EL0421/DS32ELX0421:高速串行傳輸的理想選擇

    探索DS32EL0421/DS32ELX0421:高速串行傳輸的理想選擇 在高速電子設計領域,找到一款性能卓越且易于集成的串行器至關重要。今天,我們就來深入了解一下德州儀器(TI
    的頭像 發表于 12-26 09:10 ?430次閱讀

    IBERT GT收發器誤碼率測試實例

    IBERT(Integrated Bit Error Ratio Tester),集成誤碼率測試儀。作為用戶來說可以使用這個工具對自己設計的板子中的高速串行收發器進行簡單測試,從而判斷設計的接口是否
    的頭像 發表于 11-24 09:11 ?2965次閱讀
    <b class='flag-5'>IBERT</b> GT收發器誤碼率測試實例

    高速總線接口的類型介紹

    串行RapidIO,高速串行通信協議,旨在鏈接DSP、FPGA、網絡處理器等芯片,具有低延遲、高帶寬(支持25Gbps、2.5Gbps、3.125Gbps的數據傳輸速率)。而RapidIO是一個組織
    的頭像 發表于 08-06 14:50 ?1879次閱讀

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發表于 06-12 14:18 ?3149次閱讀
    FPGA與<b class='flag-5'>高速</b>ADC接口簡介

    智多晶XSBERT讓高速串行接口調試化繁為簡

    高速串行接口(如PCIe、以太網、HDMI等)是芯片設計的“高速公路”,但調試過程卻常讓人抓狂——信號質量差、誤碼率高、眼圖模糊……耗時耗力的測試流程,是否讓你無數次想對屏幕喊“太難了”?
    的頭像 發表于 05-30 14:30 ?1034次閱讀
    智多晶XSBERT讓<b class='flag-5'>高速</b><b class='flag-5'>串行</b>接口調試化繁為簡

    MAX9205/MAX9207 10位、總線LVDS串行器技術手冊

    MAX9205/MAX9207串行器將10位寬度并行LVCMOS/LVTTL數據轉換為串行高速總線LVDS數據流。串行器與解串器配對使用,如
    的頭像 發表于 05-29 09:23 ?866次閱讀
    MAX9205/MAX9207 10位、<b class='flag-5'>總線</b>LVDS<b class='flag-5'>串行</b>器技術手冊

    是德S系列示波器如何應對高速串行測試

    測量能力,以及應對復雜信號環境的抗干擾性能。是德科技(Keysight)S系列示波器憑借其卓越的性能與智能化功能,為高速串行測試提供了全面解決方案。 ? 一、高速
    的頭像 發表于 04-16 15:48 ?685次閱讀
    是德S<b class='flag-5'>系列</b>示波器如何應對<b class='flag-5'>高速</b><b class='flag-5'>串行</b>測試