国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英偉達AI加速器新藍圖:集成硅光子I/O,3D垂直堆疊 DRAM 內(nèi)存

半導(dǎo)體芯科技SiSC ? 來源:TECHPOWERUP ? 作者:TECHPOWERUP ? 2024-12-13 11:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:TECHPOWERUP

2024 IEEE IEDM 會議目前正在美國加州舊金山舉行。據(jù)分析師 Ian Cutress 在其社交平臺上發(fā)布的動態(tài),英偉達在本次學(xué)術(shù)會議上分享了有關(guān)未來 AI 加速器設(shè)計的愿景。

英偉達認為未來整個 AI 加速器復(fù)合體將位于大面積先進封裝基板之上,采用垂直供電,集成硅光子 I/O 器件,GPU 采用多模塊設(shè)計,3D 垂直堆疊 DRAM 內(nèi)存,并在模塊內(nèi)直接整合冷板。

wKgZO2dbq-SAaMLYAABIRLt0R1E505.jpg

在英偉達給出的模型中,每個 AI 加速器復(fù)合體包含 4 個 GPU 模塊,每個 GPU 模塊與 6 個小型 DRAM 內(nèi)存模塊垂直連接并與 3 組硅光子 I/O 器件配對。

硅光子 I/O 可實現(xiàn)超越現(xiàn)有電氣 I/O 的帶寬與能效表現(xiàn),是目前先進工藝的重要發(fā)展方向;3D 垂直堆疊的 DRAM 內(nèi)存較目前的 2.5D HBM 方案擁有更低信號傳輸距離,有益于 I/O 引腳的增加和每引腳速率的提升;垂直集成更多器件導(dǎo)致發(fā)熱提升,模塊整合冷板可提升解熱能力。

熱管理是另一個關(guān)鍵考慮因素。多層 GPU 設(shè)計帶來了復(fù)雜的冷卻挑戰(zhàn),而目前的技術(shù)無法充分解決這一問題。NVIDIA 承認,在將 DRAM 堆疊在邏輯上的概念成為現(xiàn)實之前,材料科學(xué)必須取得重大進展。該公司正在探索創(chuàng)新解決方案,包括實施芯片內(nèi)冷卻系統(tǒng),例如使用專用冷板進行模塊級冷卻。這種設(shè)計的商業(yè)化還需要一段時間,Ian Cutress 博士等分析師預(yù)測,采用這種技術(shù)的產(chǎn)品可能會在 2028-2030 年左右上市。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    839

    瀏覽量

    39962
  • AI
    AI
    +關(guān)注

    關(guān)注

    91

    文章

    39489

    瀏覽量

    300683
  • 英偉達
    +關(guān)注

    關(guān)注

    23

    文章

    4076

    瀏覽量

    98978
  • DRAM內(nèi)存
    +關(guān)注

    關(guān)注

    0

    文章

    9

    瀏覽量

    3755
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    光子精密3D工業(yè)相機高效質(zhì)檢連接pin針

    光子精密GL-8000系列3D線激光輪廓測量儀,專為精密工件三維檢測而生,從算法、硬件到系統(tǒng)集成,全面解除PIN針檢測痛點。
    的頭像 發(fā)表于 01-29 15:51 ?84次閱讀
    <b class='flag-5'>光子</b>精密<b class='flag-5'>3D</b>工業(yè)相機高效質(zhì)檢連接<b class='flag-5'>器</b>pin針

    簡單認識3D SOI集成電路技術(shù)

    在半導(dǎo)體技術(shù)邁向“后摩爾時代”的進程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?481次閱讀
    簡單認識<b class='flag-5'>3D</b> SOI<b class='flag-5'>集成</b>電路技術(shù)

    鎧俠公布3D DRAM 技術(shù)

    (IEDM)上得到展示,并有望應(yīng)用于各種領(lǐng)域,包括人工智能服務(wù)和物聯(lián)網(wǎng)組件。 ? 在AI時代,市場對容量更大、功耗更低的DRAM 需求日益增長。傳統(tǒng)的DRAM技術(shù)正逐漸觸及
    的頭像 發(fā)表于 12-19 09:36 ?2105次閱讀
    鎧俠公布<b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b> 技術(shù)

    Kioxia研發(fā)核心技術(shù),助力高密度低功耗3D DRAM的實際應(yīng)用

    全球存儲解決方案領(lǐng)域的領(lǐng)軍企業(yè)Kioxia Corporation今日宣布,已研發(fā)出具備高堆疊性的氧化物半導(dǎo)體溝道晶體管技術(shù),該技術(shù)將推動高密度、低功耗3D DRAM的實際應(yīng)用。這項技術(shù)已于12月
    的頭像 發(fā)表于 12-16 16:40 ?1177次閱讀

    淺談2D封裝,2.5D封裝,3D封裝各有什么區(qū)別?

    集成電路封裝技術(shù)從2D3D的演進,是一場從平面鋪開到垂直堆疊、從延遲到高效、從低密度到超高集成
    的頭像 發(fā)表于 12-03 09:13 ?745次閱讀

    邊緣計算中的AI加速器類型與應(yīng)用

    人工智能正在推動對更快速、更智能、更高效計算的需求。然而,隨著每秒產(chǎn)生海量數(shù)據(jù),將所有數(shù)據(jù)發(fā)送至云端處理已變得不切實際。這正是邊緣計算中AI加速器變得不可或缺的原因。這種專用硬件能夠直接在邊緣設(shè)備上
    的頭像 發(fā)表于 11-06 13:42 ?766次閱讀
    邊緣計算中的<b class='flag-5'>AI</b><b class='flag-5'>加速器</b>類型與應(yīng)用

    芯科技:AI算力突破,新型堆疊EDA工具持續(xù)進化

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)先進封裝是突破算力危機的核心路徑。2.5D/3D Chiplet異構(gòu)集成可破解內(nèi)存墻、功耗墻與面積墻,但面臨多物理場分析、測試容錯等EDA設(shè)計挑戰(zhàn)?,F(xiàn)有E
    的頭像 發(fā)表于 10-31 09:16 ?1.3w次閱讀
    <b class='flag-5'>硅</b>芯科技:<b class='flag-5'>AI</b>算力突破,新型<b class='flag-5'>堆疊</b>EDA工具持續(xù)進化

    一些神經(jīng)網(wǎng)絡(luò)加速器的設(shè)計優(yōu)化方案

    加以后的部分和 psum 保留,直到完成整個 2D3D 滑動窗口計算再寫入內(nèi)存,最多復(fù)用 R*R*C 次,完成一個輸出特征圖像素。 l 輸入固定 Input Stationary (IS):輸入
    發(fā)表于 10-31 07:14

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    。 叉行片:連接并集成兩個晶體管NFET和PFET,它們之間同時被放置一層不到10nm的絕緣膜,放置缺陷的發(fā)生。 CFET:屬于下一代晶體管結(jié)構(gòu),采用3D堆疊式GAAFET,面積可縮小至原來的50
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+第二章 實現(xiàn)深度學(xué)習AI芯片的創(chuàng)新方法與架構(gòu)

    兩方面的問題:①Transformer 模型需要向NVM器件寫入大量數(shù)據(jù)。②傳統(tǒng)內(nèi)存加速器的時序單指令多數(shù)據(jù)流通通道實現(xiàn)這些操作的成本很高。 因此設(shè)計一種既能有效存儲模型參數(shù),又能讓動態(tài)矩陣乘法運算
    發(fā)表于 09-12 17:30

    詳解WLCSP三維集成技術(shù)

    。然而,當系統(tǒng)級集成需求把 3D 封裝/3D IC 技術(shù)推向 WLCSP 時,傳統(tǒng)方案——引線鍵合堆疊、PoP、TSV 通孔——因工藝窗口
    的頭像 發(fā)表于 08-28 13:46 ?3219次閱讀
    詳解WLCSP三維<b class='flag-5'>集成</b>技術(shù)

    繼HBM之后,英偉帶火又一AI內(nèi)存模組!顛覆AI服務(wù)與PC

    Attached Memory Module,即小型化壓縮附加內(nèi)存模組,是英偉主導(dǎo)開發(fā)的一種新型內(nèi)存模塊,是適用于數(shù)據(jù)中心 AI 服務(wù)
    的頭像 發(fā)表于 07-27 07:50 ?4685次閱讀

    簡單認識高帶寬存儲

    HBM(High Bandwidth Memory)即高帶寬存儲,是一種基于 3D 堆疊技術(shù)的高性能 DRAM(動態(tài)隨機存取存儲)。其核
    的頭像 發(fā)表于 07-18 14:30 ?3777次閱讀

    芯片晶圓堆疊過程中的邊緣缺陷修整

    視為堆疊邏輯與內(nèi)存3D NAND,甚至可能在高帶寬存儲(HBM)中的多層DRAM堆疊的關(guān)鍵技術(shù)。垂直
    的頭像 發(fā)表于 05-22 11:24 ?1541次閱讀
    芯片晶圓<b class='flag-5'>堆疊</b>過程中的邊緣缺陷修整

    英偉開發(fā)新型內(nèi)存模組SOCAMM,或年底量產(chǎn)

    內(nèi)存制造商深入討論SOCAMM規(guī)范的商業(yè)化落地可能性。這意味著,SOCAMM內(nèi)存模組有望最早在今年年底實現(xiàn)量產(chǎn),為全球用戶帶來更加高效、穩(wěn)定的內(nèi)存解決方案。 值得一提的是,英偉
    的頭像 發(fā)表于 02-19 11:41 ?1370次閱讀