国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

巧了不是,原來你也不知道啥是去耦電容的“濾波半徑”啊!

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-08-19 14:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

現在稍有經驗的layout工程師都知道在BGA里面不同封裝的去耦電容從小到大應該按下圖這樣放置:放置的順序是從小電容到大電容采取從近到遠的方式。

稍微具有SI,PI知識的工程師會說這樣有利于改善電源PDN系統的性能,理論上是電容都應該離芯片引腳越近放置越好,尤其是小電容,比大電容更應該靠近芯片端。為什么呢?專業用語叫小電容的去耦半徑更小。所謂去耦半徑,無非是研究噪聲源和電容補償電流之間的相位關系。當芯片電流發生變化時,會在電源平面的一個局部區域內產生電壓波動,由于信號在介質中傳播需要一定的時間,因此從局部電壓波動到電容感知到這一波動之間有一個時間延遲。同樣,電容的補償電流到達波動區域也需要一個延遲,因此必然造成噪聲源和電容補償電流之間的相位上的不一致。在嚴謹的場合中,Chris就是會這樣來描述這個名詞!

說完上面這一段,相信有不少粉絲感覺Chris什么都沒說似的。行吧,下面就以Chris的理解給大家解釋(fan yi)一下。從應用來說,就是每個電容在與它的自諧振頻率f(波長為λ)相同頻率下的噪聲補償效果最好,相位差越小越好,λ/4時電容失效,出現反諧振。在實際應用中,我們一般取小于λ/50比較穩妥。

例如下面這個0402封裝的10nf的一款電容,它的真實阻抗如下所示:

wKgaombC7DeADydaAAAe7Mvljjg390.jpg

從它自身的Z阻抗曲線來看,諧振頻率在65MHz,也就是我們通俗說的這個電容的去耦頻段在65MHz以內。

wKgZombC7DiAeL3SAABHB_0hDEo333.jpg

然而實際情況是電容到達Pin或多或少都會有一定的距離,這里假設距離為50ps(大概300mil左右),如下:

wKgaombC7DmAXWLBAAAlL8HOgZA892.jpg

這樣的話,這兩者的z阻抗曲線對比就有差別了,經過傳輸線之后的z阻抗諧振點提前,在原諧振點的位置阻抗增加到了0.813歐姆。諧振點頻率也會相應的往前提了,就相當于這個電容的去耦頻段就不能達到那么高頻段了。Chris稍微計算一下去耦半徑:諧振頻率為65MHz,波長為92.7inch(假設在fr4中傳輸),那么λ/50=1.85inch(約300ps),然而從結果上看到50ps的時候變化都已經比較明顯了。

wKgZombC7DmAVytaAABUipCHK3w223.jpg

當然上面說的還是理論,只是對比于文字來說有點數字顯得沒那么理論。那應用到具體的PCB設計項目中會是怎么樣的呢?行!Chris大概做了一個簡單的仿真case,如下所示:1個用于仿真的4層板,一個小的BGA和一個0402-100nF的小電容都放在top層。

其中中間L3層是電源層,通過仿真看看電容放在距離BGA不同距離情況下PDN阻抗曲線的變化。

wKgaombC7DqAfSaUAABKX3iklTw218.jpg

首先看到我們用的這個0402-100nF電容本身的PDN阻抗曲線如下所示:所以看到這個電容本身的諧振頻段在25MHz。這是一個初始的基準,也就是不放在PCB上的情況下,這個電容自己的特性展示。

wKgZombC7DqAHylPAAB5G5BAFhY366.jpg

那么我們把電容放在距離BGA最近的位置上,距離BGA大概3mm的樣子。

wKgaombC7DuAF8u6AAC3_cNuggw224.jpg

在這個case下,BGA芯片的PDN阻抗曲線(藍)和單純電容的PDN阻抗曲線(綠)相比,就有了明顯的惡化,去耦的頻段大概變差了7MHz,這個是非常大的惡化了。

wKgZombC7DuACq4lAAB-jQR_l3U572.jpg

當然,單純理想的電容和放到PCB板上兩者肯定會變差不少。為了讓大家更好的感覺下擺放距離和PDN阻抗曲線的惡化程度,我們分別在距離BGA從上面的3mm,再拉大5mm和10mm的距離,如下所示:

wKgaombC7DyAJA2IAABjPx0beIQ054.jpg

從仿真結果來看,放遠5mm(橘)和原來放在3mm的距離(藍)的PDN阻抗曲線對比,去耦頻段減少了2MHz。再放遠5mm(紅)和放遠5mm(橘)又減少了1.4MHz的樣子。電容本身可以去到25MHz多的去耦頻段,隨著距離越來越遠,有效頻段直接快打了個骨折!

wKgZombC7D2ACx6qAABahu_kJ54009.jpg

當然這個只是一個很簡單的仿真case,BGA很小,疊層也只有4層,電容也才1個。Chris只是大概通過這個仿真case讓大家形象的看到具體項目中電容隨著位置放遠之后的惡化。不同項目的分析方法其實也是一樣,只不過電容和層數更多,BGA或者PCB板更大,萬變不離其宗。一名優秀的工程師不僅要知道理論,更要知道理論怎么用于實際,從而來解決實際的問題哈!

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 濾波
    +關注

    關注

    10

    文章

    703

    瀏覽量

    57977
  • 去耦電容
    +關注

    關注

    12

    文章

    325

    瀏覽量

    23568
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電源電容的作用

    在看咱們芯源的芯片數據手冊時我不知道大家注意到沒有芯源芯片的電源系統的框圖部分十分詳細,而且要求相對于其他的芯片電容多一些,這些細節內容更加體現出作為寬電壓芯片的考慮的還是比較周全和嚴謹的。 那么
    發表于 01-21 07:41

    小尺寸車規貼片電容 車載 ADAS 模塊電源

    尺寸車規貼片電容在車載ADAS模塊電源中的應用,以下從核心參數、選型要點、典型應用場景及推薦方案四個方面展開分析: 一、核心參數:小尺寸與車規級性能的平衡 封裝尺寸與電容值 小尺寸
    的頭像 發表于 12-20 15:14 ?608次閱讀
    小尺寸車規貼片<b class='flag-5'>電容</b> 車載 ADAS 模塊電源<b class='flag-5'>去</b><b class='flag-5'>耦</b>

    【「高速數字設計(基礎篇)」閱讀體驗】第六章 電容的容量需求分析

    電容容量別瞎猜!《高速數字設計》第6章教你量化計算,精準選型 在高速數字電路設計中,電容
    發表于 11-19 20:48

    【「高速數字設計(基礎篇)」閱讀體驗】第五章 電容

    ,成本高一些。 而且每個電容都有“自諧振頻率”,只有在這個頻率下它的阻抗最低,效果最好,選的時候得根據實際的噪聲頻率來匹配。 對設計的實際幫助 以前總搞不懂為啥有的電路要在IC旁
    發表于 11-19 20:35

    如何從電容區分電容的類型及使用范圍

    、溫度變化)。 一個實戰推理例子 場景:需要為一個5V的CPU核心電源選擇濾波電容。 高頻
    發表于 11-13 15:20

    【「高速數字設計(基礎篇)」閱讀體驗】+第五章電容閱讀體驗

    。 案例參考:合理布局可使電源噪聲降低30%以上。 總結 電容通過濾波、儲能和優化回流路徑提升電源完整性,其布局需遵循“就近原則”和“最小環路”原則,并結合多
    發表于 11-06 17:01

    芯片附近0.1uF電容的作用

    電容思維導圖如下: 電容有四大作用:、耦合(隔直通交)、濾波、儲能。今天我們主要談論
    發表于 06-17 14:06

    PCB設計如何用電源電容改善高速信號質量

    先生的朋友,一定還記得前不久的一篇文章《瞧不起誰!“縫合電容”我怎么可能不知道》,此時會不會突發靈感:同樣是電容,電源
    發表于 05-19 14:28

    PCB設計如何用電源電容改善高速信號質量

    PCB設計電源電容改善高速信號質量?!What?Why? How?
    的頭像 發表于 05-19 14:27 ?784次閱讀
    PCB設計如何用電源<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>改善高速信號質量

    高速PBC設計中揭秘DC-BIAS效應:電容“縮水”對電源噪聲的影響

    高速先生成員--黃剛 不可能吧?電容不還是那個電容嗎?為什么接到1V的直流電壓時和接到3.3V的直流電壓效果會不一樣?相信大多數粉絲都不知道這個point吧。的確,如果大家沒聽過DC-Bias這個
    發表于 05-12 14:03

    高速PCB設計中揭秘DC-BIAS效應:電容“縮水”對電源噪聲的影響

    高速先生成員--黃剛 ? 不可能吧?電容不還是那個電容嗎?為什么接到1V的直流電壓時和接到3.3V的直流電壓效果會不一樣?相信大多數粉絲都不知道這個point吧。的確,如果大家沒聽過DC-Bias
    的頭像 發表于 05-12 14:02 ?901次閱讀
    高速PCB設計中揭秘DC-BIAS效應:<b class='flag-5'>電容</b>“縮水”對電源噪聲的影響

    不知道怎么畫原理圖了

    某天,某實驗室,幾位工程師在討論《原理圖設計規范》。一秒之前還很和諧,下一秒討論原理圖怎么畫的時候,大家的意見就分歧很大了。類似于“豆漿是喝甜的還是咸的”、“粽子里面是放棗子還是放肉”。原來畫電路圖
    的頭像 發表于 04-30 18:40 ?994次閱讀
    <b class='flag-5'>不知道</b>怎么畫原理圖了

    PCB設計仿真,“縫合電容”我怎么可能不知道

    高速先生成員--黃剛 作為三大分立元器件之一的電容,的確身上掛滿了title,之前的高速先生文章中部分描述過它的用途,例如用作電源網絡的電容
    發表于 04-28 15:44

    PCB設計仿真,“縫合電容”我怎么可能不知道

    說到“縫合電容”,雖然我已經聽你們說過800多遍了,但是還是忍不住問一個很簡單的問題:額,它到底是。。。
    的頭像 發表于 04-28 15:43 ?620次閱讀
    PCB設計仿真,“縫合<b class='flag-5'>電容</b>”我怎么可能<b class='flag-5'>不知道</b>

    面試常考:為什么芯片電源引腳的電容一般選100nF?

    就掰開揉碎講講,盡量說得明白點。 Part 02電容是干啥的? 咱們先說清楚電容的工作
    發表于 04-22 11:38