国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)中揭秘DC-BIAS效應(yīng):電容“縮水”對(duì)電源噪聲的影響

edadoc ? 來(lái)源:edadoc ? 作者:edadoc ? 2025-05-12 14:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

不可能吧?電容不還是那個(gè)電容嗎?為什么接到1V的直流電壓時(shí)和接到3.3V的直流電壓效果會(huì)不一樣?相信大多數(shù)粉絲都不知道這個(gè)point吧。的確,如果大家沒(méi)聽過(guò)DC-Bias這個(gè)名詞的話,估計(jì)是很難知道……

電容在電源網(wǎng)絡(luò)中的應(yīng)用主要就是充當(dāng)去耦電容了,我們知道從電源芯片到用電芯片的漫長(zhǎng)的電源鏈路中,會(huì)存在著大大小小不一樣的電容。原理就不用我們?cè)僭僭僖淮沃貜?fù)說(shuō)明了吧?額,算了,再說(shuō)一次吧,去耦電容的作用就是降低電源地之間的阻抗,這樣的話當(dāng)用電端電流波動(dòng)的時(shí)候,在用電芯片處產(chǎn)生的噪聲就會(huì)減小。

今天我們就不過(guò)分的討論怎么仿真電源的PDN阻抗這事了。關(guān)注點(diǎn)放在電容到底在不同的直流電源中會(huì)不會(huì)有差異。什么意思呢?就是同一個(gè)電容接不同的直流電源去使用的時(shí)候有沒(méi)有區(qū)別!DC-Bias翻譯成中文,那就是直流偏置。

wKgZPGghjuKAK80WAABDrbOl3xU379.jpg

那到底要怎么知道電容的直流偏置特性對(duì)它的影響呢?其實(shí)也沒(méi)那么難了,只是很多人沒(méi)有去做,那就是去翻翻它的datasheet不就有了嘛。例如某個(gè)常用的0402封裝,1uF的電容。

wKgZO2ghjuOAYf0iAABQE4-lNrk038.jpg

再往下翻,就能看到它的DC-BIAS特性,如下:

wKgZPGghjuOAAyncAABmggF384I057.jpg

哇!原來(lái)直流電壓對(duì)電容容值的影響竟然如此的大!每增加1V的直流電壓,容值差不多要減小10%?。?!

看起來(lái)是挺嚇人的哈,不知道實(shí)際上對(duì)PDN阻抗的影響有多大呢?這個(gè)點(diǎn)感覺會(huì)有更多粉絲想知道吧。那我們通過(guò)一些渠道拿到了這個(gè)電容直流偏置電源0V、1V、2V到3V這4種case的S參數(shù)模型,就是下面的4個(gè)模型了。

wKgZPGghjuSAUp0IAABbDZC27hg630.jpg

那我們分別來(lái)看看這幾種case下電容的PDN阻抗曲線的差異,就是下圖展示的一樣了。

wKgZO2ghjuSAPBmTAABzCfiWtxE781.jpg

感覺還好吧,基本上不就重合了嘛,沒(méi)啥差異???真的嗎?那是因?yàn)闄M坐標(biāo)和縱坐標(biāo)都用了對(duì)數(shù)的形式來(lái)展示。我們分別放大兩個(gè)頻段的細(xì)節(jié)給大家看看,就知道了。

第一個(gè)是低頻時(shí)候的放大細(xì)節(jié),如下??梢钥吹皆诘皖l時(shí),由于偏置電壓越高,容值越小,導(dǎo)致PDN阻抗變大,而且變大的幅度還是很多的!

wKgZPGghjuSAZjNIAABewfhX_Dk143.jpg

然后我們?cè)賮?lái)看看在諧振頻點(diǎn)附近的差異,直流偏置3V和0V來(lái)比,去耦諧振頻點(diǎn)差不多變化了2MHz,這其實(shí)是一個(gè)不算小的變化了。因?yàn)橄癜寮?jí)電容的PDN阻抗優(yōu)化,我們一般也就關(guān)注到20MHz而已!

wKgZO2ghjuSADhWPAAB_uPeVwV4321.jpg

我們這篇文章簡(jiǎn)單的介紹了DC-Bias的原理并用了一個(gè)電容來(lái)驗(yàn)證了直流偏置對(duì)電容PDN阻抗的影響。當(dāng)然目的就是讓大家了解到電容放在你手上和焊在電路板中不同電壓的電源網(wǎng)絡(luò)中是不一樣的哈,接入不同的直流電壓后,容值會(huì)發(fā)生變化,從而影響到PDN阻抗在低頻和諧振頻率的效果。那給我們?cè)O(shè)計(jì)或者仿真的啟發(fā)就是:如果對(duì)電源的PDN阻抗要求不是很高的情況下,不考慮偏置特性倒不一定出問(wèn)題;反過(guò)來(lái),如果本身的PDN要求就很嚴(yán)格,那么你就要嚴(yán)謹(jǐn)?shù)娜タ紤]它到底放到了1V還是2V的電源網(wǎng)絡(luò)中的情況了,因?yàn)閺尿?yàn)證結(jié)果上來(lái)看,不同電壓的PDN阻抗差異還是不能忽略的!

問(wèn)題:大家再?gòu)?fù)習(xí)下在PCB電源設(shè)計(jì)中哪些因素會(huì)影響用電芯片的PDN阻抗或者說(shuō)是噪聲呢?

關(guān)于一博科技:

一博科技成立于2003年3月,深圳創(chuàng)業(yè)板上市公司,股票代碼: 301366,專注于高速PCB設(shè)計(jì)、SI/PI仿真分析等技術(shù)服務(wù),并為研發(fā)樣機(jī)及批量生產(chǎn)提供高品質(zhì)、短交期的PCB制板與PCBA生產(chǎn)服務(wù)。致力于打造一流的硬件創(chuàng)新平臺(tái),加快電子產(chǎn)品的硬件創(chuàng)新進(jìn)程,提升產(chǎn)品質(zhì)量。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6484

    瀏覽量

    159328
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4920

    瀏覽量

    95233
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電源電容的作用

    不同,都是利用電容“通交隔直”的特性,為噪聲提供低阻抗泄放回路,減少噪聲對(duì)直流信號(hào)的干擾。而芯源芯片是寬電壓芯片除本身抗變化性能之外,也需要外部供電4個(gè)電容進(jìn)行保證整體系統(tǒng)的穩(wěn)定,去除
    發(fā)表于 01-21 07:41

    【「高速數(shù)字設(shè)計(jì)(基礎(chǔ)篇)」閱讀體驗(yàn)】第五章 去耦電容

    明白了這是“分層防御”。這章把去耦電容的設(shè)計(jì)從“盲目加電容”變成了“有策略地布局+選型”,從理論到實(shí)操都給了明確的方向。對(duì)于做高速PCB設(shè)計(jì)的同學(xué),這章能幫你避開
    發(fā)表于 11-19 20:35

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速
    的頭像 發(fā)表于 11-10 09:25 ?633次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    三星電容電源濾波噪聲問(wèn)題及其解決方案

    在電子設(shè)備的電源濾波系統(tǒng),電容起著至關(guān)重要的作用。然而,即使是像三星這樣的知名品牌電容,在特定條件下也可能產(chǎn)生噪聲,影響電路的穩(wěn)定性和性能
    的頭像 發(fā)表于 09-01 16:19 ?665次閱讀
    三星<b class='flag-5'>電容</b>在<b class='flag-5'>電源</b>濾波<b class='flag-5'>中</b>的<b class='flag-5'>噪聲</b>問(wèn)題及其解決方案

    開關(guān)電源PCB設(shè)計(jì)

    PCB設(shè)計(jì)的一般步驟。 1、開關(guān)電源 PCB 的設(shè)計(jì)流程 每個(gè)開關(guān)電源通常都包含三個(gè)交流回路:電源開關(guān)交流回路、輸入整流回路、輸出整流回路。
    發(fā)表于 05-21 16:00

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    較大改善。 同樣的, 4個(gè)相鄰電源過(guò)孔的差分過(guò)孔回?fù)p也改善了不少。整體對(duì)比情況如下圖。 電源去耦電容本來(lái)是為了減小電源噪聲,沒(méi)想到還能順
    發(fā)表于 05-19 14:28

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?784次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用<b class='flag-5'>電源</b>去耦<b class='flag-5'>電容</b>改善<b class='flag-5'>高速</b>信號(hào)質(zhì)量

    高速PBC設(shè)計(jì)揭秘DC-BIAS效應(yīng)電容縮水”對(duì)電源噪聲的影響

    下在PCB電源設(shè)計(jì)哪些因素會(huì)影響用電芯片的PDN阻抗或者說(shuō)是噪聲呢? 關(guān)于一博科技: 一博科技成立于2003年3月,深圳創(chuàng)業(yè)板上市公司,股票代碼: 301366,專注于
    發(fā)表于 05-12 14:03

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來(lái)越低,速度越來(lái)越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一
    發(fā)表于 04-29 17:31

    4500字,講述DC/DC電源PCB布局

    布置的示例。在這些示例,小信號(hào)層夾在大電流電源層和接地層之間。這些配置增加了高電流 /電壓電源層和小型模擬信號(hào)層之間的電容噪聲耦合。為了
    發(fā)表于 04-29 14:00

    解決噪聲問(wèn)題試試從PCB布局布線入手

    路徑。然后,電流路徑?jīng)Q定了器件在該低噪聲布局布線設(shè)計(jì)的位置。 PCB布局布線指南 第一步:確定電流路徑 在開關(guān)轉(zhuǎn)換器設(shè)計(jì),高電流路徑和低電流路徑彼此非??拷=涣?AC)路徑攜帶有
    發(fā)表于 04-22 09:46

    用EMC思想來(lái)設(shè)計(jì)DC/DC電源PCB

    DC/DC芯片的應(yīng)用,我們需要提前來(lái)規(guī)劃EMC的設(shè)計(jì),避免在后期把太多的時(shí)間和精力花在整改和優(yōu)化上。其實(shí)DC/DC
    發(fā)表于 04-15 13:40

    PCB設(shè)計(jì)的濾波技術(shù):信號(hào)處理與電源穩(wěn)定的關(guān)鍵(上)

    濾波在PCB設(shè)計(jì)扮演著雙重角色:既包括專門的信號(hào)濾波器設(shè)計(jì),也涉及大量電源濾波電容的運(yùn)用。濾波之所以不可或缺,主要基于兩方面原因:其一,傳導(dǎo)噪聲
    的頭像 發(fā)表于 04-11 18:48 ?2055次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的濾波技術(shù):信號(hào)處理與<b class='flag-5'>電源</b>穩(wěn)定的關(guān)鍵(上)

    開關(guān)電源的輸入電容PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開關(guān)電源電路的PCB時(shí),輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容PCB設(shè)計(jì)技巧: 1.
    發(fā)表于 04-07 11:06

    DC-DCPCB布局設(shè)計(jì)小技巧

    恰當(dāng)?shù)?b class='flag-5'>PCB布局可能會(huì)導(dǎo)致整個(gè)芯片測(cè)試重新再來(lái)一次,多次改版耽誤時(shí)間。 那接下來(lái)我們就將討論一下DC-DC電源PCB layout設(shè)計(jì)的
    發(fā)表于 03-11 10:48