国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)分享!國產(chǎn)ARM + FPGA的SDIO通信開發(fā)介紹!

Tronlong創(chuàng)龍科技 ? 來源:Tronlong創(chuàng)龍科技 ? 作者:Tronlong創(chuàng)龍科技 ? 2024-05-14 14:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SDIO總線介紹

SDIO(Secure Digital lnput and Output),即安全數(shù)字輸入輸出接口。SDIO總線協(xié)議是由SD協(xié)議演化而來,它主要是對SD協(xié)議進(jìn)行了一些擴(kuò)展。

SDIO總線主要是為SDIO卡提供一個(gè)高速的I/O能力,并伴隨著較低的功耗。SDIO總線不但支持SDIO卡,而且還兼容SD內(nèi)存卡。支持SDIO的設(shè)備比如手機(jī)和相機(jī)不僅能支持SD卡,TF卡,隨著SDIO硬件設(shè)備的擴(kuò)充SDIO總線的外圍能夠支持更多的SDIO設(shè)備比如Bluetooth,WIFI,GPS,Camera sensor等,它們的識別過程跟SD卡類似,主要差別是在SD協(xié)議的基礎(chǔ)上做了些擴(kuò)展。


wKgZomZC_naAG2SiAAAhAFvI8NA306.jpg

圖1SDIO總線通信原理

國產(chǎn)ARM + FPGA架構(gòu)介紹與優(yōu)勢

近年來,隨著中國新基建、中國制造2025規(guī)劃的持續(xù)推進(jìn),單ARM處理器越來越難勝任工業(yè)現(xiàn)場的功能要求,特別是如今能源電力、工業(yè)控制、智慧醫(yī)療等行業(yè),往往更需要ARM + FPGA架構(gòu)的處理器平臺來實(shí)現(xiàn)例如多路/高速AD采集、多路網(wǎng)口、多路串口、多路/高速并行DI/DO、高速數(shù)據(jù)并行處理等特定功能,因此ARM + FPGA架構(gòu)處理器平臺愈發(fā)受市場歡迎。


因此,創(chuàng)龍科技一年前正式推出了基于全志T3 +紫光同創(chuàng)Logos處理器設(shè)計(jì)的ARM + FPGA全國產(chǎn)工業(yè)核心板,國產(chǎn)化率達(dá)100%。


Tronlong創(chuàng)龍科技

,贊26

(點(diǎn)擊視頻,1分鐘解鎖全國產(chǎn)T3+ Logos工業(yè)核心板高光時(shí)刻!)

全志T3為準(zhǔn)車規(guī)級芯片,四核ARM Cortex-A7架構(gòu),主頻高達(dá)1.2GHz,支持雙路網(wǎng)口、八路UARTSATA大容量存儲接口,同時(shí)支持4路顯示、GPU以及1080P H.264視頻硬件編解碼。另外,創(chuàng)龍科技已在T3平臺適配國產(chǎn)嵌入式系統(tǒng)翼輝SylixOS,真正實(shí)現(xiàn)軟硬件國產(chǎn)化。


紫光同創(chuàng)Logos PGL25G/PGL50G FPGA在工業(yè)領(lǐng)域應(yīng)用廣泛,邏輯資源分別為27072/51360,與國外友商產(chǎn)品pin to pin兼容,主要用于多通道/高速AD采集或接口拓展。因其價(jià)格低、質(zhì)量穩(wěn)定、開發(fā)環(huán)境易用等優(yōu)點(diǎn),受到工業(yè)用戶的廣泛好評。尤其是開發(fā)環(huán)境,最快3天可完成從國外友商產(chǎn)品到紫光同創(chuàng)產(chǎn)品的切換。


wKgaomZC_neACG_qAADvx5KsPN4449.jpg

圖2ARM + FPGA典型應(yīng)用場景


國產(chǎn)ARM + FPGA的SDIO通信案例介紹

本章節(jié)主要介紹全志科技T3與紫光同創(chuàng)Logos基于SDIO的ARM + FPGA通信方案,使用的硬件平臺為:創(chuàng)龍科技TLT3F-EVM工業(yè)評估板。最終實(shí)測寫速率為5.678MB/s,讀速率為5.744MB/s,誤碼率為0。

案例功能


該案例實(shí)現(xiàn)T3(ARM Cortex-A7)與FPGA的SDIO通信功能。


ARM端sdio_test案例實(shí)現(xiàn)SDIO Master功能,具體如下:

(1)打開SDIO設(shè)備節(jié)點(diǎn),如:/dev/generic_sdio0;

(2)發(fā)送數(shù)據(jù)至SDIO總線,以及從SDIO總線讀取數(shù)據(jù);

(3)校驗(yàn)數(shù)據(jù),然后打印讀寫速率、誤碼率。


FPGA端dram_sdio案例實(shí)現(xiàn)SDIO Slave功能,具體如下:

(1)FPGA將SDIO Master發(fā)送的數(shù)據(jù)保存至DRAM;

(2)SDIO Master發(fā)起讀數(shù)據(jù)時(shí),F(xiàn)PGA從DRAM讀取數(shù)據(jù),并通過SDIO總線傳輸至SDIO Master。


wKgZomZC_neAWTsfAAAoUDK2vJ4023.jpg

圖3ARM端程序流程圖

案例演示


評估板上電后,請先固化FPGA案例dram_sdio_xxx.sfc可執(zhí)行程序至FPGA端,F(xiàn)PGA需在ARM驅(qū)動(dòng)加載前完成初始化。再將ARM端可執(zhí)行文件sdio_test、"driverbingeneric_sdio.ko"驅(qū)動(dòng)拷貝至評估板文件系統(tǒng)任意目錄下。


評估板上電啟動(dòng),在generic_sdio.ko驅(qū)動(dòng)所在路徑下,執(zhí)行如下命令加載驅(qū)動(dòng)。


Target#insmod -f generic_sdio.ko


wKgaomZC_niAcygmAAAX8viHW74180.jpg

圖4


執(zhí)行如下命令,可查看設(shè)備節(jié)點(diǎn)。


Target#ls /dev/generic_sdio0


wKgZomZC_niASxlJAAAFXGHM8pg662.jpg

圖5


執(zhí)行如下命令,可查詢程序命令參數(shù)。


Target#./sdio_test -h


wKgaomZC_nmAACDAAAAOW-dx1e8045.jpg

圖6

執(zhí)行如下命令,ARM通過SDIO總線寫入隨機(jī)數(shù)據(jù)至FPGA DRAM,然后讀出數(shù)據(jù)、進(jìn)行數(shù)據(jù)校驗(yàn),同時(shí)打印SDIO總線讀寫速率和誤碼率,如下圖所示。


Target#./sdio_test -d /dev/generic_sdio0 -s 1024


參數(shù)解析:

-d:設(shè)備節(jié)點(diǎn)路徑;

-s:設(shè)置傳輸數(shù)據(jù)大小,單位為Byte。


wKgZomZC_nmAU4diAAAL-t7R0RE219.jpg

圖7

本次測試SDIO總線通信時(shí)鐘頻率為最高50MHz,則理論通信速率為:(50 x 4 / 8)MB/s = 25MB/s。從上圖可知,則可以清晰看到實(shí)測速率結(jié)果。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636207
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9552

    瀏覽量

    391825
  • SDIO
    +關(guān)注

    關(guān)注

    2

    文章

    78

    瀏覽量

    20617
  • 通信開發(fā)
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    2570
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2532次閱讀
    Xilinx <b class='flag-5'>FPGA</b>串行<b class='flag-5'>通信</b>協(xié)議<b class='flag-5'>介紹</b>

    基于瑞芯微 RK3588 的 ARMFPGA 交互通信實(shí)戰(zhàn)指南

    及關(guān)鍵代碼,實(shí)現(xiàn) ARMFPGA BRAM 的數(shù)據(jù)讀寫測試,校驗(yàn)數(shù)據(jù)準(zhǔn)確性并計(jì)算傳輸速率,為評估板 ARM+FPGA PCIe 通信應(yīng)用開發(fā)
    的頭像 發(fā)表于 11-04 16:09 ?606次閱讀
    基于瑞芯微 RK3588 的 <b class='flag-5'>ARM</b> 與 <b class='flag-5'>FPGA</b> 交互<b class='flag-5'>通信</b>實(shí)戰(zhàn)指南

    基于FPGA開發(fā)板TSP的串口通信設(shè)計(jì)

    本文詳細(xì)介紹基于Terasic FPGA開發(fā)板TSP(又名C5P和OSK)和其板載CP2102N USB-UART橋接芯片的串口通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)。系統(tǒng)采用Verilog HDL編寫U
    的頭像 發(fā)表于 10-15 11:05 ?4457次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>開發(fā)</b>板TSP的串口<b class='flag-5'>通信</b>設(shè)計(jì)

    基于FPGA開發(fā)板DE23-Lite的串口通信設(shè)計(jì)

    DE23-Lite開發(fā)板提供了一個(gè)UART通信接口(物理接口是下圖的Type C接口),用戶能夠通過主機(jī)與Agilex 3 FPGA進(jìn)行串口通信
    的頭像 發(fā)表于 10-15 10:57 ?4403次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>開發(fā)</b>板DE23-Lite的串口<b class='flag-5'>通信</b>設(shè)計(jì)

    FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計(jì)在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等
    的頭像 發(fā)表于 10-15 10:39 ?4274次閱讀
    <b class='flag-5'>FPGA</b>+DSP/<b class='flag-5'>ARM</b>架構(gòu)<b class='flag-5'>開發(fā)</b>與應(yīng)用

    國產(chǎn)!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + FPGA通信案例

    本文主要介紹基于全志科技T113與FPGA的核間通信案例,適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-19 11:16 ?1185次閱讀
    <b class='flag-5'>國產(chǎn)</b>!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)<b class='flag-5'>開發(fā)</b>板—<b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b><b class='flag-5'>通信</b>案例

    國產(chǎn)!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + DSP、RISC-V核間通信開發(fā)案例

    本文檔主要介紹T113-i處理器的ARM + DSP、RISC-V核間通信開發(fā)案例,演示T113-i處理器ARM Cortex-A7與HiF
    的頭像 發(fā)表于 08-18 14:03 ?953次閱讀
    <b class='flag-5'>國產(chǎn)</b>!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)<b class='flag-5'>開發(fā)</b>板—<b class='flag-5'>ARM</b> + DSP、RISC-V核間<b class='flag-5'>通信</b><b class='flag-5'>開發(fā)</b>案例

    從應(yīng)用場景看國產(chǎn)FPGA潛力,紫光同創(chuàng)研討會武漢·北京站回顧

    八月,紫光同創(chuàng) FPGA 技術(shù)研討會先后在武漢、北京舉行。 ? 作為紫光同創(chuàng)官方合作伙伴,ALINX 攜紫光同創(chuàng) FPGA 開發(fā)板及行業(yè)解決方案亮相,與來自
    的頭像 發(fā)表于 08-15 10:09 ?1012次閱讀
    從應(yīng)用場景看<b class='flag-5'>國產(chǎn)</b>化<b class='flag-5'>FPGA</b>潛力,紫光同創(chuàng)研討會武漢·北京站回顧

    從驅(qū)動(dòng)到應(yīng)用:RT-Thread環(huán)境下的SDIO開發(fā)指南

    目錄硬件介紹搭建開發(fā)環(huán)境配置SDIO驅(qū)動(dòng)掛載文件系統(tǒng)文件讀寫測試演示視頻源碼工程總結(jié)本文主要講述RT-Thread環(huán)境下的SDIO開發(fā)指南,
    的頭像 發(fā)表于 06-28 09:02 ?2805次閱讀
    從驅(qū)動(dòng)到應(yīng)用:RT-Thread環(huán)境下的<b class='flag-5'>SDIO</b><b class='flag-5'>開發(fā)</b>指南

    ARM,NPU,FPGA三種核心的開發(fā)板 — 米爾安路飛龍派開發(fā)

    最近我發(fā)現(xiàn)一個(gè)有趣的開發(fā)板。這個(gè)開發(fā)板集合了ARM核心,NPU核心甚至還有FPGA核心。它就是米爾新出的YM90X開發(fā)板。它基于安路科技所打
    的頭像 發(fā)表于 06-13 08:03 ?1708次閱讀
    有<b class='flag-5'>ARM</b>,NPU,<b class='flag-5'>FPGA</b>三種核心的<b class='flag-5'>開發(fā)</b>板 — 米爾安路飛龍派<b class='flag-5'>開發(fā)</b>板

    擁抱開源!一起來做FPGA開發(fā)板啦!

    ,發(fā)起“擁抱開源——一起來做FPGA開發(fā)板” 項(xiàng)目!無論你是FPGA領(lǐng)域的資深開發(fā)者,渴望探索國產(chǎn)芯片的無限可能;還是初入茅廬的
    發(fā)表于 06-06 14:05

    【米爾MYC-YM90X安路飛龍DR1開發(fā)板】安路科技 SALDRAGON開發(fā)介紹

    開發(fā)門檻。同時(shí),其IP核庫涵蓋常見通信協(xié)議(如EtherCAT、CAN-FD)和接口標(biāo)準(zhǔn)(如MIPI、HDMI),加速產(chǎn)品落地。 三、典型應(yīng)用場景 工業(yè)自動(dòng)化 運(yùn)動(dòng)控制:FPGA實(shí)現(xiàn)高精度伺服控制
    發(fā)表于 04-28 17:57

    強(qiáng)強(qiáng)聯(lián)手!米爾×安路IDH合作共筑FPGA新生態(tài)

    ?。此次合作標(biāo)志著?國產(chǎn)FPGA芯片?與?嵌入式系統(tǒng)設(shè)計(jì)能力?的深度融合,雙方將共同打造從芯片到應(yīng)用的全鏈路技術(shù)生態(tài)?。 聯(lián)合開發(fā)平臺:定義邊緣智能新標(biāo)桿? 雙方首款合作產(chǎn)品?MYC
    發(fā)表于 04-27 16:43

    國產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會有一個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了一本書——《國產(chǎn)FPGA權(quán)威開發(fā)指南》,我想送一些書給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的
    的頭像 發(fā)表于 04-14 09:53 ?802次閱讀
    <b class='flag-5'>國產(chǎn)</b><b class='flag-5'>FPGA</b>往事

    國產(chǎn)ARM主板:自主創(chuàng)新的崛起與未來挑戰(zhàn)

    以下是一篇關(guān)于國產(chǎn)ARM主板的詳細(xì)文章,內(nèi)容涵蓋技術(shù)特點(diǎn)、市場現(xiàn)狀、應(yīng)用場景及未來趨勢,適合作為技術(shù)科普或行業(yè)分析參考:一、國產(chǎn)
    的頭像 發(fā)表于 03-21 13:44 ?1227次閱讀
    <b class='flag-5'>國產(chǎn)</b><b class='flag-5'>ARM</b>主板:自主創(chuàng)新的崛起與未來挑戰(zhàn)