MIPI PHY包含三類接口DPHY、MPHY、CPHY。三者都采用差分信號傳輸,DPHY有clk作為同步時鐘,CPHY和MPHY都沒有同步時鐘;DPHY和MPHY都是雙線差分,CPHY是三線差分。

DPHY接口由一對差分時鐘lane和若干對差分數據lane組成;DPHY的內部通過PPI接口連接MIPI控制器。

DPHY的數據通道包含LP模式和HS模式。LP模式下,data lane電壓可達1.2V;HS模式下進行高速數據傳輸,差分電壓只有幾百mV。

DPHY通過HS模式和LP模式的lane state切換,來實現傳輸狀態的轉換。

所有協議都是分層的,DPHY的鏈路層協議中,每個packet都以sot(start of transmission)作為起始,eot(end of transmission)作為結束。

sot以LP-11狀態起始,經過LP-01,LP-00后進入HS狀態,并發送同步碼。


除了傳輸狀態transmission,DPHY還定義了escape模式和turnaround模式。DPHY支持數據雙向傳輸,turnaround模式下,數據傳輸方向可以反轉。


審核編輯:劉清
-
控制器
+關注
關注
114文章
17850瀏覽量
194831 -
差分信號
+關注
關注
4文章
409瀏覽量
29054 -
MIPI
+關注
關注
11文章
361瀏覽量
51062 -
信號傳輸
+關注
關注
4文章
501瀏覽量
21155 -
CLK
+關注
關注
0文章
132瀏覽量
18091
原文標題:MIPI DPHY協議簡介
文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
基于Xilinx FPGA實現MIPI DPHY接口案例分析
MIPI2.5G DPHY CSI2DSI demo移植 -v1
基于FPGA的MIPI接口開發方式
基于MIPI協議的FPGA實現視頻傳輸技術
Gowin MIPI DPHY的用戶指南
請問RK3568 MIPI RX DPHY接收MIPI協議的是否同時支持CSI與DSI兩種協議?
mipi是什么接口_mipi接口定義詳解
MIPI CSI-2 RX Subsystem IP介紹和PHY實現淺談
基于高云Arora-V 60K FPGA實現的MIPI CPHY轉MIPI DPHY透傳模塊
MIPI PHY包含哪幾類接口?MIPI DPHY協議簡介
評論