国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電源完整性分析

硬件設計解析 ? 來源:愛搞研究的阿燦 ? 作者:愛搞研究的阿燦 ? 2023-12-21 17:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、電源噪聲重要性

??芯片內部有成千上萬個晶體管,這些晶體管組成內部的門電路、組合邏輯、寄存器、計數器、延遲線、狀態機、以及其他邏輯功能。隨著芯片的集成度越來越高,內部晶體管數 越來越大。芯片的外部引腳數有限,為一個晶體管提供單獨的供電引腳是不現實的。芯 片的外部電源引腳提供給內部晶體管一個公共的供電節點, 因此內部晶體管狀態的轉換必 然引起電源噪聲在芯片內部的傳遞。
??對內部各個晶體管的操作通常由內核時鐘或片內外設時鐘同步, 但是由于內部延時的 差別,各個晶體管的狀態轉換不可能是嚴格同步的,當某些晶體管已完成了狀態轉換,另 一些晶體管可能仍處于轉換過程中。芯片內部處于高電平的門電路會把電源噪聲傳遞到其 他門電路的輸入部分。如果接受電源噪聲的門電路此時處于電平轉換的不定態區域,那么電 源噪聲可能會被放大,并在門電路的輸出端產生矩形脈沖干擾,進而引起電路的邏輯錯誤。芯片外部電源引腳處的噪聲通過內部門電路的傳播,還可能會觸發內部寄存器產生狀態轉換。
??除了對芯片本身工作狀態產生影響外,電源噪聲還會對其他部分產生影響。比如電源噪 聲會影響晶振、PLL、DLL 的抖動特性,AD 轉換電路的轉換精度等。由于最終產品工作溫度的變化以及生產過程中產生的不一致性,如果是由于電源系統產生的問題,電路將非常難調試,因此最好在電路設計之初就遵循某種成熟的設計規則,使電源系統更加穩健。

二、電源噪聲產生的原因

??第一,穩壓電源芯片本身的輸出并不是恒定的,會有一定的波紋。這是由穩壓芯片自身決定的,一旦選好了穩壓電源芯片,對這部分噪聲我們只能接受,無法控制。
??第二,穩壓電源無法實時響應負載對于電流需求的快速變化。穩壓電源芯片通過感知其輸出電壓的變化,調整其輸出電流,從而把輸出電壓調整到額定輸出值。多數常用的穩壓源調整電壓的時間在 ms~us 級。因此,對于負載電流變化頻率在直流到幾百 KHz 之間時,穩壓源可以很好的做出調整,保持輸出電壓的穩定。當負載瞬態電流變化頻率超出這一范圍時,穩壓源的電壓輸出會出現跌落,從而產生電源噪聲。現在,微處理器的內核及外設的時鐘頻 率已超過了 600 MHz,內部晶體管電平轉換時間下降到 800 ps以下。這要求電源分配系統必須在直流到 1GHz 范圍內都能快速響應負載電流的變化,但現有穩壓電源芯片不可能滿足這一苛刻要求。我們只能用其他方法補償穩壓源這一不足,這涉及到后面要講的電源去耦。
??第三,負載瞬態電流在電源路徑阻抗和地路徑阻抗上產生的壓降。PCB板上任何電氣 路徑不可避免的會存在阻抗,不論是完整的電源平面還是電源引線。對于多層板,通常提供 一個完整的電源平面和地平面,穩壓電源輸出首先接入電源平面,供電電流流電源平面,到達負載電源引腳。地路徑和電源路徑類似,只不過電流路徑變成了地平面。完整平面的阻抗很低,但確實存在。如果不使用平面而使用引線,那么路徑上的阻抗會更高。另外,引腳及焊盤本身也會有寄生電感存在,瞬態電流流此路徑必然產生壓降,因此負載芯片電源引腳處的電壓會隨著瞬態電流的變化而波動,這就是阻抗產生的電源噪聲。在電源路徑表現為負載芯片電源引腳處的電壓軌道塌陷, 在地路徑表現為負載芯片地引腳處的電位和參考地電位不同 (注意,這和地彈不同,地彈是指芯片內部參考地電位相對于板級參考地電位的 跳變)。

三、退耦電容使用

??對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率, 去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠,最外層放置容值 最大的。但是,所有對該芯片去耦的電容都盡靠近芯片。
??在放置時,最好均勻分布在芯片的四周,對一個容值等級都要這樣。通常芯片在設計的時候就考慮到了電源和地引腳的排列位置,一般都是均勻分布在芯片的四個邊上的。因此,電壓擾動在芯片的四周都存在,去耦也必須對整個芯片所在區域均勻去耦。
??在安裝電容時,要從焊盤拉出一小段引出線,然后通過過孔和電源平面連接,接地端也 同樣。這樣流電容的電流回路為:電源平面->過孔->引出線->焊盤->電容->焊盤->引出>過孔->地平面(放置過孔的基本原則就是讓這一環路面積最小,進而使總的寄生電感最?。?。
??由于印制線越寬,電感越小,從焊盤到過孔的引出線盡加寬,如果可能,盡和焊盤寬度相同。這樣即使是 0402 封裝的電容,你也可以使用 20mil 寬的引出線。
??需要強調一點:有些工程師為了節省空間,有時讓多個電容使用公共過孔。任何情況下都不要這樣做。最好想辦法優化電容組合的設計,少電容數。

四、總結

??電源系統去耦設計要把引腳去耦和電源平面去耦結合使用已達到最優設計。時鐘、 PLL、 DLL 等去耦設計要使用引腳去耦,必要時還要加濾波網絡,模擬電源部分還要使用磁珠等進 行濾波。針對具體應用選擇退耦電容的方法也很流行,如在電路板上發現某個頻率的干擾較 大,就要專門針對這一頻率選擇合適的電容,改進系統設計。總之,電源系統的設計和具體 應用密切相關,不存在放之四海皆準的具體方案。關鍵是掌握基本的設計方法,具體情況具 體分析,才能很好的解決電源去耦問。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18840

    瀏覽量

    263493
  • 芯片
    +關注

    關注

    463

    文章

    54007

    瀏覽量

    465935
  • 晶體管
    +關注

    關注

    78

    文章

    10395

    瀏覽量

    147723
  • 完整性
    +關注

    關注

    1

    文章

    13

    瀏覽量

    10460
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    3D IC設計中的信號完整性電源完整性分析

    對更高性能和更強功能的不懈追求,推動半導體行業經歷了多個變革時代。最新的轉變是從傳統的單片SoC轉向異構集成先進封裝IC,包括3D IC。這項新興技術有望助力半導體公司延續摩爾定律。
    的頭像 發表于 02-03 08:13 ?1.2w次閱讀
    3D IC設計中的信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>

    【產品介紹】PADS軟件

    概述PADS是業界應用最普遍的電子設計解決方案,其中涵蓋了原理圖設計、模擬仿真、PCB布局布線設計、信號和電源完整性分析(SI/PI)、熱分析、可制造
    的頭像 發表于 11-17 10:39 ?1099次閱讀
    【產品介紹】PADS軟件

    是德頻譜分析儀E5063A低頻VNA電源完整性分析方法

    在現代電子設備中,電源完整性(PI)直接影響系統的穩定性和性能。是德科技的E5063A矢量網絡分析儀(低頻VNA)憑借其高動態范圍和精準測量能力,成為分析
    的頭像 發表于 11-13 11:29 ?386次閱讀
    是德頻譜<b class='flag-5'>分析</b>儀E5063A低頻VNA<b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>方法

    上海立芯亮相第五屆RISC-V中國峰會

    就吸引了眾多行業客戶與技術專家駐足交流,充分展現了國產EDA在數字實現、電源完整性分析簽核以及物理驗證等關鍵領域的自主創新實力。
    的頭像 發表于 07-26 10:42 ?1214次閱讀

    什么是信號完整性?

    電子發燒友網站提供《什么是信號完整性?.pdf》資料免費下載
    發表于 07-09 15:10 ?1次下載

    電源完整性分析——謹慎使用磁珠

    本帖最后由 yuu_cool 于 2025-6-26 15:07 編輯 獲取完整文檔資料可下載附件哦?。。?! 如果內容有幫助可以關注、點贊、評論支持一下哦~
    發表于 06-26 14:34

    Tektronix泰克MSO64B示波器維護與操作說明

    泰克MSO64B混合信號示波器是一款面向高速數字設計、電源完整性分析、汽車電子及科研領域的高端測試儀器。
    的頭像 發表于 06-25 17:41 ?1207次閱讀
    Tektronix泰克MSO64B示波器維護與操作說明

    是德DSOX1204A示波器在電源完整性測試中的關鍵優勢

    瞬態響應、噪聲抑制、電磁兼容(EMC)等。是德科技(Keysight)DSOX1204A示波器憑借其高性能硬件、智能化分析工具及靈活的應用功能,成為電源完整性測試中的利器。本文將深入
    的頭像 發表于 06-24 12:01 ?623次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試中的關鍵優勢

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關于信號完整性電源完整性設計的問題,這些問題反映了一些新興的工程挑戰。Scott、Rich和Istvan在回答中強調了嚴格分析、細節工具表征以及深入理解基本原理的重要
    發表于 05-14 14:52 ?1195次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發表于 05-13 14:41

    各種常用電路模塊設計原則:電源完整性

    課題內容 v 電源完整性設計(文檔) v 疊層設計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內容有幫助可以關注、點贊、評論支持一
    發表于 05-08 16:30

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    瓦茨RTE1104示波器進行電源完整性測試,以確保電子設備的電源分配網絡(Power Distribution Network, PDN)能夠在各種工作條件下穩定運行。 ? 首先,我們需要了解
    的頭像 發表于 04-23 16:51 ?942次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應用

    引言 電源完整性這一概念是以信號完整性為基礎的,兩者的出現都源自電路開關速度的提高。當高速信號的翻轉時間和系統的時鐘周期可以相比時,具有分布參數的信號傳輸線、電源和地就和低速系統中的情
    發表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    整個系統的性能和可靠。普源DHO3000系列示波器憑借其卓越的性能和豐富的功能,成為進行電源完整性測試的絕佳工具。本文將詳細探討基于普源DHO3000系列示波器的電源
    的頭像 發表于 04-15 14:45 ?789次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性理論基礎

    隨著 PCB 設計復雜度的逐步提高,對于信號完整性分析除了反射,串擾以及 EMI 之外,穩定可靠的電源供應也成為設計者們重點研究的方向之一。尤其當開關器件數目不斷增加,核心電壓不斷減小的時候,
    發表于 03-10 17:15