国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

帶時鐘接收器的DDR5設計方法

要長高 ? 來源:EETOP編譯 ? 2023-11-16 17:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在今年的 DesignCon 2023 活動中,美光科技(Micron)展示了所有關于 DDR5 設計挑戰的演講,例如DRAM 內部對決策反饋均衡器 ( DFE )的需求。西門子EDA(Siemens EDA)和 Micron 聯手撰寫了一份關于該主題的 25 頁詳細白皮書,我能夠從這篇短文中歸納出一些要點。

DDR5 規范于 2020 年推出,數據傳輸帶寬為 3200MT/s,需要均衡 (EQ) 電路來解決通道損傷問題。

DFE 旨在克服符號間干擾 ( ISI ) 的影響,美光的設計人員必須考慮 DRAM DFE 中的時鐘、Rx 眼圖評估、誤碼率 (BER) 和抖動分析。IBIS-AMI模型用于對 DDR5 行為以及 EDA 工具統計仿真流程進行建模。

DDR5 規范的一部分是 DRAM Rx 內部的 4-tap DFE,DFE查看過去接收的數據比特,以消除比特位中的任何ISI。DFE首先應用一個電壓偏移來消除ISI,然后限幅器將當前位量化為高位或低位。EETOP編譯自semiwiki

圖片

DDR5 規范中的典型 4-tap DFE

對于 DDR5,時鐘是差分選通信號(DQS_t、DQS_c),并且它沿著單端數據信號 (DQ) 轉發到 Rx。DQS 信號被緩沖,然后扇出到最多 8 個 DQ 鎖存器的時鐘輸入,從而導致時鐘樹延遲。

圖片

DQS 時鐘樹延遲

最大眼圖高度為 95mV,最大眼圖寬度為 0.25 單位間隔 (UI),或僅為 78.125ps。使用統計方法測量 1e-16 的 BER 是最實用的。

IBIS 模型已用于多代 DDR 系統,支持端到端系統仿真,但從 DDR5 開始添加 EQ 功能和 BER 眼圖模板要求,人們尋求新的仿真模型和分析。通過 IBIS-AMI 建模,可以實現快速、準確的 Si 仿真,可跨 EDA 工具移植,同時保護 IO 細節的 IP。IBIS-AMI支持統計和逐位仿真模式,統計流程如下所示。

圖片

統計仿真流程

這個流程的結果是一個統計學上的眼圖,可用于測量不同誤碼率水平下的眼圖輪廓。

DDR5仿真實例

使用 Micron 提供的 DQ 和 DQS IBIS-AMI 模型在HyperLynx LineSim工具中對 DDR5 仿真進行建模,以下是系統原理圖。

圖片

DDR5系統原理圖

EDA工具在指定的時鐘時間捕捉波形,其中時鐘時間內的時序不確定性被轉移到所產生的輸出眼圖中,在限幅器及其時鐘量化之前重建電壓和時序裕量。

圖片

Variable clock times

DQS 和 DQ 時序不確定性都會影響眼圖,類似于時序裕度。圖 A 顯示注入到 DQ 信號的抖動,圖 B 顯示注入到 DQS 信號的抖動。DQ(紅色)和 DQS(綠色)抖動一起顯示在圖 C 中。

圖片

Timing bathtub curve

甚至可以對各種組合中的 DQ 信號和 DQS 信號進行正弦抖動效應建模,以查看 BER 和時序浴盆曲線結果。DDR5 具有 Rj、Dj 和 Tj 測量,而不是周期和周期間抖動測量??梢?a href="http://www.3532n.com/analog/" target="_blank">模擬 Rx 和 Rj 值對 BER 圖的影響以及bathtub curve時序。

圖片

數據上的 Rx Rj 與數據和時鐘組合的比較

超越線性和時不變 (LTI) 建模,多重邊沿響應 (MER) 技術使用一組上升沿和下降沿。通過定制的高級 IBIS-AMI 流程,它對每個 MER 邊緣執行統計分析,然后將組合效果疊加到輸出眼圖中。

圖片

逐位高級仿真結果

在建模中添加 2% 的 Tx Rj 值可顯示更真實的 BER 降級圖結果。

總結

信號完整性效應主導 DDR5 系統的設計,因此要獲得準確的結果,需要對所有新的物理效應進行詳細建模。Rx AMI 模型的 IBS-AMI 規范已更新為使用轉發時鐘。Micron 展示了他們如何使用時鐘 DDR5 模擬流程來模擬新效應,包括非 LTI 效應,并實現 1e-16 及以下的 BER 模擬。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 接收器
    +關注

    關注

    15

    文章

    2644

    瀏覽量

    76948
  • 仿真
    +關注

    關注

    54

    文章

    4466

    瀏覽量

    138049
  • 時鐘
    +關注

    關注

    11

    文章

    1966

    瀏覽量

    134839
  • DDR5
    +關注

    關注

    1

    文章

    473

    瀏覽量

    25718
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Amphenol ICC DDR5 SO - DIMM連接:高速高密度的理想之選

    Amphenol ICC DDR5 SO - DIMM連接:高速高密度的理想之選 在當今高速發展的電子科技領域,內存連接的性能對于系統的整體表現起著至關重要的作用。Amphenol ICC推出
    的頭像 發表于 12-12 11:15 ?434次閱讀

    長鑫存儲DDR5/LPDDR5X雙芯亮相,火力全開!

    電子發燒友網綜合報道,近日,長鑫存儲首次全面展示DDR5和LPDDR5X兩大產品線最新產品。 ? 長鑫存儲最新的DDR5產品是中國首個自主研發的DDR5。該產品系列最高速率達8000M
    的頭像 發表于 11-25 08:27 ?8527次閱讀
    長鑫存儲<b class='flag-5'>DDR5</b>/LPDDR<b class='flag-5'>5</b>X雙芯亮相,火力全開!

    瀾起科技推出支持9200 MT/s速率的DDR5時鐘驅動器(CKD)芯片

    瀾起科技今日正式推出新一代DDR5時鐘驅動器(CKD)芯片,該芯片最高支持9200 MT/s的數據傳輸速率,可有效優化客戶端內存子系統性能,為下一代高性能PC、筆記本電腦及工作站提供關鍵技術支撐
    的頭像 發表于 11-10 10:01 ?6.8w次閱讀

    TE Connectivity DDR5 DIMM插槽技術解析與應用指南

    TE Connectivity DDR5 DIMM插槽是專為高性能計算和服務平臺設計的下一代內存硬件產品。這些插槽支持高達6.4GT/s(每秒千兆傳輸)的帶寬,并提供空間間距特性,可在元件之間獲得
    的頭像 發表于 11-07 11:04 ?590次閱讀
    TE Connectivity <b class='flag-5'>DDR5</b> DIMM插槽技術解析與應用指南

    DDR5 暫停報價只是開始,PCB 行業的 “芯片依賴癥” 正在爆發?

    三星、美光暫停 DDR5 合約報價引發的存儲芯片荒,正通過 AI 服務需求鏈,悄然傳導至 PCB 行業。這場關聯的核心,并非簡單的 “芯片漲價帶動 PCB 漲價”,而是 AI 服務對存儲芯片
    的頭像 發表于 11-05 10:29 ?777次閱讀

    瀾起科技成功量產DDR5第四子代寄存時鐘驅動器芯片

    瀾起科技今日正式宣布,已完成DDR5第四子代寄存時鐘驅動器芯片(RCD04)的量產。該芯片是高性能服務及數據中心內存系統的核心組件,將為下一代計算平臺帶來顯著的內存性能提升。
    的頭像 發表于 10-30 11:37 ?558次閱讀

    DDR5 設計指南(一):DDR5 VS LPDDR5

    “ ?本文將詳細介紹 DDR5、LPDDR5 的技術細節以及 Layout 的規范要求。然后比較 CAMM2 模組與 SODIMM 的差別。? ” ?? 本文將介紹什么是 DDR5,DDR5
    的頭像 發表于 10-27 19:28 ?9071次閱讀
    <b class='flag-5'>DDR5</b> 設計指南(一):<b class='flag-5'>DDR5</b> VS LPDDR<b class='flag-5'>5</b>

    高速PCB板DDR5數據信號的長STUB要背鉆嗎?

    的DDRx地址信號來說有一定的好處,對于速率不是那么高的信號(不超過8Gbps),如DDR4、DDR5甚至LPDDR5,我們是否可以把這個結論再擴展到速率更高的數據信號上呢?于是我們又做了如下一些仿真來看
    發表于 09-28 11:25

    臺式主板DDR5內存插槽引腳功能表資料

    電子發燒友網站提供《臺式主板DDR5內存插槽引腳功能表資料.pdf》資料免費下載
    發表于 07-14 14:49 ?6次下載

    漲價!部分DDR4與DDR5價差已達一倍!

    電子發燒友網綜合報道,TrendForce報告顯示,6月初,DDR4和DDR5芯片在現貨市場上的價格已基本持平,有些DDR4芯片的價格甚至高于DDR5芯片,呈現“價格倒掛”現象。
    的頭像 發表于 06-27 00:27 ?4887次閱讀

    Bourns 全新推出兩款屏蔽功率電感系列 專為 DDR5 電源管理電路開發

    全新系列采用奈米晶磁芯構造,具備高性能特性,并擁有低 ACR/DCR,可降低損耗并提供高效率,符合 DDR5 規范 2025 年 6 月 16 日 - Bourns 全球知名電源、保護和傳感解決方案
    發表于 06-16 15:27 ?1128次閱讀
    Bourns 全新推出兩款屏蔽功率電感<b class='flag-5'>器</b>系列 專為 <b class='flag-5'>DDR5</b> 電源管理電路開發

    上海貝嶺推出全新DDR5 SPD芯片BL5118

    隨著計算密集型任務的日益增長,DDR4內存的性能瓶頸已逐步顯現。DDR5的出現雖解燃眉之急,但真正推動內存發揮極致性能的背后“功臣”——正是 DDR5 SPD(Serial Presence Detect)芯片。
    的頭像 發表于 06-11 10:07 ?2196次閱讀
    上海貝嶺推出全新<b class='flag-5'>DDR5</b> SPD芯片BL5118

    AI PC內存升級,這顆DDR5 PMIC一馬當先

    PC處理DDR5的支持,DDR5內存將更快滲透普及。相較于DDR4,所有電壓由主板供給,DDR5中內存模組搭載PMIC,PMIC是實現
    的頭像 發表于 05-29 09:11 ?8331次閱讀
    AI PC內存升級,這顆<b class='flag-5'>DDR5</b> PMIC一馬當先

    DDR4漲價20%,DDR5上調5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價達成一致。DDR4 DRAM價格平均上漲兩位數百分比;DDR5價格上漲個位數百分比。據稱 DDR4 上調 20%,DDR5 上調
    的頭像 發表于 05-13 01:09 ?7183次閱讀

    大型文件秒開、多開任務流暢——DDR5的優勢遠不止頻率

    如果把CPU比作廚師,內存就是廚房的操作臺,DDR5內存相當于給廚師換了一個更大、更快、更整潔的操作臺,做起菜來自然效率提升。隨著DDR5內存價格逐步下降,這項具備更高帶寬和超大容量的新技術,正在
    的頭像 發表于 04-18 10:34 ?71次閱讀
    大型文件秒開、多開任務流暢——<b class='flag-5'>DDR5</b>的優勢遠不止頻率