国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA原型驗(yàn)證系統(tǒng)平臺和Emulator硬件仿真平臺的差異

科技綠洲 ? 來源:芯華章科技 ? 作者:芯華章科技 ? 2022-05-25 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA原型驗(yàn)證系統(tǒng)

FPGA原型驗(yàn)證系統(tǒng)的主要應(yīng)用場景是“芯片設(shè)計(jì)過程中搭建軟硬件一體的系統(tǒng)驗(yàn)證環(huán)境”:一是芯片流片回來前為軟件團(tuán)隊(duì)提供調(diào)試驅(qū)動(dòng)軟件的平臺,加速芯片上市時(shí)間;二是作為芯片仿真驗(yàn)證的一個(gè)補(bǔ)充,因?yàn)樵贔PGA內(nèi)部可以生成真實(shí)電路,并且可以對接真實(shí)的硬件子卡,相較仿真使用的軟件模型有一定差別,因此可以發(fā)現(xiàn)更多隱蔽的bug ;此外FPGA相對軟件仿真以及Emulator而言,速度更快,比較適合一些耗時(shí)較多的場景case。故在芯片設(shè)計(jì)規(guī)模越來越大的情況下,使用多顆FPGA芯片互聯(lián)能夠快速實(shí)現(xiàn)高性能的全系統(tǒng)驗(yàn)證原型,并滿足該場景下的調(diào)試需求。

Emulator 硬件仿真器

Emulator的主要應(yīng)用場景是 “芯片設(shè)計(jì)過程中對完整封閉的設(shè)計(jì)進(jìn)行加速仿真并調(diào)試”,它與FPGA原型驗(yàn)證系統(tǒng)的主要定位差異在于:能對全芯片進(jìn)行和芯片時(shí)序行為一致的硬件仿真,包括全芯片信號的提取,對全芯片的功能、性能、功耗進(jìn)行系統(tǒng)級的驗(yàn)證與調(diào)試。這一點(diǎn)差別導(dǎo)致了兩者系統(tǒng)設(shè)計(jì)上的巨大差異。用戶無需花費(fèi)大量的時(shí)間去考慮如何設(shè)計(jì)、如何分割、如何布局布線等問題,從而在易用性方面大大增強(qiáng)。

基于FPGA原型驗(yàn)證系統(tǒng)平臺和 Emulator硬件仿真平臺二者的設(shè)計(jì)目標(biāo)和應(yīng)用場景差異,下面我們分別來介紹一下這兩種產(chǎn)品的關(guān)鍵點(diǎn)。

FPGA原型驗(yàn)證系統(tǒng)

隨著目前集成電路的不斷發(fā)展,設(shè)計(jì)規(guī)模的大型化,單顆FPGA板在容量上就顯得捉襟見肘,已經(jīng)無法滿足設(shè)計(jì)需求。以目前國內(nèi)頭部的CPUGPU設(shè)計(jì)公司的設(shè)計(jì)規(guī)模,單顆IC芯片的設(shè)計(jì)體量,需要占用到幾十顆Xilinx VU440級別FPGA的情況,已屢見不鮮。在這種背景之下,F(xiàn)PGA系統(tǒng)供應(yīng)廠商開始著手研究多顆FPGA的系統(tǒng)互聯(lián)解決方案。其中就包括在單塊的PCB板上裝配多顆FPGA及多個(gè)FPGA系統(tǒng)之間的互聯(lián)。

經(jīng)過不斷探索,F(xiàn)PGA原型驗(yàn)證平臺產(chǎn)品應(yīng)運(yùn)而生。之所以稱之為“平臺”或“系統(tǒng)”,就一定會(huì)包含對應(yīng)的軟件和硬件。首先在硬件結(jié)構(gòu)上多顆FPGA互聯(lián)結(jié)構(gòu)的引入就要求結(jié)構(gòu)上比單板形式的FPGA開發(fā)板要復(fù)雜的多,其次FPGA芯片廠商提供的軟件工具無法支持多片的FPGA分割,需要配套專業(yè)的FPGA原型分割相關(guān)軟件工具。

一套優(yōu)秀的FPGA原型驗(yàn)證系統(tǒng),應(yīng)該具有以下產(chǎn)品特性:

基于模塊化的設(shè)計(jì),可靈活擴(kuò)充與裁剪的驗(yàn)證平臺規(guī)模

在保證一定的高速仿真性能的前提下,提供設(shè)計(jì)完整性

提供從軟件早期開發(fā)到系統(tǒng)級驗(yàn)證的解決方案

提供從綜合、自動(dòng)模塊分割、布局布線、FPGA bit產(chǎn)生、下載、在線/離線Debug的整套流程

提供豐富的調(diào)測手段,幫助用戶快速定位問題,易于設(shè)計(jì)的快速Bring Up

提供豐富的接口子板和外部真實(shí)設(shè)備相連

提供軟件接口與外部工具構(gòu)成復(fù)雜的調(diào)試解決方案

提供豐富的IO接口,以及高速Serdes接口用于partition互連以及外設(shè)子卡的互連

FPGA原型驗(yàn)證系統(tǒng)速度快,但它的缺點(diǎn)也是顯而易見的,主要體現(xiàn)在調(diào)試的便利性上繼承了FPGA自身的一些缺點(diǎn),比如需借助FPGA內(nèi)嵌邏輯分析儀來抓取信號排查問題,布局布線耗時(shí)冗長,效率不是太高。

其他關(guān)于FPGA原型驗(yàn)證系統(tǒng)的詳細(xì)內(nèi)容,請參考文末文章鏈接《硬件輔助驗(yàn)證產(chǎn)品解讀(上篇)- FPGA開發(fā)板vs原型驗(yàn)證系統(tǒng)》。

硬件仿真器Emulator

在目前SoC規(guī)模越來越大型化的情況下,有的設(shè)計(jì)甚至達(dá)到數(shù)百億ASIC等效門規(guī)模,巨大的設(shè)計(jì)規(guī)模導(dǎo)致軟件仿真時(shí)間上的消耗變得越來越無法忍受。FPGA原型平臺在驗(yàn)證規(guī)模到達(dá)一定級別,F(xiàn)PGA數(shù)量太多的情況下,也會(huì)帶來新的分割問題并且會(huì)失去原有的性能優(yōu)勢。硬件仿真器的優(yōu)勢主要在于它獨(dú)有的、超大規(guī)模的硬件結(jié)構(gòu),盡可能地保證了RTL設(shè)計(jì)的完整性。從硬件實(shí)現(xiàn)上看,一般有基于FPGA和CPU兩種架構(gòu),對于基于FPGA架構(gòu)的類型來說(如Synopsys的Zebu系列),可以理解為有很多塊FPGA單板,大量的單板與電源、控制等再互相連接起來,形成一個(gè)“龐然大物”,優(yōu)點(diǎn)是仿真性能高,使用商用FPGA可以降低開發(fā)成本;對于基于CPU架構(gòu)的類型來說(如Cadence的Palladium系列),通常會(huì)將集成了數(shù)以萬計(jì)的高速CPU核的ASIC芯片焊接在一塊巨大的單板上,配以控制、冷卻等模塊構(gòu)成一個(gè)完整系統(tǒng)。優(yōu)點(diǎn)在于編譯時(shí)間短,調(diào)試能力強(qiáng);缺點(diǎn)就是功耗高,需要特別冷卻系統(tǒng)和運(yùn)營成本高,穩(wěn)定性比較難控制,性能一般也比基于FPGA的硬件仿真系統(tǒng)低些。一般一套Emulator的體積大約從一個(gè)冰柜到一臺大雙開門冰箱的大小,而大型Emulator的重量也可以用“噸”來計(jì)算了。本文主要介紹基于FPGA的硬件仿真器。

基于FPGA的原型平臺和硬件仿真器,兩者的架構(gòu)和軟件上雖有一定的相似之處,但定位不同,Emulator的定位和設(shè)計(jì)都是指向大容量和全系統(tǒng)仿真級調(diào)試,因此軟硬件設(shè)計(jì)上有不同的取舍。綜合來看,硬件仿真器的特點(diǎn)是支持超大規(guī)模(10億門級以上)的設(shè)計(jì)容量,全自動(dòng)化的軟件設(shè)置實(shí)現(xiàn)流程,基本無需修改硬件連接配置,以及靈活多樣的全系統(tǒng)仿真調(diào)試能力,包括:

信號的追蹤深度更深(達(dá)數(shù)十億仿真周期)

信號的條件觸發(fā)、動(dòng)態(tài)探針插入、離線調(diào)試

擁有不限量的時(shí)鐘域,它們可以從核心時(shí)鐘資源中無限衍生

全系統(tǒng)范圍的調(diào)試追蹤

帶有UVM驗(yàn)證方法學(xué)的協(xié)同加速仿真

軟硬件的協(xié)同驗(yàn)證、測試接口的虛擬化支持

系統(tǒng)功耗與性能預(yù)估、分析

目前,主流的Emulator工作特點(diǎn),基本上包括以下幾種:

基于Cycle級的軟硬件聯(lián)合仿真

基于ICE ( In-Circuit Emulator )模式: 一種最為傳統(tǒng)的,理論上運(yùn)行速度最快的模式。這種模式下需要在硬件中集成被測試邏輯單元及測試邏輯,或者通過外設(shè)硬件輸入激勵(lì);且往往需要用到Speed Adapter以實(shí)現(xiàn)外圍高速硬件和硬件仿真器在工作頻率上的橋接。由于Emulator本身的運(yùn)行頻率不高,那么和外部的設(shè)備,如PCIE/SATA/USB等連接時(shí)需要通過速度匹配設(shè)備,通過緩存來匹配快速端的速度進(jìn)行適配

基于事務(wù)級(Transaction)的軟硬件聯(lián)合仿真;這種情況下,被測試的邏輯部分運(yùn)行在Emulator的硬件里面;硬件通過一套完整的軟件及驅(qū)動(dòng)、物理通道和Host Server實(shí)現(xiàn)連接。這種方式下可以使用多樣的SW model Library,常見的有PCIE/AMBA bus等。雖然說它的運(yùn)行速度沒有ICE模式快,但是在軟件上的功能和方法支持非常豐富。這種方式也被認(rèn)為是軟件Simulator的硬件化

提供豐富多樣的虛擬解決方案:包括Virtual Host(Qemu/VDK),Virtual Device(例如基于Chiplet的Die to Die 模型),Virtual memory models(各類協(xié)議的存儲器模型SDRAM/Flash/SRAM/EEPROM),Transactors(AMBA/PCIe),Hybrid Mode(CPU Models+ DUT in Hardware)

多種模式的探針工作方式:靜態(tài)探針、動(dòng)態(tài)探針、全景探針和定制探針組等

其次,在多用戶的支持方面,Emulator系統(tǒng)可以支持較多的用戶同時(shí)在線使用,實(shí)現(xiàn)資源的靈活調(diào)度;而FPGA原型系統(tǒng)目前也有可以支持多用戶的場景,但因?yàn)楫a(chǎn)品在時(shí)鐘資源分配等方面存在著局限性,所以實(shí)際很少采用。

總 結(jié)

下面的圖例便于讀者更容易的理解它們二者之間的關(guān)系:

從系統(tǒng)的特性上看,F(xiàn)PGA 原型系統(tǒng)支持多FPGA、自動(dòng)分割;性能較高的情況下運(yùn)行系統(tǒng)軟件;仿真加速器的超大容量可以放全芯片的設(shè)計(jì),進(jìn)行全芯片的系統(tǒng)功能/性能/功耗驗(yàn)證。從應(yīng)用場景上看,我們看到原型系統(tǒng)和仿真加速器在軟硬件協(xié)同設(shè)計(jì)方面,有一定的交集。 以上就是關(guān)于FPGA原型驗(yàn)證系統(tǒng)和硬件仿真器這兩種不同的數(shù)字設(shè)計(jì)驗(yàn)證平臺的對比介紹,謝謝!

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22411

    瀏覽量

    636265
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1155

    瀏覽量

    56677
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    5332

    瀏覽量

    91577
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    核聚變裝置中PSM高壓電源的實(shí)時(shí)仿真驗(yàn)證

    的高可靠性與先進(jìn)控制技術(shù)的支持。基于EasyGo半實(shí)物仿真平臺的PSM高壓電源實(shí)時(shí)仿真解決方案,通過從離線建模到半實(shí)物驗(yàn)證的全流程覆蓋,為研究人員提供了高效、安全的開發(fā)環(huán)境,助力控制策略優(yōu)化與
    發(fā)表于 02-09 15:45

    RDMA設(shè)計(jì)35:基于 SV 的驗(yàn)證平臺

    v2 高速數(shù)據(jù)傳輸系統(tǒng)進(jìn)行功能仿真驗(yàn)證,根據(jù)設(shè)計(jì)相關(guān)特點(diǎn)搭建了基于 System Verilog 的仿真驗(yàn)證
    發(fā)表于 02-01 13:14

    FPGA原型驗(yàn)證實(shí)戰(zhàn):如何應(yīng)對外設(shè)連接問題

    在芯片設(shè)計(jì)驗(yàn)證中,我們常常面臨一些外設(shè)連接問題:速度不匹配,或者硬件不支持。例如運(yùn)行在硬件仿真器或FPGA
    的頭像 發(fā)表于 10-22 10:28 ?464次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>原型</b><b class='flag-5'>驗(yàn)證</b>實(shí)戰(zhàn):如何應(yīng)對外設(shè)連接問題

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺架構(gòu)圖在
    發(fā)表于 08-26 09:49

    電源控制器MCU硬件在環(huán)(HIL)測試方案

    )測試需求,采用 EasyGo 實(shí)時(shí)仿真平臺構(gòu)建高精度測試環(huán)境,通過模擬各類電源拓?fù)涞膭?dòng)態(tài)特性,實(shí)現(xiàn)對電源控制算法的閉環(huán)驗(yàn)證,同時(shí)支持故障注入和極限工況模擬,顯著提升電源控制系統(tǒng)的開發(fā)效率與可靠性
    發(fā)表于 08-20 18:31

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺架構(gòu)圖在
    發(fā)表于 07-31 16:39

    翼輝信息飛行仿真平臺DEEP UAV Simulator介紹

    翼輝信息面向無人機(jī)領(lǐng)域推出飛行仿真平臺 DEEP UAV Simulator,旨在為無人機(jī)的研發(fā)、測試和訓(xùn)練過程提供安全、高效且成本可控的虛擬環(huán)境。該平臺通過高精度的環(huán)境仿真、真實(shí)的物理引擎以及
    的頭像 發(fā)表于 07-30 09:22 ?1771次閱讀

    正式上線:MotoSim智能電機(jī)仿真平臺

    MotorSim/智能電機(jī)仿真平臺峰岹科技——全球領(lǐng)先的電機(jī)驅(qū)動(dòng)控制芯片及控制系統(tǒng)提供商,近日宣布推出智能電機(jī)仿真平臺MotorSim。這款堪稱分鐘級、高精準(zhǔn)的電機(jī)專業(yè)仿真工具,主要面
    的頭像 發(fā)表于 07-03 15:15 ?1511次閱讀
    正式上線:MotoSim智能電機(jī)<b class='flag-5'>仿真平臺</b>

    康謀分享 | 基于多傳感器數(shù)據(jù)的自動(dòng)駕駛仿真確定性驗(yàn)證

    自動(dòng)駕駛仿真測試中,游戲引擎的底層架構(gòu)可能會(huì)帶來非確定性的問題,侵蝕測試可信度。如何通過專業(yè)仿真平臺,在多傳感器配置與極端天氣場景中實(shí)現(xiàn)測試數(shù)據(jù)零差異?確定性驗(yàn)證方案已成為自動(dòng)駕駛研發(fā)
    的頭像 發(fā)表于 07-02 13:17 ?4248次閱讀
    康謀分享 | 基于多傳感器數(shù)據(jù)的自動(dòng)駕駛<b class='flag-5'>仿真</b>確定性<b class='flag-5'>驗(yàn)證</b>

    推動(dòng)硬件輔助驗(yàn)證平臺增長的關(guān)鍵因素

    硬件加速和基于FPGA原型設(shè)計(jì)誕生于1980年代中期,開發(fā)者將當(dāng)時(shí)初露頭角的現(xiàn)場可編程門陣列(FPGA)率先應(yīng)用于硅前設(shè)計(jì)的原型
    的頭像 發(fā)表于 06-11 14:42 ?974次閱讀
    推動(dòng)<b class='flag-5'>硬件</b>輔助<b class='flag-5'>驗(yàn)證</b><b class='flag-5'>平臺</b>增長的關(guān)鍵因素

    ArkUI-X平臺差異

    邏輯不同,或使用了不支持跨平臺的API,就需要根據(jù)平臺不同進(jìn)行一定代碼差異化適配。當(dāng)前僅支持在代碼運(yùn)行態(tài)進(jìn)行差異化,接下來詳細(xì)介紹場景及如何差異
    發(fā)表于 06-10 23:08

    EGBox Mini:一體式緊湊型實(shí)時(shí)仿真平臺,適配多元實(shí)驗(yàn)場景

    實(shí)驗(yàn)?zāi)J?,基于單臺設(shè)備硬件在環(huán)測試(HIL)與快速控制原型開發(fā)(RCP)兩大核心功能,通過不同型號的 EGBox Mini 設(shè)備對接,可構(gòu)建完整的 RCP+HIL 閉環(huán)仿真系統(tǒng),實(shí)現(xiàn)
    發(fā)表于 04-29 10:40

    西門子Simcenter Amesim:一站式系統(tǒng)仿真平臺,讓復(fù)雜工程難題迎刃而解&quot;

    在當(dāng)今競爭激烈的工業(yè)環(huán)境中,企業(yè)面臨縮短產(chǎn)品開發(fā)周期、降低研發(fā)成本與提升產(chǎn)品性能的多重挑戰(zhàn)。西門子數(shù)字化工業(yè)軟件推出的Simcenter Amesim系統(tǒng)仿真平臺,正是為解決這些挑戰(zhàn)而生的創(chuàng)新
    的頭像 發(fā)表于 04-24 10:25 ?1371次閱讀

    新思科技推出全新HAPS-200原型驗(yàn)證系統(tǒng)和ZeBu仿真系統(tǒng)

    新思科技近日宣布,全面升級其高性能硬件輔助驗(yàn)證(HAV)產(chǎn)品組合,推出全新一代HAPS-200原型驗(yàn)證系統(tǒng)和ZeBu
    的頭像 發(fā)表于 04-03 14:22 ?2295次閱讀
    新思科技推出全新HAPS-200<b class='flag-5'>原型</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>系統(tǒng)</b>和ZeBu<b class='flag-5'>仿真</b><b class='flag-5'>系統(tǒng)</b>

    芯來科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺

    專業(yè)RISC-V處理器IP及解決方案公司芯來科技與杭州芯芒科技深入合作,共同研發(fā)推出芯來全系列RISC-V CPU系統(tǒng)仿真平臺。幫助下游SoC和產(chǎn)品開發(fā)團(tuán)隊(duì)基于該仿真平臺快速構(gòu)建從芯片核心架構(gòu)、整
    的頭像 發(fā)表于 03-19 14:36 ?1725次閱讀