Vivado 仿真器支持混合語言項目文件及混合語言仿真。這有助于您在 VHDL 設計中包含 Verilog 模塊,反過來也是一樣。
本文主要介紹使用 Vivado 仿真器進行混合語言仿真的一些要點。
仿真過程中混合語言的限制
注意:不支持將整個 VHDL 記錄對象連接至 Verilog 對象。但是,支持類型的 VHDL 記錄元件可以連接至兼容的 Verilog 端口。
VHDL 設計可以實例化 Verilog/System Verilog (SV) 模塊,而 Verilog/SV 設計則可以實例化 VHDL 組件。基于組件實例化的的默認綁定可用于將 Verilog/SV 模塊綁定至 VHDL 組件。具體而言,在 VHDL 組件中實例化的 Verilog/SV 模塊不支持配置規范和直接實例化。不支持 VHDL 與 Verilog 的任何其它類型的混用,例如調用 Verilog 函數的 VHDL 進程。
Verilog/SV 模塊的邊界上允許 VHDL 類型、通用參數和端口的子集。同樣,VHDL 組件的邊界也允許 Verilog/SV 類型、參數和端口的子集。支持的數據類型可以在 (UG900) Vivado Design Suite 用戶指南:邏輯仿真中找到。
Verilog/SV 層級參考無法引用 VHDL 單元,VHDL 擴展或選定名稱也無法引用 Verilog/SV 單元。但 Verilog/SV 單元可以使用 Verilog 層級參考穿越中間 VHDL 實例進入另一個 Verilog/SV 單元。
綁定和搜索規則
當在 VHDL 架構中的 Verilog/SV 模塊或 Verilog/SV 模塊中實例化 VHDL 組件時,xelab 命令會執行以下任務:
注意:在使用 Vivado IDE 時,會自動指定庫搜索順序。用戶無需干預,也無法干預。
首先搜索與實例化設計單元相同的語言單元。
如果沒有找到相同語言的單元,則 xelab 會在 -L 選項指定的庫中搜索跨語言設計單元。
搜索順序與 xelab 命令行上的庫出現的順序相同。
混合語言組件的實例化
在 VHDL 設計單元中實例化 Verilog 模塊:
1. 以相同名稱斷言 VHDL 組件,并使用與要實例化的 Verilog 模塊相同的實例。
2. 使用命名或位置關聯來實例化 Verilog 模塊。
在 Verilog/SV 設計單元中實例化 VHDL 組件:
要在 Verilog/SV 設計單元中實例化 VHDL 組件,請像 Verilog/SV 模塊那樣實例化 VHDL 組件。
編輯:jq
-
仿真器
+關注
關注
14文章
1051瀏覽量
87263 -
IDE
+關注
關注
0文章
365瀏覽量
49056 -
vhdl
+關注
關注
30文章
822瀏覽量
131687 -
函數
+關注
關注
3文章
4417瀏覽量
67502 -
Vivado
+關注
關注
19文章
857瀏覽量
71107
原文標題:Vivado仿真器進行混合語言仿真的一些要點
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
Renesas E1/E20 仿真器使用指南:從基礎到實戰
Renesas E1/E20 仿真器:設計與調試的全方位指南
Renesas E1/E20仿真器:全面解析與應用指南
瑞薩E1/E20仿真器:設計、調試與使用全解析
Renesas E1/E20 仿真器:設計與調試全解析
深入解析 ISOM811x 單通道光耦仿真器:特性、應用與設計要點
一文詳解SystemC仿真庫的編譯
Vivado仿真之后沒有出現仿真結果的解決方法
在VIVADO中對NICE進行波形仿真的小問題的解決
vcs和vivado聯合仿真
概倫電子電路類型驅動SPICE仿真器NanoSpice X介紹
使用Vivado仿真器進行混合語言仿真的一些要點
評論