国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡述Nand Flash結構及錯誤機制

電子工程師 ? 來源:開源博客 ? 作者:IPSILOG ? 2021-05-05 13:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Nand Flash是一種非易失性存儲器,具有讀寫速度快。功耗低。存儲密度高等優點,目前被廣泛應用于電子產品中,如固態硬盤( SSD)、手機數碼相機等。進入21世紀以來,隨著CPU主頻以及IO頻率的不斷提高,傳統硬盤由于讀寫速度慢等原因已經成為PC、服務器存儲等領域發展的瓶頸。由于基于Nand Flash的存儲相比于傳統硬盤存儲具有體積小、讀寫速度快??拐饎訌?、溫濕度適應范圍寬等優點, Nand Flash的市場份額正在迅速擴大,逐步取代傳統硬盤。尤其在航天航空、國防軍事等特殊的應用環境領域中,Nand Flash已經成為存儲設備的首選。

Nand Flash存儲器內部是由存儲單元“浮置柵晶體管”陣列排布組成,每一個“浮置柵晶體管”包括2個柵極:一個控制柵極和一個浮置柵極,如圖1所示。浮置柵極被絕緣層包圍,能夠長時間存儲電荷。存儲單元初始狀態為擦除狀態,此時浮置柵極沒有電子積聚,當對控制柵極施加正電壓時,電子會從源極與漏極之間的通道經過氧化層陷入浮置柵極,此時存儲單元處于編程狀態。擦除操作是在源極加正電壓,利用浮置柵極與源極之間的隧道效應,把浮置柵極的電子吸引到源極。

o4YBAGCFO4CASZb3AAEGW2pF_OU121.png

圖1浮置柵晶體管結構示意圖

Nand Flash存儲空間由若干個plane組成,每個plane又包含若干個塊,塊又由頁組成。頁包括數據區域和冗余區域2部分,數據區域用來存儲數據,冗余區域則用來存儲ECC相關信息和映射表等信息12。頁為Nand Flash的讀寫單元,塊為擦除操作單元。

Nand Flash每個存儲單元可以存儲一個或多個比特位,當只存儲一個比特位時,這種存儲單元稱為單階存儲單元( SLC);當能夠存儲2個比特位時,稱為多階存儲單元(MLC);當存儲3個比特位時,稱為三階存儲單元(TLC)。在 MLC和TLC中,通過不同的電荷量來存儲多個比特位,因此數據讀取時需要檢測出電流量大小以確定電荷級別。而在SLC中只需檢測電荷的有無即可。MLC和TLC類型存儲器利用單個存儲單元存儲多個比特位,大大提高了存儲密度,降低了存儲成本,但同時也增大了誤碼率,而且壽命也要遠遠小于SLC類型存儲器。

對于長度為512 B的數據,目前的糾錯位數要求大概為:

SLC:1位~12位糾錯能力;

MLC:4位~40位糾錯能力;

TLC:60位以上的糾錯能力。

Nand閃存存儲錯誤發生的機制主要包括:存儲密度的提升以及閾值電壓多級分布造成各存儲單元之間干擾增大,從而導致存儲過程中存儲電壓發生偏移而發生錯誤;隨著編程擦除周期次數的增加,陷阱電荷改變了閾值電壓的分布,使得電壓的分布區變寬,導致2閾值電壓之間發生重疊,從而造成誤判;在航空航天等應用環境中,電子會由于能量輻射而發生熱運動,也會導致存儲數據的錯誤。采用糾錯編碼技術能夠大大降低這些錯誤的發生。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 閃存
    +關注

    關注

    16

    文章

    1899

    瀏覽量

    117292
  • 存儲器
    +關注

    關注

    39

    文章

    7739

    瀏覽量

    171670
  • 電壓
    +關注

    關注

    45

    文章

    5773

    瀏覽量

    121835
  • 晶體管
    +關注

    關注

    78

    文章

    10396

    瀏覽量

    147744
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    從NOR FlashNAND Flash 和SD NAND,從底層結構到應用差異

    (XIP:Execute In Place)   低延遲隨機讀取   但這一結構占芯片面積大,因此 NOR 容量往往較小、成本較高,順序讀寫速度慢,隨機寫入速度也不快。   2)NAND Flash:串聯
    發表于 03-05 18:23

    SD NAND 為何不能存啟動代碼,SPI NAND 與 NOR Flash 卻可以 —— 接口、傳輸、啟動機制全對比

    在嵌入式、物聯網、工控、車載等硬件系統中, 啟動存儲器(Boot Flash) ?是決定設備能否上電即跑、穩定可靠的核心器件。實際選型中,SD NAND、SPI NAND、NOR Flash
    的頭像 發表于 02-09 11:16 ?189次閱讀
    SD <b class='flag-5'>NAND</b> 為何不能存啟動代碼,SPI <b class='flag-5'>NAND</b> 與 NOR <b class='flag-5'>Flash</b> 卻可以 —— 接口、傳輸、啟動<b class='flag-5'>機制</b>全對比

    SPI NOR Flash和SPI NAND Flash存儲芯片的區別

    SPI NOR Flash與SPI NAND Flash并非相互替代,而是互補關系。SPI NOR勝在讀取速度快、使用簡單、可靠性高,是代碼存儲的理想選擇。SPI NAND則以其大容量
    的頭像 發表于 01-29 16:58 ?467次閱讀
    SPI NOR <b class='flag-5'>Flash</b>和SPI <b class='flag-5'>NAND</b> <b class='flag-5'>Flash</b>存儲芯片的區別

    單片機Flash是什么類型

    ,這樣可以減少SRAM的容量從而節約了成本。因為其讀取速度快,多用來存儲程序、操作系統等重要信息。 2.NAND Flash1989年,東芝公司發表了NAND flash
    發表于 01-04 07:10

    從NOR轉向使用CS SD NAND:為什么必須加入緩存(Cache)機制?

    在傳統使用 NOR Flash 的系統中,工程師通常習慣“隨寫隨存”:寫入數據粒度小,可以隨機寫入,不需要復雜的緩存或寫入管理機制。不過隨著使用場景發生轉變,NOR Flash容量小,單位容量成本高
    的頭像 發表于 12-16 17:11 ?1379次閱讀
    從NOR轉向使用CS SD <b class='flag-5'>NAND</b>:為什么必須加入緩存(Cache)<b class='flag-5'>機制</b>?

    從NOR FlashNAND Flash和SD NAND,從底層結構到應用差異

    (XIP:Execute In Place)   低延遲隨機讀取   但這一結構占芯片面積大,因此 NOR 容量往往較小、成本較高,順序讀寫速度慢,隨機寫入速度也不快。   2)NAND Flash:串聯
    發表于 12-08 17:54

    NAND Flash的基本原理和結構

    NAND Flash是什么?NAND Flash(閃存)是一種非易失性存儲器技術,主要用于數據存儲。與傳統的DRAM或SRAM不同,NAND
    的頭像 發表于 09-08 09:51 ?7033次閱讀
    <b class='flag-5'>NAND</b> <b class='flag-5'>Flash</b>的基本原理和<b class='flag-5'>結構</b>

    東芯半導體:強化SLC NAND Flash技術優勢,擁抱可穿戴、汽車等新機會

    NOR Flash等產品廣泛應用于物聯網、汽車電子、可穿戴、安防監控等領域。 ? 東芯聚焦利基型存儲,構建了六大產品結構。包括,SPI NAND Flash,可提供單顆粒芯片設計的串
    的頭像 發表于 09-04 15:38 ?5720次閱讀
    東芯半導體:強化SLC <b class='flag-5'>NAND</b> <b class='flag-5'>Flash</b>技術優勢,擁抱可穿戴、汽車等新機會

    什么是Flash閃存以及STM32使用NAND Flash

    NAND 文章目錄 NAND 一、FLASH閃存是什么? 二、SD NAND Flash 三、STM32例程 一、
    發表于 07-03 14:33

    如何驗證CAN控制器的錯誤響應機制?

    CAN節點的穩定性、可靠性和安全性得益于其強大的錯誤管理機制。上一篇文章我們介紹了CAN控制器的錯誤管理機制的工作原理。本文將基于其工作原理及ISO16845-1:2016標準,為大家
    的頭像 發表于 04-30 18:24 ?853次閱讀
    如何驗證CAN控制器的<b class='flag-5'>錯誤</b>響應<b class='flag-5'>機制</b>?

    兆易創新推出GD5F1GM9系列高速QSPI NAND Flash

    中國北京(2025 年4 月15 日) —— 業界領先的半導體器件供應商 兆易創新 GigaDevice (股票代碼 603986)宣布推出GD5F1GM9系列高速QSPI NAND Flash
    發表于 04-22 10:23 ?1649次閱讀
     兆易創新推出GD5F1GM9系列高速QSPI <b class='flag-5'>NAND</b> <b class='flag-5'>Flash</b>

    兆易創新推出GD5F1GM9系列高速QSPI NAND Flash

    今日,兆易創新宣布推出GD5F1GM9系列高速QSPI NAND Flash,該系列以其突破性的讀取速度和創新的壞塊管理(BBM)功能,可有效解決傳統SPI NAND Flash響應速
    的頭像 發表于 04-16 13:50 ?1429次閱讀

    存儲技術探秘 NAND Flash vs NOR Flash:藏在芯片里的&quot;門道之爭&quot;

    門電路玄機 NOR Flash:Intel 1988 年革命性突破,終結 EPROM/EEPROM 壟斷時代 NAND Flash:東芝 1989 年發布,開創 "低成本比特" 存儲新紀元 共性特征
    的頭像 發表于 03-18 12:06 ?1468次閱讀

    NAND Flash與SD NAND的存儲扇區架構差異

    NAND Flash?和?SD卡(SD NAND)的存儲扇區分配表都是用于管理存儲設備中扇區的分配信息。它們記錄了哪些扇區已被使用、哪些是空閑的,以及文件或數據與扇區的對應關系,以便實現數據的準確讀寫和存儲空間的有效管理。
    的頭像 發表于 03-13 15:20 ?1883次閱讀
    <b class='flag-5'>NAND</b> <b class='flag-5'>Flash</b>與SD <b class='flag-5'>NAND</b>的存儲扇區架構差異

    Nand flash 和SD卡(SD NAND)存儲扇區分配表異同

    NAND Flash 和 SD卡(SD NAND)的存儲扇區分配表在原理上有相似之處,但由于二者的結構和應用場景不同,也存在一些差異。以下是它們的異同點和用法介紹:相同點: 基本功
    發表于 03-13 10:45