国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一種關于FPGA的兩種誤碼儀實現方法設計

電子工程師 ? 來源:微型機與應用 ? 作者:劉浩,劉睿強,盧 ? 2021-04-07 11:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘 要: 設計了一種基于EPF10KRC208-4的誤碼儀,該設計充分利用了FPGA強大的可編程能力和豐富的資源,以及軟件開發平臺Quartus Ⅱ的完備功能,具有體積小巧、攜帶方便、測量精確等優點。其核心部分分別采用了逐位比較法和移位寄存器法,并在仿真過程中設置了多種誤碼情況進行對比。最后,根據仿真結果分析了方案的可行性和兩種方法的優缺點。

自20世紀下半葉以來,信息技術的飛速發展在軍事領域掀起了軍事變革的浪潮,使武器裝備、作戰模式和作戰理論的本質發生了深刻變化。信息技術促進了衛星通信、光纖通信等現代通信手段與現代偵查監視系統、計算機網絡和武器控制的結合,實現了情報、通信、指揮與控制一體化的情報指揮控制系統(C3I系統)正改變著傳統的作戰模式,使戰爭形態由機械化戰爭轉變為信息化戰爭。

隨著通信技術的不斷發展,數字通信正在逐步取代模擬通信成為主要的通信方式。而誤碼是影響數字通信系統最重要的因素,因為誤碼直接破壞了信息傳遞的正確性。然而在信息化戰場上,存在各種各樣復雜的干擾,人為干擾如雷達波、各種電器開關通斷產生的短脈沖等的電磁波,敵方的電子干擾、各種干擾彈、機動馬達和炮擊爆炸等電磁輻射,還有非人為的雷電、宇宙輻射、鄰近通信系統等的干擾,這些干擾往往是導致信道產生誤碼的最重要因素。

為了正確地評估戰場環境下通信系統的性能,本文研究了基于FPGA的誤碼儀設計,采用FPGA使設計具有結構小巧,攜帶方便等優點,其核心部分的設計分別采用了逐位比較法和移位寄存器法。

1 基本原理

設計過程中FPGA開發環境采用Altera公司的開發軟件Quartus Ⅱ 9.0,它集成邏輯分析、功率分析、時序優化和EDA工具等功能,使設計變得十分簡潔。

1.1 逐位比較法的基本原理

pIYBAGBtIXOAfoOlAABRX60W9z8252.png

逐位比較法誤碼儀示意圖如圖1所示,誤碼儀由發送和接收兩部分組成[3]。發送部分由碼型發生器組成,Select為測試碼類型選擇輸入,接收部分由時鐘同步器、本地碼產生器、逐位比較器和誤碼統計模塊組成。

其原理為:在低頻時鐘CLK1的驅動下,將碼型發生器生成的測試碼m序列輸入到被測信道,然后由接收端接收,并提取時鐘同步器進行時鐘同步。在8倍高頻時鐘CLK8的驅動下,提取數據流的時鐘信號。時鐘同步完成后,位同步器輸出頻率同CLK1的同步時鐘CLK一致,其上升沿對準接收數據的中間部分,以保證接收數據的正確性。

m序列經過被測信道后,進入接收端的本地碼產生器和逐位比較器。接收端把接收到的m序列前N個碼元(N為m序列發生器級數)對本地碼產生器進行灌碼,并把所灌碼作為本地產生器的初值。本地碼產生器的結構與發送端的碼型發生器結構相同,因此,如果所灌碼正確,就可以產生與發送端完全一致的m序列,該序列與接收到的數據在逐位比較器中進行逐位比較。

如果測試數據在傳輸中有誤碼,則在逐位比較過程中可以檢測出來。逐位比較器將檢測到的誤碼信號傳輸給誤碼統計模塊,該模塊的功能是進行誤碼數累計,累計的數據傳送給計算顯示模塊。當一段時間內誤碼數量超過所設上限,則該模塊給出失步信號LostSyn,說明此時系統失步,統計的誤碼數據無效,需重新同步。失步信號LostSyn使本地碼產生器重新進行灌碼,并產生新的本地序列。后續步驟同上。

1.2 移位寄存器法的基本原理

o4YBAGBtIL-Ae-sRAABPriSgetI558.png

移位寄存器法誤碼儀的示意圖如圖2所示,誤碼儀的設計也包括發送部分和接收部分。發送部分由碼型發生器組成,接收部分由時鐘同步器、誤碼檢測器和誤碼統計模塊組成。碼型發生器與上一種方法工作方式不同,在同一次測試中要先后產生兩種碼型,先產生時鐘同步碼,再產生m序列。時鐘同步碼只用于接收端時鐘提取,時鐘同步器工作原理與第一種方法相同。時鐘同步后時鐘同步器發出Syn信號通知碼型發生器產生m序列,這樣可以避免測試數據的丟失,保證誤碼檢測的正確性。

該方法的最大特點是用一個誤碼檢測器代替了上一種方法的本地碼產生器和逐位比較器。當時鐘同步后,m序列經過被測信道直接進入接收端的誤碼檢測模塊進行誤碼檢測,而不需要再產生本地碼,這種設計方法的優點是抗干擾能力更強,設計也簡單;缺點是占用FPGA資源多,耗用83%的邏輯單元,設計多種碼型時占用資源更是明顯增多。而逐位比較法對FPGA資源要求不高,僅占13%的邏輯單元,容易實現多種碼型測試。誤碼統計模塊的工作原理與前一種方法相同。

2 設計方法

2.1 逐位比較法的設計方法

pIYBAGBtIN-AUNCMAAAOvFQ38IY627.png

碼型發生器模型圖如圖3所示,其核心為m序列發生器。其中,CLK1為產生測試數據的基準時鐘;Select為碼型選擇輸入端,在這里設計了兩種碼型,通過控制Select端狀態來實現測試碼型的切換;ErrorIN為手動誤碼輸入端,該端連接一個按鈕,按一次按鈕產生一個誤碼;DATA為數據輸出端口

pIYBAGBtIPiALRXwAAAO6zfCLpA500.png

圖4為時鐘同步器模型,其核心為一個抽樣電路。CLK8為8倍高頻時鐘輸入端,DataIN為數據輸入端,SynCLK為同步時鐘輸出端,Syn為時鐘同步標志位。設計的方法為:數據輸入端DataIN作為抽樣電路的控制端,高電平時抽樣電路工作,在一個周期內抽樣電路需進行3點抽樣,當輸入數據的寬度無法滿足3點抽樣時,視為干擾,繼續進行時鐘同步搜索。當3點抽樣皆為高電平時,才視為正常數據,使該模塊輸出同步時鐘和時鐘同步標志位。該同步時鐘作為接收端后續電路的時鐘信號。

o4YBAGBtIQiAIfmcAAAOpZPrDg0253.png

圖5為本地碼產生模塊模型圖,其核心為灌碼電路設計和m序列發生器。CLK為時鐘輸入端(后續模塊相同),DataIN為數據輸入端,Reset為復位端,DATA為本地碼輸出端。灌碼電路設計的關鍵是,在進行灌碼時,將m序列發生器(最長線型反饋移位寄存器)的循環回路斷開,使其成線性移位寄存器;當灌碼完成后,將m序列發生器循環回路接通,此后,DataIN輸入的數據無效,即可按照所灌初值自行產生m序列。當出現失步或者手動復位時,復位信號從Reset端輸入使該模塊重新進行灌碼操作。

pIYBAGBtIR2AEPiMAAALu1BeI5I739.png

圖6所示為逐位比較器模型圖,其核心為一個異或門和相應的時延電路。其中A為本地碼輸入端;B為接收數據的輸入端,其在內部需要經過一定的時延,再跟A端數據接到異或門;EN為使能端。若出現誤碼,則在某時刻B端的碼元跟A端的碼元相異,經過異或門后輸出一個高電平,其他相同的碼元經過異或運算后輸出為低電平,這樣就能判別誤碼的情況了。Q即為誤碼輸出端,高電平表示有誤碼,一個時鐘的高電平表示有一個誤碼。

pIYBAGBtIS6AW6YFAAAPD6d3hZ0284.png

圖7為誤碼統計模塊模型圖,其核心為高電平到窄脈沖的轉換電路和誤碼計數電路。其中ErrorIN為誤碼信號輸入端,其在內部經過轉換電路轉換為窄脈沖信號;LostSyn為失步信號輸出端;Z[16..1]為誤碼統計數據輸出端。在給定時間內誤碼數量達到上限,則給出失步信號。失步信號通過一個8位計數器給出,該計數器8位輸出連接到一個8位與非門,通過改變連接方法可以設置0~255的任何一個定時值。另外,在其內部設計一個清零電路,清零周期即為所設時間段,每個周期結束時的一個時鐘清零電平將計數器清零,以保證每個周期從零計數。誤碼數據統計器為16位計數器。

2.2 移位寄存器法的設計方法

移位寄存器法的時鐘同步器和誤碼統計模塊的設計方法與上一種方法相同。下面僅介紹一下碼型發生器和誤碼檢測器的設計。

pIYBAGBtITuAZarJAAAOaMXwKKs456.png

圖8為碼型發生器模型圖,其核心為m序列發生器和方波發生器。其模型圖跟逐位比較法的不同之處在于輸入端沒有Select端,而有Syn端。Syn信號來自時鐘同步器的同步標志位Syn。該輸入通過控制一個開關電路來達到切換方波發生器和m序列發生器的目的。由于移位寄存器設計方法耗用資源多,不適合設計多種碼型,這里僅設計了一種m序列發生器,所以沒有Select端。當然,如果不考慮成本,也可以設計多種碼型。

pIYBAGBtIUqAbV8fAAATieXjF70419.png

圖9為誤碼檢測器模型圖,其核心為一個串入并出移位寄存器和一個并入串出移位寄存器。其中,DataIN為數據輸入端,STLD為并入串出移位寄存器的移位加載端,Error為誤碼輸出端。

pIYBAGBtIVeAXGH-AABBXPWP2zg312.png

圖10為誤碼檢測器設計思路示意圖。m序列每一周期的排列規則是固定不變的,即每個周期中的對應位都是相同的。移位寄存器法就是利用了這種周期性。假設該方法設計的碼型為511碼,又設每個周期的第20~24位的排列是“11001”,則移位寄存器對應位設計如圖10所示。按照這種設計方法,當一個周期的511個碼元正好出現在SREG1的輸出端口上時,如果傳輸的碼元無誤碼,則SREG2的輸入端口全是低電平,否則,對應的高電平即為誤碼,此時給STLD端口一個低電平,則將SREG1的511個輸出數據經過上述處理后加載到SREG2。SREG2在CLK的驅動下,將加載進來的數據從Error端口串行輸出,高電平即代表誤碼。

3 仿真分析

下面利用Quartus Ⅱ開發平臺對上述兩種方法在給定多種條件下進行時序仿真,并進行分析。

pIYBAGBtIAGASL0-AAHRGQ9qJb0408.png

圖11、圖12所示是在沒有手動加入誤碼的情況下(即ErrorIN為低電平)兩種方法的仿真截圖,所用碼型皆為511碼,所用時鐘頻率相同,分別在兩個不同的時間段進行了截取。從圖11、圖12可以看出,逐位比較法在時間t=499.0 ns處完成了時鐘同步,移位寄存器法在時間t=500 ns處完成了時鐘同步,在所給時間段內,兩種方法的誤碼輸出皆為低電平。對于移位寄存器法,在時間t=205.275 ?滋s處移位加載端STLD加載有效,把一個周期的511個碼元經過處理后同時加載到SREG2,此后每隔一個周期就給出一個加載有效信號。

o4YBAGBtH-yARenXAAHXkbnqlFA545.png

圖13、圖14所示是手動加了一個誤碼的情況下兩種方法的仿真截圖,碼型和頻率同前,分別在3個不同時間段進行了截取。由圖13、圖14可以看出,在時鐘同步之后,ErrorIN有一段高電平,此操作即給測試碼手動加入了一個誤碼。在此必須注意,加入的誤碼是落在測試碼的前9個碼元之內的。對于逐位比較法,這種誤碼將會使逐位比較法灌碼碼元出現誤碼。如圖13所示,在時間t=10.45 ?滋s之后連續出現了誤碼,直到t=108.85 ?滋s誤碼數在設定時間內達到了上限,系統判斷為失步并給出LostSyn信號后,又重新進行灌碼等一序列操作,才使誤碼數歸零,繼續進行測試。而逐位比較法則可以正確地檢測出誤碼。

o4YBAGBtH7eAGmceAAHMiCV1xF0877.png

圖15、圖16也是手動加了一個誤碼的情況下兩種方法的仿真截圖,截取了兩個時間段。與前一仿真相比,所給條件唯一不同就是加入的誤碼落在測試碼的前9個碼元之外,即逐位比較法首次灌碼碼元正確。由圖15、16中可以看出,在給定條件下,兩種方法都沒有出現失步現象,而且都能正確檢測出誤碼信息。結果說明,逐位比較法能否正確檢測出誤碼,取決于所灌碼元正確與否,也即抗干擾能力差,如果出現連續的灌碼碼元誤碼,則也會連續出現失步現象。而移位寄存器法不會出現這個問題。

通過對誤碼儀兩種實現方法的設計、仿真與分析可以看出,逐位比較法耗用邏輯單元少,擴展性能也好,適合設計多種PN碼的測試。但它的抗干擾能力也相對較差,一旦灌碼碼元出現誤碼,則后續測試會出現一連串誤碼,導致測試結果錯誤,直到系統判斷為失步,才能再次進行灌碼操作,重新測試。而移位寄存器法的抗干擾能力好,但耗用資源多,不適合多種PN碼測試的設計。結果表明,兩種方法都是可行的,但各有優缺點,在實踐中可以根據實際需求進行選擇。

參考文獻

[1] 樊昌信,曹麗娜。通信原理(第六版)[M]。北京:國防工業出版社,2006.

[2] 褚振勇,齊亮,田紅心,等.FPGA設計及應用[M]。西安:西安電子科技大學,2006.

[3] 李斌。基于FPGA的誤碼儀的研究與設計[D]。武漢:武漢理工大學,2006.

[4] 吳繼華,王誠.Altera FPGA/CPLD設計(初級篇)[M]。北京:人民郵電出版社,2005.

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636282
  • EDA工具
    +關注

    關注

    5

    文章

    276

    瀏覽量

    34019
  • 開發軟件
    +關注

    關注

    1

    文章

    27

    瀏覽量

    13391
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    TVS vs TSS 兩種保護機制的深度博弈

    在現代電子設備日益精密、工作環境愈發復雜的背景下,電路安全問題尤其是雷擊和瞬態過壓(Surge)防護,已成為產品設計中不可忽視的重要環節。其中,TVS(瞬態電壓抑制器)與TSS(晶閘管浪涌抑制器)是兩種廣泛應用的浪涌保護器件。盡管二者均服務于同目標——保障電路
    的頭像 發表于 02-12 15:23 ?682次閱讀
    TVS vs TSS <b class='flag-5'>兩種</b>保護機制的深度博弈

    兩種電流檢測電路設計方案 高側 低側 最高耐壓90V

    常用的電流檢測電路有兩種一種是低壓側電流檢測,另一種是高壓側電流檢測。 實現方法兩種電流檢
    的頭像 發表于 11-24 16:16 ?1160次閱讀
    <b class='flag-5'>兩種</b>電流檢測電路設計方案 高側 低側 最高耐壓90V

    用PLC實現卷徑計算的兩種算法

    卷徑計算,是動態計算如鋼卷,紙卷等存料量的一種方法,它是實現張力控制和自動充放料、以及甩尾控制的重要前提。卷徑計算目前主流的方法兩種一種
    的頭像 發表于 11-14 16:54 ?2078次閱讀
    用PLC<b class='flag-5'>實現</b>卷徑計算的<b class='flag-5'>兩種</b>算法

    負壓法 vs 正壓法:手機外殼氣密性檢測兩種核心技術

    的手機外殼氣密性檢測主要采用兩種核心技術:負壓法和正壓法。二者各有優劣,適用于不同的生產需求和檢測場景。正壓法是通過向手機外殼內部充入定壓力的氣體(通常為潔凈空
    的頭像 發表于 11-05 16:19 ?485次閱讀
    負壓法 vs 正壓法:手機外殼氣密性檢測<b class='flag-5'>儀</b>的<b class='flag-5'>兩種</b>核心技術

    ADI GMSL技術兩種視頻數據傳輸模式的區別

    本文深入介紹GMSL技術,重點說明用于視頻數據傳輸的像素模式和隧道模式之間的差異。文章將闡明這兩種模式之間的主要區別,并探討成功實施需要注意的具體事項。
    的頭像 發表于 10-10 13:49 ?2320次閱讀
    ADI GMSL技術<b class='flag-5'>兩種</b>視頻數據傳輸模式的區別

    兩種TVS有啥不同?

    當我們查看TVS二極管的規格書,常會看到有以下兩種種引腳功能標識圖:對于初學者,看到感到疑惑,他們樣嗎?他們有啥區別?為啥有的個尖頭往外,陽極連在起,有的
    的頭像 發表于 09-15 20:27 ?799次閱讀
    這<b class='flag-5'>兩種</b>TVS有啥不同?

    兩種散熱路徑的工藝與應用解析

    背景:兩種常見的散熱設計思路 在大電流或高功率器件應用中,散熱和載流能力是PCB設計中必須解決的難題。常見的兩種思路分別是: 厚銅板方案:通過整體增加銅箔厚度(如3oz、6oz甚至更高),增強導熱
    的頭像 發表于 09-15 14:50 ?784次閱讀

    CMOS 2.0與Chiplet兩種創新技術的區別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創新技術站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強” 的問題,但思路卻大相徑庭。
    的頭像 發表于 09-09 15:42 ?1018次閱讀

    一種基于PWM的電壓輸出DAC電路設計

    誤差的方法,論文給出了兩種從PWM到0~5V電壓輸出的電路實現方法,第2電路具有很高的轉換精度。 純分享帖,點擊下方附件免費獲取完整資
    發表于 08-04 14:58

    貼片晶振中兩種常見封裝介紹

    貼片晶體振蕩器作為關鍵的時鐘頻率元件,其性能直接關系到系統運行的穩定性。今天,凱擎小妹帶大家聊聊貼片晶振中兩種常見封裝——金屬面封裝與陶瓷面封裝。
    的頭像 發表于 07-04 11:29 ?1257次閱讀
    貼片晶振中<b class='flag-5'>兩種</b>常見封裝介紹

    兩種感應電機磁鏈觀測器的參數敏感性研究

    (MRAS)轉速估算對參數的敏感性。 純分享帖,需要者可點擊附件免費獲取完整資料~~~*附件:兩種感應電機磁鏈觀測器的參數敏感性研究.pdf【免責聲明】本文系網絡轉載,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請第時間告知,刪除內容!
    發表于 06-09 16:16

    銣原子鐘與CPT原子鐘:兩種時間標準的區別

    在物理學的世界中,精密的時間測量是至關重要的。這就需要個高度準確且穩定的時間標準,這就是原子鐘。今天我們將探討兩種重要的原子鐘:銣原子鐘和CPT原子鐘,以及它們之間的主要區別。首先,我們來了解
    的頭像 發表于 05-22 15:49 ?734次閱讀
    銣原子鐘與CPT原子鐘:<b class='flag-5'>兩種</b>時間標準的區別

    UHV-312變壓器繞組變形測試(二合)操作使用

    變壓器繞組變形測試具有頻率響應法和低電壓短路阻抗法兩種測試方法,用兩種不同的方法對電力變壓器繞組進行測量,全面反映變壓器的繞組特性,更加準
    發表于 05-14 15:48 ?0次下載

    一種分段氣隙的CLLC變換器平面變壓器設計

    ,變壓器的制作方法兩種是采用分立磁芯,二是采用只磁芯,前者不利于功率密度的提升,同時寄生參數和成本較高。為了保證變換器的性能,因此采用平面變壓器,將在
    發表于 03-27 13:57

    一種永磁電機用轉子組件制作方法

    一種永磁電機所使用的轉子組件,是由磁鋼與芯軸組裝而成,產品工作轉速80 000 r /mi n,磁鋼相對于芯軸的同軸度要小于O.015 mm。現有的裝配方法是:先在芯軸端面制作中心孔,然后直接
    發表于 03-25 15:20