国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

談談電源完整性仿真的必要性

電磁兼容EMC ? 來源:電子工程網 ? 作者:電子工程網 ? 2020-12-07 10:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電源完整性(PI,Power Integrity)就是為板級系統提供一個穩定可靠的電源分配系統(PDS)。實質上是要使系統在工作時,電源、地噪聲得到有效的控制,在一個很寬的頻帶范圍內為芯片提供充足的能量,并充分抑制芯片工作時所引起的電壓波動、輻射及串擾。

本文將主要談談電源完整性仿真的必要性。

隨著超大規模集成電路工藝的發展,芯片工作電壓越來越低,而工作速度越來越快,功耗越來越大,單板的密度也越來越高,因此對電源供應系統在整個工作頻帶內的穩定性提出了更高的要求。電源完整性設計的水平直接影響著系統的性能,如整機可靠性,信噪比與誤碼率,及EMI/EMC等重要指標。板級電源通道阻抗過高和同步開關噪聲SSN過大會帶來嚴重的電源完整性問題,這些會給器件及系統工作穩定性帶來致命的影響。PI設計就是通過合理的平面電容、分立電容、平面分割應用確保板級電源通道阻抗滿足要求,確保板級電源質量符合器件及產品要求,確保信號質量及器件、產品穩定工作。

電源完整性PI與信號完整性SI的相互影響:從整個仿真領域來看,剛開始大家都把注意力放在信號完整性上,但是實際上電源完整性和信號完整性是相互影響相互制約的。電源、地平面在供電的同時也給信號線提供參考回路,直接決定回流路徑,從而影響信號的完整性;同樣信號完整性的不同處理方法也會給電源系統帶來不同的沖擊,進而影響電源的完整性設計。所以對電源完整性和信號的完整性地融會貫通是很有益處的。設計工程師在掌握了信號完整性設計方法之后,充實電源完整性設計知識顯得很有必要。

電源完整性研究的內容:電源完整性仿真的內容很多,但主要的幾個方面如下:

1:板級電源通道阻抗仿真分析,在充分利用平面電容的基礎上,通過仿真分析確定旁路電容的數量、種類、位置等,以確保板級電源通道阻抗滿足器件穩定工作要求。

2:板級直流壓降仿真分析,確保板級電源通道滿足器件的壓降限制要求。

3:板級諧振分析,避免板級諧振對電源質量及EMI的致命影響等。

電源分配系統(PDS):上圖是一張經典的電源分配系統特性 圖,相信大家都比較熟悉。從這個圖里面,我們可以將整個電源頻段分成幾部分。在低頻段,電源噪聲主要靠電源轉換芯片VRM來濾波。在幾MHZ到幾百MHZ的頻段,電源噪聲主要是由板級分立電容和PCB的電源地平面對來濾波。在高頻部分,電源噪聲主要是由PCB的電源地平面對和芯片內部的高頻電容來濾波。我們在做仿真的時候,對低頻和高頻部分的仿真精度都還不準確,真正有意義的頻段主要還是在幾MHZ到幾百MHZ這個頻段。

目標阻抗Ztarget

該聊聊大家都很熟悉的目標阻抗Ztarget了。筆者認為,這個目標阻抗是電源完整性仿真里的一個有用但不精確的標準。


大家都知道,電源測試的時候,主要是測試紋波,噪聲,但是業界目前還很難通過軟件進行時域的紋波噪聲仿真(一些大公司已經通過測試來建立芯片的噪聲模型, 然后用這個模型直接仿真,得到的結果就是電源噪聲,但目前還處于探索階段,沒有推廣使用),而是仿真電源分配系統的電源阻抗,他們的關系可以通過V=R/I來聯系。因此如果還是仿真阻抗曲線的話,測試與仿真不能形成閉環。

在衡量這個阻抗曲線是否能滿足要求的時候,使用了這個目標阻抗的標準,但是仔細想想,這個標準還是有很多問題的,比如:這里的電流多大合適?實際的單板功耗是一個動態功耗,是不端的變的。在單板的整個頻段范圍里,使用統一的目標阻抗值,肯定也是不合理的,應該是各個頻段,標準不一樣。

雖然有這些問題存在,但這個標準還是很有用的,可以通過這個標準衡量電源平面的好壞。就如目前的時序計算,大家基本上都是通過公式對時序進行計算,就是所 謂的靜態時序分析。雖然這個靜態時序分析對電源波動,ISI,SSN等問題考慮不周到,也就是說計算結果不準確,但用來衡量接口時序還是很有用的。因此筆 者認為,目標阻抗是一個有用而不準確的標準。

關于電容的資料很多,這里只做簡單介紹,下次將介紹在PI仿真里面很重要的平面板電容。

電容不僅僅是電容:在頻率很高時,電容不能再被當作一個理想的電容看,而應該充分考慮到它的寄生參數效應,通常電容的寄生參數為ESR,ESL。串聯的RLC電路在f處諧振。其曲線如下圖。圖中f為串聯諧振頻率(SRF),在f之前為容性,而在f之后,則為感性,相當一個電感,所以在選擇濾波電容時,必須使電容器工作在諧振頻率之前。

在仿真的時候,由于目前VRM的模型基本上是不準確的,低頻的濾波靠DC/DC電源轉換芯片來完成,一般300K以下的低頻阻抗曲線是不準確地。頻率范圍的上限一般取信號的截止頻率fknee=0.35 /Trrise,其中Trise為信號上升時間。

但是也要明白一點,如果你只是做板級電源完整性仿真,最多考慮到1G就可以了,因為大于1G以后,要靠芯片內部的電容來濾波,在做板級仿真的時候,沒有芯 片內部的模型,所以高頻部分的仿真也是不準確的。當然了,如果您有芯片內部的信息,也可以用SIWAVE等軟件做DIE-PACKAGE-BOARD的協 同仿真,高頻部分也就準確了。

因此很多情況下,低頻仿真不出電源負反饋、高頻仿真不出芯片內電容, 我們不要把仿真的結果當做絕對值,可以把它當作是相對值,通過去耦電容的選擇和放置、電源和地平面的分割等方法來優化阻抗。祝愿各位在做仿真的時候能靈活運用。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 旁路電容
    +關注

    關注

    7

    文章

    179

    瀏覽量

    25602
  • 仿真
    +關注

    關注

    54

    文章

    4466

    瀏覽量

    138069
  • 電源完整性
    +關注

    關注

    9

    文章

    225

    瀏覽量

    21925

原文標題:PCB設計:談談電源完整性仿真的必要性(20201201)

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Wisim DC電源完整性EDA物理驗證仿真工具介紹

    Wisim DC是一款高效、高性能的平臺級電源完整性EDA物理驗證仿真工具。可快速診斷IC封裝和系統級板圖內的設計缺陷和電源管理風險,通過定位板圖中的“熱點”,自動優化VRM感應線位置
    的頭像 發表于 09-26 15:57 ?602次閱讀
    Wisim DC<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>EDA物理驗證<b class='flag-5'>仿真</b>工具介紹

    PCB電源完整性的雙面視角

    雖然和高速先生合作了很多電源仿真項目,但是我始終沒弄明白:為什么我提的需求是電源滿足3%的時域噪聲要求,他們卻給我仿真的是頻域的PDN阻抗呢?
    的頭像 發表于 09-04 13:46 ?450次閱讀
    PCB<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的雙面視角

    什么是信號完整性

    電子發燒友網站提供《什么是信號完整性?.pdf》資料免費下載
    發表于 07-09 15:10 ?1次下載

    是德DSOX1204A示波器在電源完整性測試中的關鍵優勢

    電源完整性(Power Integrity, PI)是電子設備設計中至關重要的一環,直接影響系統的穩定性、可靠和能效。隨著電子設備向高頻化、高功率密度方向快速發展,電源
    的頭像 發表于 06-24 12:01 ?601次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試中的關鍵優勢

    了解信號完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美編輯 隨著支持人工智能 (AI) 的高性能數據中心的興起,信號完整性 (SI) 變得至關重要,這樣才能以更高的速度傳輸海量數據。為確保信號完整性
    的頭像 發表于 05-25 11:54 ?1312次閱讀
    了解信號<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    前言 在這一期的Samtec虎家大咖說節目中,Samtec信號完整性(SI)和電源完整性(PI)專家Scott McMorrow、Rich Mellitz和Istvan Novak回答了觀眾的提問
    發表于 05-14 14:52 ?1169次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發表于 05-13 14:41

    各種常用電路模塊設計原則:電源完整性

    課題內容 v 電源完整性設計(文檔) v 疊層設計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內容有幫助可以關注、點贊、評論支持一
    發表于 05-08 16:30

    信號完整性測試基礎知識

    在當今快速發展的數字時代,高速傳輸已成為電子設備的基本要求。隨著數據傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統設計的基石
    的頭像 發表于 04-24 16:42 ?4033次閱讀
    信號<b class='flag-5'>完整性</b>測試基礎知識

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    電源完整性(Power Integrity, PI)測試在現代電子系統設計中至關重要。隨著電子設備對電源質量的要求越來越高,電源噪聲和瞬態變化對系統性能的影響愈發顯著。本文將詳細介紹如
    的頭像 發表于 04-23 16:51 ?893次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應用

    。 與信號完整性是指信號在傳輸線上的質量相對應,電源完整性是指高速電路系統中電源和地的質量。它在對高速電路進行仿真時,往往會因信號參考層的不
    發表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設計日益復雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統可靠的重要評估指標。電源完整性測試旨
    的頭像 發表于 04-15 14:45 ?758次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    技術資訊 | 信號完整性測試基礎知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數據并加以分析。在理想的工作流程中,還會仿真信號完整性指標,并將其與實際測量值進行比較。信號完整性測試只能檢查特定的結構,通常需要在
    的頭像 發表于 04-11 17:21 ?2191次閱讀
    技術資訊 | 信號<b class='flag-5'>完整性</b>測試基礎知識

    晶體管柵極多晶硅摻雜的原理和必要性

    本文介紹了多晶硅作為晶體管的柵極摻雜的原理和必要性
    的頭像 發表于 04-02 09:22 ?2666次閱讀
    晶體管柵極多晶硅摻雜的原理和<b class='flag-5'>必要性</b>

    電源完整性理論基礎

    的波動往往會給系統帶來致命的影響,于是人們提出了新的名詞:電源完整性,簡稱 PI(power integrity)。其實,PI 和 SI 是緊密聯系在一起的,只是以往的 EDA 仿真工具在進行信號
    發表于 03-10 17:15