国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

晶振相鄰層挖空是如何控制寄生電容Cp的呢?

汽車電子工程知識體系 ? 來源:汽車電子硬件設計 ? 作者:汽車電子硬件設計 ? 2020-11-17 14:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

晶振有兩個比較重要的參數,頻偏和溫偏,單位都是PPM,通俗說,晶振的標稱頻率不是一直穩定的,某些環境下晶振頻率會有誤差,誤差越大,電路穩定性越差,甚至電路無法正常工作。

所以在PCB設計時,晶振的layout顯得尤其的重要,有如下幾點需要注意。

兩個匹配電容盡量靠近晶振擺放。

晶振由石英晶體構成,容易受外力撞擊或跌落的影響,所以在布局時,最好不要放在PCB邊緣,盡量靠近芯片擺放。

晶振的走線需要用GND保護好,并且遠離敏感信號RF、CLK信號以及高速信號。

在一些晶振的PCB設計中,相鄰層挖空(凈空)或者同一層和相鄰層均凈空處理,第三層需要有完整的地平面,這么做的原因是維持負載電容的恒定。

晶振負載電容的計算公式是:

CL=C1*C2/(C1+C2)+Cic+Cp

Cic為集成電路內部電容,Cp為PCB板的寄生電容,寄生電容過大,將會導致負載電容偏大,從而引起晶振頻偏,這個時候減小匹配電容C1和C2可能會有所改善,但這也是治標不治本的措施。

晶振相鄰層挖空是如何控制寄生電容Cp的呢?

電容的物理公式是:C=εS/4πKd,即晶振焊盤與鄰近地平面之間的面積S和距離d均會影響寄生電容大小,因為面積S是不變的,所以影響寄生電容的因素只剩下距離d,通過挖空晶振同一層的地和相鄰層的地,可以增大晶振焊盤與地平面之間的距離,來達到減小寄生電容的效果。

電容容值和物理量之間的關系

簡單畫了一個圖示,如下一個4層板,晶振放在Top層,將Top層和相鄰層凈空之后,晶振相對于地平面(L3),相比較沒有凈空之前,這個距離d是增大的,即寄生電容會減小。

晶振的L1和L2層均凈空處理

晶振的擺放需要遠離熱源,因為高溫也會影響晶振頻偏。

我們知道晶振附近相鄰地挖空處理,一方面是為了維持負載電容恒定,另一方面很大原因是隔絕熱傳導,避免周圍的PMIC或者其他發熱體的熱透過銅皮傳導到晶振,導致頻偏,故意凈空不鋪銅,以隔絕熱的傳遞。

為什么溫度會影響晶振頻率呢?

當晶振加熱或者降低到某個溫度后再降到常溫,與最初在常溫下測試通常情況下會有一定的變化,這是因為晶體的熱滯后現象,帶溫度補償的TCXO相對來說精度會好不少,可以有效解決晶體溫漂,但一般TCXO都是M以上級別較多,KHz的很少,受限于生產工藝。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424243
  • 晶振
    +關注

    關注

    35

    文章

    3564

    瀏覽量

    73439
  • 貼片晶振
    +關注

    關注

    0

    文章

    389

    瀏覽量

    7689

原文標題:10年老司機傾囊相授,貼片晶振的PCB layout需要注意哪些?

文章出處:【微信號:QCDZYJ,微信公眾號:汽車電子工程知識體系】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    什么是的雜散電容?

    什么是的雜散電容?的雜散電容,也叫做寄生電容
    的頭像 發表于 11-13 18:13 ?417次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>振</b>的雜散<b class='flag-5'>電容</b>?

    有源不起的原因深度分析與排查方案

    異常 ? ? VCC/GND 虛焊、氧化;電壓低于最小工作值;VCC 未并去耦電容(推薦 0.1μF+10μF)或電容
    的頭像 發表于 10-23 17:58 ?2.4w次閱讀
    有源<b class='flag-5'>晶</b><b class='flag-5'>振</b>不起<b class='flag-5'>振</b>的原因深度分析與排查方案

    HCI杭電子-技術篇:外掛負載電容負載關系

    在電子電路中,是最常見的時鐘源之一。為了使正常起并穩定運行,必須根據其負載電容(Loa
    的頭像 發表于 09-05 14:41 ?1144次閱讀
    HCI杭<b class='flag-5'>晶</b>電子-技術篇:<b class='flag-5'>晶</b><b class='flag-5'>振</b>外掛負載<b class='flag-5'>電容</b>與<b class='flag-5'>晶</b><b class='flag-5'>振</b>負載關系

    的 “負載電容” 到底是什么

    負載電容,到底是什么? 負載電容,簡單來說,是指的兩條引線連接IC塊內部及外部所有有效電容之和,我們可以將其看作
    的頭像 發表于 07-25 16:26 ?1065次閱讀

    壓控如何控制頻率

    壓控通過外加電壓控制變容二極管的電容值,進而調節諧振回路的諧振頻率,實現頻率的精確控制。
    的頭像 發表于 07-18 09:24 ?1262次閱讀
    壓控<b class='flag-5'>晶</b><b class='flag-5'>振</b>如何<b class='flag-5'>控制</b>頻率

    如何匹配的負載電容

    的規格書中,通常會給出一個標稱負載電容值,這個值是能夠穩定工作在標稱頻率下的理想電容負載條件。 二、確定電路中的實際負載
    的頭像 發表于 06-21 11:42 ?965次閱讀
    如何匹配<b class='flag-5'>晶</b><b class='flag-5'>振</b>的負載<b class='flag-5'>電容</b>

    Allegro Skill布線功能之RF相鄰銅皮挖空介紹

    在高速PCB設計中,對于射頻信號的走線,其相鄰挖空的設計具有重要作用。射頻信號通常需要嚴格控制阻抗(如50Ω),當射頻走線線寬增加以降低插入損耗時,參考
    的頭像 發表于 06-11 17:08 ?2889次閱讀
    Allegro Skill布線功能之RF<b class='flag-5'>相鄰</b>銅皮<b class='flag-5'>挖空</b>介紹

    逆變器寄生電容對永磁同步電機無傳感器控制的影響

    摘要:逆變器非線性特性會對基于高頻注人法的永磁同步電機轉子位置和速度觀測產生影響,不利于電機的精確控制。在分析逆變器非線性特性中寄生電容效應及其對高頻載波電流響應影響的基礎上,提出了一種旨在減小此
    發表于 06-11 14:42

    Allegro Skill布線功能-焊盤隔層挖空

    在高速PCB設計中,對于射頻信號的焊盤,其相鄰挖空的設計具有重要作用。首先射頻信號的焊盤通常較大,容易形成分布電容,從而破壞微帶線或帶狀線的特性阻抗連續性。通過在焊盤正下方的
    的頭像 發表于 06-06 11:47 ?2483次閱讀
    Allegro Skill布線功能-焊盤隔層<b class='flag-5'>挖空</b>

    電源功率器件篇:變壓器寄生電容對高壓充電機輸出功率影響

    寄生電容會對充電機輸出功率產生顯著影響。一、變壓器寄生電容的產生原因?變壓器的寄生電容主要包括初級與次級繞組之間的分布電容、繞組
    的頭像 發表于 05-30 12:00 ?1485次閱讀
    電源功率器件篇:變壓器<b class='flag-5'>寄生電容</b>對高壓充電機輸出功率影響

    【干貨分享】電源功率器件篇:變壓器寄生電容對高壓充電機輸出功率影響

    寄生電容會對充電機輸出功率產生顯著影響。 一、 變壓器寄生電容的產生原因? 變壓器的寄生電容主要包括初級與次級繞組之間的分布電容、繞組
    發表于 05-30 11:31

    電路中電容的作用是什么

    無論是智能手機、微控制器、電腦,還是工業自動化控制系統,需要時鐘信號的電子設備中都能看到的身影。在電路圖上,
    的頭像 發表于 05-29 16:55 ?1841次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>電路中<b class='flag-5'>電容</b>的作用是什么

    關于負載電容的探討

    01·晶體的負載電容和頻率的誤差·由上圖可以看出,石英晶體的負載電容和諧振頻率之間的關系不是線性的負載電容變小時,頻率偏差量增加;負載電容變大時,頻率偏差量減小。因此,如果在
    的頭像 發表于 04-24 12:17 ?1340次閱讀
    關于<b class='flag-5'>晶</b><b class='flag-5'>振</b>負載<b class='flag-5'>電容</b>的探討

    減少PCB寄生電容的方法

    電子系統中的噪聲有多種形式。無論是從外部來源接收到的,還是在PCB布局的不同區域之間傳遞,噪聲都可以通過兩種方法無意中接收:寄生電容寄生電感。寄生電感相對容易理解和診斷,無論是從串擾的角度還是從板上不同部分之間看似隨機噪聲的耦
    的頭像 發表于 03-17 11:31 ?2631次閱讀
    減少PCB<b class='flag-5'>寄生電容</b>的方法

    layout的時候下面到底要不要挖空

    有對很了解的,一直有個疑問,layout的時候下面到底要不要挖空,有的說挖空,有的不
    發表于 03-10 06:32