国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AXI-Stream代碼

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2020-11-05 17:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AXI-Stream代碼詳解

AXI4-Stream跟AXI4的區別在于AXI4-Stream沒有ADDR接口,這樣就不涉及讀寫數據的概念了,只有簡單的發送與接收說法,減少了延時,允許無限制的數據突發傳輸規模。AXI4-Stream的核心思想在于流式處理數據。

圖 4?58 AXI-Stream Interface

全局信號

1.ACLK 全局時鐘信號,在上升沿時對信號采樣。所有的輸入信號都通過上升沿采集,所有的輸出信號都在上升沿時變化。

2.ARESETn 全局復位信號,低電平有效。在復位期間,所有的xxVALID信號必須復位為低電平。其他的信號可以是任意值。

主機(master)控制的信號

3.TVALID 握手信號

4.TDATA 數據信號線

5.TSTRBTDATA的內容修飾符,用于指示是數據字節還是位置字節。初學者默認為1即可.

6.TKEEPTDATA的內容修飾符,用于指示是此字節是否為有效字節,和TSTRB配合使用。如下表。xilinx封裝的ip中不使用此信號,所以默認為1。

TSTRB TKEEP data type
high high 數據字節
high low 位置字節
low low 無效字節
low low 保留

7.TLAST 置高表示本次流傳輸中的最后一個數據。

8.TID 表示不同數據流的數據流標識符。xilinx封裝的ip中沒有此信號。

9.TDEST 用于提供路由信息,xilinx封裝的ip中沒有此信號。

10.TUSER AXI4協議留給用戶自定義的。xilinx封裝的ip中沒有此信號。

從機(slave)控制的信號

11.TREADY 握手信號

一個AXI-stream傳輸的時序圖:

圖4?59 AXI-stream example

AXI4-stream主從交互仿真

lvivado創建工程,添加代碼。

l編寫仿真tb文件。

下圖是AXI4-stream主從交互的時序圖。

圖4?60 AXI4-stream主從交互的時序圖

其中AXI-stream一般的數據傳輸過程如下:

1、首先slave將TREADY信號拉高,表示自己可以接收信號。

2、當master將TDATA,TKEEP,TUSER準備就緒之后,將TVALID拉高,傳輸開始。

3、其中TKEEP滿足TKEEP[x] is associated with TDATA[(8x+7):8x],當其被拉高時表示這段數據必須傳輸到目的地。TSTRB表示該段信息是否有效。TUSER可以在傳遞時捎帶用戶信息。具體接口參照使用的AXI-stream接口器件,并非所有支持AXI-stream接口的器件都含有以上接口,其中的一些接口是可選的而不是必需的。

4、直到master將TLAST拉高,TVALID拉低,傳輸結束。

代碼在這里:

鏈接:https://pan.baidu.com/s/1FprBYZ37FP-deT38pWzSwg

提取碼:open

責任編輯:xj

原文標題:AXI-Stream代碼詳解

文章出處:【微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 代碼
    +關注

    關注

    30

    文章

    4967

    瀏覽量

    73954
  • Stream
    +關注

    關注

    0

    文章

    21

    瀏覽量

    8251
  • AXI
    AXI
    +關注

    關注

    1

    文章

    145

    瀏覽量

    17935

原文標題:AXI-Stream代碼詳解

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    利用開源uart2axi4實現串口訪問axi總線

    microblaze和jtag-to-axi(jtag2axi)雖然也提供了訪問axi總線的能力,但是依賴于xilinx平臺。而uart-to-axi(uart2
    的頭像 發表于 12-02 10:05 ?2055次閱讀
    利用開源uart2<b class='flag-5'>axi</b>4實現串口訪問<b class='flag-5'>axi</b>總線

    RDMA設計6:IP架構2

    擴展的通用 IP 核,在 RoCE v2 高速數據傳輸系統擔任網絡物理層的角色。其提供一組主 AXI-Stream 接口和一組從 AXI-Stream接口,用以傳輸網絡包。同時 CMAC 集成塊也負責 ETH 層 FCS 的生成與校驗,并提供一組寄存器接口用于用戶判斷鏈路
    發表于 11-26 10:24

    RDMA設計4:技術需求分析2

    開發。設計基于純邏輯電路,可以脫離 MCU 控制獨立運行,兼容 SoC 環境與純邏輯環境。 (4)使用標準 AXI 總線接口,設計使用標準化的 AXI4 及 AXI-Stream 總線接口進行
    發表于 11-24 09:09

    AXI GPIO擴展e203 IO口簡介

    AXI GPIO簡介 AXI-GPIO是一種Xilinx公司開發的外設IP,可以連接到AXI總線上,并提供GPIO(General Purpose Input Output)功能。AXI
    發表于 10-22 08:14

    關于AXI Lite無法正常握手的問題

    關于AXI Lite的問題 為什么我寫的AXI Lite在使用AXI Lite Slave IP的時候可以正常握手,但是在使用AXI Lite接口的BRAM的時候就沒有辦法正常握手了,
    發表于 07-16 18:50

    翼輝信息RealEvo-Stream的高效移植過程

    翼輝新型開發環境 RealEvo-Stream 相比 RealEvo-IDE 功能上有什么差異?相信很多開發者會有這個疑問。先簡單回答這個問題,二者面向的用戶群體不同,RealEvo-IDE 主要
    的頭像 發表于 07-05 16:00 ?1293次閱讀
    翼輝信息RealEvo-<b class='flag-5'>Stream</b>的高效移植過程

    RDMA簡介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:AXI4、AXI4-Lite 和 AXI4-Stream接口。其中
    的頭像 發表于 06-24 23:22 ?637次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    RDMA簡介8之AXI 總線協議分析1

    ,分別為:AXI4、AXI4-Lite 和 AXI4-Stream接口。其中 AXI4 也稱為 AXI4-Full 是一種基于地址的高性能傳
    發表于 06-24 18:00

    NVMe IP之AXI4總線分析

    針對不同的應用場景,制定了三個不同類型的接口,其中包括AXI4-Full、AXI4-Lite以及AXI4-Stream。表1為三種AXI4總線的對比。 表1三種
    發表于 06-02 23:05

    NVMe簡介之AXI總線

    NVMe需要用AXI總線進行高速傳輸。而AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)協議中的重要組成部分,主要面向高性能、高帶寬、低延時的片內互連需求。這里簡要介紹
    的頭像 發表于 05-21 09:29 ?778次閱讀
    NVMe簡介之<b class='flag-5'>AXI</b>總線

    NVMe協議簡介之AXI總線

    向高速數據流傳輸的AXI4-Stream接口。如表1所示展示了三種類型接口的主要特點對比。 表1 三種類型AXI4接口對比 AXI4總線具有讀寫地址、數據通道分離的特性,使控制通道與數據通道分離、讀通道
    發表于 05-17 10:27

    高速SSD存儲系統中數據緩存控制器整體頂層設計

    數據緩存控制器主要實現了對大量突發數據的緩存、AXI4接口與AXI4-Stream接口之間的轉換和NVMe命令的生成等功能。這里主要介紹相關開發流程。
    的頭像 發表于 04-14 10:46 ?780次閱讀
    高速SSD存儲系統中數據緩存控制器整體頂層設計

    一文詳解AXI DMA技術

    AXI直接數值存取(Drect Memory Access,DMA)IP核在AXI4內存映射和AXI4流IP接口之間提供高帶寬的直接內存訪問。DMA可以選擇分散收集(Scatter Gather
    的頭像 發表于 04-03 09:32 ?2507次閱讀
    一文詳解<b class='flag-5'>AXI</b> DMA技術

    一文詳解Video In to AXI4-Stream IP核

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數據,即同步sync或消隱blank信號或者而后者皆有)轉換成AXI4-Stream接口形式,實現了接口轉換。該IP還可使用VTC核,VTC在視頻輸入和視頻處理之間起橋梁作用。
    的頭像 發表于 04-03 09:28 ?2760次閱讀
    一文詳解Video In to <b class='flag-5'>AXI4-Stream</b> IP核

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Na
    的頭像 發表于 03-17 10:31 ?2119次閱讀
    <b class='flag-5'>AXI</b>接口FIFO簡介