国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB板層的布局設計如何減少電磁干擾

PCB線路板打樣 ? 來源:電磁兼容之家 ? 作者:電磁兼容之家 ? 2020-12-09 11:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速電路板設計過程中,電磁兼容性設計是一個重點,也是難點。本文從層數設計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導耦合與輻射耦合所引起的電磁干擾,提高電磁兼容性。

1. 緒論

電子產品很多可靠性和穩定性的問題是有電磁兼容性設計不過關所導致的。常見的問題有信號的失真,信號噪音過大,工作過程中信號不穩定,系統容易死機,系統易受環境干擾,抗干擾能力差等。電磁兼容性設計是一項相當復雜的技術,設計到電磁學等方面的知識。本文從層設計和層布局方面論述一些經驗性的技巧,給電子工程師提供一些參考。

2. 層數的配置

PCB板的層主要有電源層、地層和信號層,層數就是各個層數量的總和。在設計過程中,第一步是對所有的源和地,以及各種信號進行統籌和分類,在分類的基礎進行部署和設計。一般情況下不同的電源要分不同的層,不同的地也要有相應的地平面。各種特殊信號,如時鐘高、頻信號等需要單獨設計層,而且需要增加地平面,對特殊信號進行屏蔽,以提高電磁兼容性。當讓成本也是要考慮的因素之一,在設計過程中要在系統的電磁兼容性和成本之間找到一個平衡點。

電源層的設計首先要考慮的是電源的類型和數量。如果是只有一個電源供電,可以考慮單一電源層。在對電源要求高的情況下也可以有多個電源層對不同層的器件供電。如果是有多個電源,可以考慮設計多個電源層,也可以在同一電源層對不同的電源進行分割。分割的前提是電源之間沒有交叉,如果有交叉,則必須設計多個電源層。

信號層層數的設計要考慮到所有信號的特性。特殊信號的分層,屏蔽是要有限考慮的問題。一般情況下是先用設計軟件進行設計,然后根據具體細節進行修改。信號密度和特殊信號的完整性都必須是層數設計必須考慮的問題。對于特殊信息,在必要的情況下一定要設計地平面層作為屏蔽層。

在通常情況下,如果不是純粹考慮成本,不建議設計單面板或雙面板。因為單面板和雙面板雖然加工簡單成本低,但是在信號密度比較高和信號結構比較復雜的情況下,比如高速數字電路或者模數混合電路,由于單面板沒有專門的參考地線層,使得回路面積增大,輻射增強。由于缺乏有效的屏蔽,系統的抗干擾能力也降低。

3. PCB板層的布局設計

在確定完信號和層之后,各個層的布局也是需要科學設計的。PCB板設計中層的布局設計遵循如下原則:

1.將電源層平面與相應的地平面相鄰。這樣設計的目的是形成耦合電容,并與PCB板上的去耦電容共同作用,降低電源平面的阻抗,同時獲得較寬的濾波效果。

2.參考層的選擇非常重要,從理論上電源層和地層平面都能作為參考層,但是地平面層一般可以接地,這樣屏蔽效果要比電源層好很多,所以一般情況下優先選擇地平面作為參考平面。

3.相鄰兩層的關鍵信號不能跨分割區。否則會形成較大的信號環路,產生較強的輻射和耦合。

4.要保持地平面的完整性,不能在地平面走線,如果信號線密度實在太大,可以考慮在電源層的邊緣走線。

5.在高速信號,試中信號,高頻信號等關鍵信號的下面設計地線層,這樣信號環路的路徑最短,輻射最小。

6.高速電路設計過程中必須考慮如何處理電源的輻射和對整個系統的干擾。一般情況下要使電源層平面的面積小于地平面的面積,這樣地平面可以對電源起屏蔽作用。一般要求電源平面比地平面縮進2倍的介質厚度。如果要減小電源層的縮進,就要使介質的厚度盡量小。

在多層印制板的布局設計中要遵循的一般原則:

1.電源層平面應靠近接地平面,并且設計在接地平面之下。

2.布線層應設計與整塊金屬平面相鄰。

3. 數字信號模擬信號要有隔離設計,首先要避免數字信號和模擬信號在同一個層,如果避免不了,可以采用模擬信號和數字信號分區域布線,用開槽等方式將模擬信號區和數字信號區隔離。對模擬電源和數字電源也一樣。尤其是數字電源,輻射非常大,一定要隔離并屏蔽。

4.在中間層的印制線條形成平面波導,在表面層形成微帶線,兩者傳輸特性不同。

5.時鐘電路和高頻電路是主要的干擾和輻射源,一定要單獨安排、遠離敏感電路。

6.不同層所含的雜散電流和高頻輻射電流不同,布線時,不能同等看待。

4. 結語

通過層數設計和層的布局可以大大地提高PCB板的電磁兼容性。層數設計主要要考慮電源層和地線層、高頻信號、特殊信號、敏感信號。層的布局主要要考慮各種耦合、地線及電源線布局、時鐘及高速信號布局、模擬信號與數字信息布局。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1495

    瀏覽量

    55209
  • 電磁兼容性
    +關注

    關注

    7

    文章

    498

    瀏覽量

    34683
  • 印制板
    +關注

    關注

    10

    文章

    235

    瀏覽量

    23556
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電磁干擾如何影響示波器

    在工業生產線、射頻實驗室、電力檢測現場等復雜環境中,電磁干擾(EMI)無處不在。當示波器處于強電磁場中時,觸控響應遲滯、誤觸頻發、波形抖動或基線漂移等問題并非偶然,而是干擾通過耦合路徑
    的頭像 發表于 03-04 15:16 ?207次閱讀

    怎么樣來解決CLASS D音頻功放芯片對收音干擾的問題?

    ,可調整其開關頻率,避開收音的敏感頻段;也可采用展頻技術,讓功放高頻載波頻率隨時間小幅變動,分散干擾能量,降低對收音的影響。 優化布線布局:若為自制設備,優化PCB布線,縮小功放關鍵回路面積,避免高頻信號線與收音設備的線路并行,
    發表于 12-06 11:49

    PCB布局布線的相關基本原理和設計技巧

    ] 等長可以保證阻抗匹配,但是不等距實際上對差分匹配也有影響,需要仿真測試。 88、[問] 在PCB布局中,如何減少電磁干擾?另外哪些
    發表于 11-14 06:11

    如何使用吸波材料進行電磁干擾的隔離和消除?

    使用吸波材料隔離和消除電磁干擾(EMI),核心是“精準匹配干擾頻率 + 合理選擇材料形態 + 科學安裝布局”—— 吸波材料通過吸收電磁波能量
    的頭像 發表于 10-11 16:54 ?1578次閱讀
    如何使用吸波材料進行<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的隔離和消除?

    為了減少電磁干擾,裝置在硬件設計時應該遵循哪些原則?

    在硬件設計階段減少電磁干擾(EMI)對電能質量在線監測裝置的影響,需遵循 “ 源頭抑制、路徑阻斷、敏感防護 ” 三大核心邏輯,覆蓋元器件選型、電路拓撲、信號隔離、濾波設計、接地布局
    的頭像 發表于 09-19 15:41 ?880次閱讀

    怎樣減少電磁干擾對電能質量在線監測裝置的影響?

    減少電磁干擾(EMI)對電能質量在線監測裝置的影響,需從 硬件設計、安裝布線、接地屏蔽、軟件優化、運維管理 五個核心維度系統施策,針對電磁干擾
    的頭像 發表于 09-19 14:48 ?972次閱讀
    怎樣<b class='flag-5'>減少</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對電能質量在線監測裝置的影響?

    如何控制和減少電磁干擾對電能質量在線監測裝置校驗準確性的影響?

    要控制和減少電磁干擾(EMI)對電能質量在線監測裝置校驗準確性的影響,需從 干擾源頭阻斷、傳播路徑切斷、裝置抗擾能力提升、校驗環境管控 四個核心維度入手,結合硬件設計、安裝部署、校驗流
    的頭像 發表于 09-18 11:23 ?882次閱讀

    如何有效減少降壓轉換器中的電磁干擾(EMI)?

    在開關模式降壓轉換器中,如何緩解電磁干擾(EMI)是一個常見的議題。EMI通常由高頻電流流動所引起。本應用筆記首先討論了由輸入電流引起的EMI問題,并提出相對應的解決方案,以及其他更多如何減少EMI
    的頭像 發表于 09-16 08:34 ?1780次閱讀
    如何有效<b class='flag-5'>減少</b>降壓轉換器中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)?

    33W氮化鎵電源芯片U8733L布局合理減少干擾散熱優化

    33W氮化鎵電源芯片U8733L布局合理減少干擾散熱優化電源芯片的引腳在布局布線時,應當避免與其他信號線路平行敷設,以降低電磁
    的頭像 發表于 08-28 16:18 ?7283次閱讀
    33W氮化鎵電源芯片U8733L<b class='flag-5'>布局</b>合理<b class='flag-5'>減少</b><b class='flag-5'>干擾</b>散熱優化

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設備中,電磁干擾(EMI)是一個長期存在的挑戰。高頻噪聲可能來源于電源波動、外部電磁場,或是電路內部元件的相互作用。這些干擾信號會通過電源線或空間輻射傳播,影響信號完整性,甚至導
    的頭像 發表于 07-09 18:03 ?790次閱讀

    霍爾元件PCB布局的10個防干擾技巧

    在霍爾元件的PCB布局中,為有效防止干擾,需結合磁場特性、信號完整性及電磁兼容性設計,以下是10個關鍵防干擾技巧: 定向高電流導體垂直
    的頭像 發表于 07-08 15:17 ?1083次閱讀

    PCB板層數越多越好嗎?SMT加工中的利與弊分析

    一站式PCBA加工廠家今天為大家講講PCB板層數對SMT加工有什么影響?PCB板層數對SMT加工的影響。在電子產品生產中,PCB是核心的組成
    的頭像 發表于 06-05 09:35 ?893次閱讀

    時源芯微 開關電源電磁干擾的控制技術

    要有效解決開關電源的電磁干擾問題,可從以下三個關鍵方面著手:其一,降低干擾源產生的干擾信號強度;其二,阻斷干擾信號的傳播路徑;其三,提升受
    的頭像 發表于 05-20 16:50 ?768次閱讀
    時源芯微 開關電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術

    如何減少電磁干擾對智能電位采集儀的影響

    減少外界電磁干擾對智能電位采集儀的影響,可從屏蔽技術、濾波措施、接地處理等方面著手,具體方法如下: 屏蔽技術 使用屏蔽線:連接智能電位采集儀與參比電極、被測量物體的導線應選用屏蔽線。屏蔽線的外層金屬
    的頭像 發表于 05-10 11:31 ?651次閱讀
    如何<b class='flag-5'>減少</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對智能電位采集儀的影響

    解決噪聲問題試試從PCB布局布線入手

    器件等,對噪聲很敏感。應讓這些路徑遠離開關節點和電源器件,以免注入干擾噪聲。 第二步:布局物理規劃 PCB物理規劃(floor plan)非常重要,必須使電流環路面積最小,并且合理安排電源器件,使得
    發表于 04-22 09:46