DRAM(Dynamic Random Access Memory)
即動態(tài)隨機存取存儲器,它和 SRAM(靜態(tài)隨機存取存儲器)一樣都是常見的系統(tǒng)內(nèi)存,也就是說我們個人電腦里的內(nèi)存條通常都是DRAM。但是DRAM和 SRAM 兩者之間有著很大的區(qū)別。其中最大的區(qū)別就是DRAM的地址總線接口與 SRAM 的不同。DRAM使用了dram 地址復(fù)用技術(shù)。也就是行地址與列地址分時復(fù)用技術(shù),這就是dram 的關(guān)鍵技術(shù)所在。主要原因是由它的硬件電路決定的。
舉個栗子,EM63A165TS 是 EtronTech 公式的一款 DRAM 芯片,容量為 16M*16Bit,分成四個 Bank,每一個 Bank 為 4M*16Bit。但是,觀察它的芯片管腳圖,你就會發(fā)現(xiàn)它的地址線只有 13 根(A0-A12)和兩根 Bank 控制線。13 根的控制線按照 SRAM 的尋址方法,每個 Bank 只有 2^13=8K,遠遠沒有達到 4M。這是為什么呢?
原因在于,DRAM 普遍采用的是行與列地址分時復(fù)用技術(shù)進行尋址。在 DRAM 的矩陣存儲單元中,地址可以分成行地址和列地址。在尋址時,必須先進行行尋址然后在進行列尋址,這是由 DRAM 的硬件電路所決定的。所以,對行地址線和列地址線進行共用,既節(jié)省了地址線,也不會降低 DRAM 原有的工作速率(因為 DRAM 的行地址和列地址就是要分時傳送的)。而,如果是 SRAM 采用這種尋址方式的話,則會大大降低其工作速度。
那么,EM63A165TS 只有 13 根地址線也就可以理解了,在其數(shù)據(jù)手冊上可以知道,A0-A12 是行地址線,同時 A0-A8 復(fù)用為列地址線,那么就有了 22 根地址線,2^22=4M。

DRAM硬件電路
下圖所示是 DRAM 一個位的存儲單元電路,信息存儲在電容之中,電容有電荷則為 1,沒電則為 0。當(dāng)字線為高時,該 MOS 管導(dǎo)通,若電容有電荷,則會在位線上產(chǎn)生電流,反之則無。因為是用電容存儲信息,而電容會存在漏電流,所以必須要配合周期刷新電路來維持電容的電荷。

下圖所示則是一個 DRAM 的矩陣存儲電路。

在讀寫操作前必須先選擇行,相應(yīng) MOS 管導(dǎo)通。

選定行后,再選擇列。然后就可以對某一位進行讀寫操作。

讀過程中可以通過下圖的感應(yīng)放大器電路來保持電容的電荷不變。該電路由兩個反相器組成。

當(dāng)預(yù)充電線為高時,刷新電路導(dǎo)通,然后維持電容中的電荷量不變。由兩個反相器和一個 MOS 管組成。

編輯:hfy
-
DRAM
+關(guān)注
關(guān)注
41文章
2394瀏覽量
189157 -
cpu
+關(guān)注
關(guān)注
68文章
11279瀏覽量
225007 -
存儲單元
+關(guān)注
關(guān)注
1文章
68瀏覽量
16768 -
sram
+關(guān)注
關(guān)注
6文章
820瀏覽量
117470
發(fā)布評論請先 登錄
DRAM動態(tài)隨機存取存儲器DDR2 SDRAM內(nèi)存解決方案
DRAM芯片選型,DRAM工作原理
什么是DRAM存儲芯片
創(chuàng)新的高帶寬DRAM解決方案
DRAM動態(tài)隨機存取器的解決方案特點
PSRAM融合SRAM與DRAM優(yōu)勢的存儲解決方案
二相步進電機驅(qū)動電路的設(shè)計
存儲DRAM:擴張與停產(chǎn)雙重奏
骨傳導(dǎo)耳機電路設(shè)計方案
GaN驅(qū)動技術(shù)手冊免費下載 氮化鎵半導(dǎo)體功率器件門極驅(qū)動電路設(shè)計方案
DRAM的矩陣存儲電路設(shè)計方案
評論