国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

應(yīng)用于CNN中卷積運(yùn)算的LUT乘法器設(shè)計(jì)

電子設(shè)計(jì) ? 來源:AI加速微信公眾號 ? 作者:AI加速微信公眾號 ? 2020-11-30 11:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

卷積占據(jù)了CNN網(wǎng)絡(luò)中絕大部分運(yùn)算,進(jìn)行乘法運(yùn)算通常都是使用FPGA中的DSP,這樣算力就受到了器件中DSP資源的限制。比如在zynq7000器件中,DSP資源就較少,神經(jīng)網(wǎng)絡(luò)的性能就無法得到提升。利用xilinx器件中LUT的結(jié)構(gòu)特征,設(shè)計(jì)出的乘法器不但能靈活適應(yīng)數(shù)據(jù)位寬,而且能最大限度降低LUT資源使用。

Xilinx ultrascale器件LUT結(jié)構(gòu)
在這里簡要介紹一下ultrascale系列器件中的LUT結(jié)構(gòu),有助于后邊對乘法器設(shè)計(jì)思路的理解。CLB(configuratble logic block)是主要的資源模塊,其包含了8個(gè)LUT,16個(gè)寄存器,carry邏輯,以及多路選通器等。其中LUT可以用作6輸入1輸出,或者兩個(gè)5輸入LUT,但是這兩個(gè)LUT公用輸入,具有不同輸出。每個(gè)LUT輸出可以連接到寄存器或者鎖存器,或者從CLB輸出。LUT可以用于64x1和32X2的分布式RAM,一個(gè)CLB內(nèi)最大可以支持512X1大小的RAM。RAM的讀寫地址和輸入的讀寫數(shù)據(jù)是共享的,數(shù)據(jù)通道可以使用x和I接口。LUT還可以配置用于4:1選通器,CLB最大能夠支持到32:1的選通器。CLB中的carry邏輯含有異或門和產(chǎn)生進(jìn)位的門,用于生成進(jìn)位數(shù)據(jù)。

圖1.1 LUT結(jié)構(gòu)

LUT還可以被動態(tài)配置成32bit移位寄存器,這個(gè)功能在乘法器設(shè)計(jì)中可以用于改變乘法器的乘數(shù)和被乘數(shù)。在寫入LUT數(shù)據(jù)的時(shí)候,每個(gè)時(shí)鐘周期從D接口進(jìn)入數(shù)據(jù),依次寫入32bit數(shù)據(jù)。讀數(shù)據(jù)的時(shí)候,可以通過地址來定位任何32bit中的數(shù)據(jù)。這樣就可以配置成任何小于32bit的移位寄存器。移位輸出Q31可以進(jìn)入下一級LUT用于串聯(lián)產(chǎn)生更大移位寄存器。在一個(gè)CLB中最大可以串聯(lián)產(chǎn)生256bit移位寄存器。

圖1.2 移位寄存器配置

LUT乘法器原理
首先假設(shè)我們處理整數(shù)乘法,小數(shù)乘法也可以用這樣的方法。基本思想就是將m bit大小的數(shù)據(jù)進(jìn)行分割表示:

這樣就將兩個(gè)數(shù)據(jù)乘法分解成低bit數(shù)據(jù)乘法,結(jié)果是一個(gè)常數(shù)K和di相乘,然后再進(jìn)行移位求和。M bit數(shù)據(jù)分解后的低bit數(shù)據(jù)位寬通常都適配LUT輸入寬度,這樣能最大利用LUT資源。現(xiàn)在乘法只有K*di,由于bit位寬較小,這部分可以用LUT查找表的形式來。預(yù)先將0K到(2^q-1)K的數(shù)據(jù)存儲到LUT中,然后通過di來選擇對應(yīng)的數(shù)據(jù)。如果是負(fù)數(shù)乘法,那么數(shù)據(jù)使用補(bǔ)碼表示,那么LUT中存儲的數(shù)據(jù)是從-2^(q-1)K到(2^(q-1)-1)K。針對以上介紹的ultrascale器件的LUT6,q可以選擇為5。但是在本論文中使用的是LUT4器件,其只有4輸入,因此選擇了q=3,為什么沒有選擇4呢?另外1bit是為了用于半加器的實(shí)現(xiàn)。

基本結(jié)構(gòu)
實(shí)現(xiàn)上述累加的方法有很多種,論文中采用了進(jìn)位鏈加法器。圖2.1中是m bit和n bit數(shù)據(jù)乘法,每個(gè)E結(jié)構(gòu)計(jì)算di*K,并且和上一個(gè)結(jié)構(gòu)求和,輸出的低3bit直接作為最終結(jié)果,而n bit傳輸?shù)较乱患夁M(jìn)行計(jì)算。q=3的計(jì)算單元E有[m/3]個(gè)。K*di是有n+3bit的查找表實(shí)現(xiàn)的。查找表的結(jié)果由di選擇,然后再通過一個(gè)求和器和之前數(shù)據(jù)求和。這是一個(gè)最基本的結(jié)構(gòu),論文又針對這個(gè)結(jié)構(gòu)做了優(yōu)化,用一個(gè)LUT同時(shí)實(shí)現(xiàn)了一個(gè)查找表和半加器。具體來講,其中3bit輸入用于di,還有1bit用于上一次輸出,LUT中存放數(shù)據(jù)是di*K和上一次結(jié)果第j bit的半加結(jié)果,實(shí)際上是第j bit數(shù)據(jù)LUT中結(jié)果的異或。而進(jìn)位數(shù)據(jù)由CLB中相應(yīng)的carry邏輯來計(jì)算。相比于粗暴的進(jìn)行數(shù)據(jù)求和,這樣精確的來控制LUT能夠大大節(jié)省資源。

圖2.1 基本結(jié)構(gòu)

圖2.2 LUT實(shí)現(xiàn)乘法和半加,外圍carry邏輯實(shí)現(xiàn)進(jìn)位

動態(tài)配置LUT內(nèi)容
Xilinx的LUT結(jié)構(gòu)允許在運(yùn)行過程中改變LUT中的內(nèi)容,這樣的乘法器就能改變被乘數(shù)據(jù)K。這可以實(shí)現(xiàn)在神經(jīng)網(wǎng)絡(luò)計(jì)算中需要更新權(quán)重參數(shù)。論文中使用的是LUT4,所以一個(gè)LUT可以被配置成16bit移位寄存器。通過這16bit寄存器可以來配置LUT中的內(nèi)容,每個(gè)時(shí)鐘周期更新1bit數(shù)據(jù),16個(gè)時(shí)鐘周期可以完成一個(gè)LUT中數(shù)據(jù)更新。是否進(jìn)行LUT內(nèi)容更新通過CE使能信號控制。

如何產(chǎn)生LUT中數(shù)據(jù)的值呢?如果上一次輸出數(shù)據(jù)對應(yīng)bit為0,那么LUT中就存放0*K到7*K的值,如果上一次對應(yīng)bit為1,那么存放值為對以上數(shù)據(jù)取反。圖4.1表示了獲得LUT中內(nèi)容的電路圖。首先數(shù)據(jù)被初始化為0*K,下一次對應(yīng)著求和進(jìn)位為1的情況,取反,然后再加K得到1*K的值,這樣每隔兩個(gè)時(shí)鐘周期就得到下一個(gè)乘法的數(shù)據(jù)值,依次對LUT進(jìn)行更新。上述中針對的是正整數(shù),如果對于負(fù)數(shù)乘法更新,可以在上述求整數(shù)乘法的電路基礎(chǔ)上做一下改進(jìn),如圖4.2。當(dāng)最高位為0的時(shí)候,輸出結(jié)果就是之前求得的乘法結(jié)果。如果最高位是1,那么負(fù)數(shù)的補(bǔ)碼表示是乘法的原碼結(jié)果減去最高位數(shù)值。

圖4.1 LUT中內(nèi)容更新電路圖

圖4.2 負(fù)數(shù)乘法結(jié)果更新電路

結(jié)果分析
最后我們來看看這種乘法器的實(shí)現(xiàn)效果,圖5.1表示對多級進(jìn)位不適用pipeline結(jié)構(gòu)的時(shí)鐘頻率隨著被乘數(shù)K位寬變化,可以看到隨著級數(shù)E的增加,頻率降低很多,這主要是進(jìn)位鏈邊長導(dǎo)致。而隨著K位寬增加,頻率也有降低,這主要是因?yàn)閷?shí)現(xiàn)di*K乘法的LUT資源增加導(dǎo)致。

圖5.1 沒有pipeline下頻率MHz

圖5.1 沒有pipeline下頻率MHz

圖5.2是不同乘法位寬下的使用slice數(shù)量。論文中考慮了兩種極端情況,一種是完全pipeline下,即每級計(jì)算單元都經(jīng)過寄存器,另外一種是完全沒有pipeline,所有級E都是串聯(lián)。

圖5.2 slice資源

結(jié)論
上述通過LUT來設(shè)計(jì)乘法器的方法,可以應(yīng)用于CNN中的卷積運(yùn)算當(dāng)中,因?yàn)闄?quán)重可以被當(dāng)做被乘數(shù),用于LUT內(nèi)容的配置,在更換權(quán)重時(shí),可以對LUT內(nèi)容更新,這樣就能避免了DSP資源的限制,不失為一種增加算力的方法。

文獻(xiàn)
1. Hormigo, J.C., Gabriel Oliver, Juan P.Boemo, Eduardo, Self-Reconfigurable Constant Multiplier for FPGA. ACM Transactions on Reconfigurable Technology and Systems, 2013. 6

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8244

    瀏覽量

    366613
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22411

    瀏覽量

    636260
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5608

    瀏覽量

    129968
  • cnn
    cnn
    +關(guān)注

    關(guān)注

    3

    文章

    355

    瀏覽量

    23417
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    CDCF5801A:時(shí)鐘乘法器的卓越之選

    CDCF5801A:時(shí)鐘乘法器的卓越之選 在電子工程師的日常設(shè)計(jì)工作,時(shí)鐘信號的處理至關(guān)重要,而時(shí)鐘乘法器則是實(shí)現(xiàn)精確時(shí)鐘信號的關(guān)鍵組件。今天,我們就來深入探討德州儀器(Texas
    的頭像 發(fā)表于 02-10 11:10 ?152次閱讀

    高性能模擬乘法器AD834:特點(diǎn)、應(yīng)用與設(shè)計(jì)要點(diǎn)

    高性能模擬乘法器AD834:特點(diǎn)、應(yīng)用與設(shè)計(jì)要點(diǎn) 引言 在電子工程師的日常工作,高性能模擬乘法器是實(shí)現(xiàn)各種復(fù)雜信號處理和計(jì)算的關(guān)鍵元件。AD834作為一款備受矚目的模擬乘法器,具有高
    的頭像 發(fā)表于 01-15 14:55 ?196次閱讀

    AD532:高性能單芯片乘法器/除法器的卓越之選

    AD532:高性能單芯片乘法器/除法器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,乘法器和除法器是實(shí)現(xiàn)復(fù)雜運(yùn)算和信號處理的關(guān)鍵組件。而AD532作為一款預(yù)微
    的頭像 發(fā)表于 01-15 14:45 ?223次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì),一個(gè)專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一
    的頭像 發(fā)表于 11-17 09:49 ?3463次閱讀
    使用Xilinx 7系列FPGA的四位<b class='flag-5'>乘法器</b>設(shè)計(jì)

    E203在基于wallace樹+booth編碼的乘法器優(yōu)化后的跑分結(jié)果

    優(yōu)化思路 E203為了實(shí)現(xiàn)低功耗的要求,乘法器為基于booth編碼和移位加法器結(jié)合的思路,優(yōu)點(diǎn)是只需要一個(gè)加法器,而且該加法器還和除法器復(fù)用
    發(fā)表于 10-27 07:54

    E203V2長周期乘法器核心booth算法解讀

    。 E203V2多周期運(yùn)算單元乘法器booth編碼具體如下: 進(jìn)行乘法運(yùn)算時(shí)所調(diào)用的加法器
    發(fā)表于 10-24 09:33

    Verilog實(shí)現(xiàn)使用Booth編碼和Wallace樹的定點(diǎn)補(bǔ)碼乘法器原理

    周期乘法器乘法器,對于無符號乘法進(jìn)行一位符號擴(kuò)展后統(tǒng)一當(dāng)作有符號數(shù)進(jìn)行運(yùn)算,因此需要17個(gè)迭代周期。為了改良乘法器性能,我們可以使用Boo
    發(fā)表于 10-23 08:01

    改進(jìn)wallance樹乘法器優(yōu)化方法

    首先,根據(jù)之前分享的乘法器的優(yōu)缺點(diǎn),我們針對17周期的乘法器進(jìn)行優(yōu)化,為乘法設(shè)計(jì)的專用數(shù)據(jù)通路,為了保持e203的低功耗、低面積的優(yōu)點(diǎn)、我們?nèi)圆捎没?booth算法進(jìn)行部分積生成,而對于原有的17
    發(fā)表于 10-23 06:37

    關(guān)于E203內(nèi)核高性能乘法器優(yōu)化(一)

    的產(chǎn)生和部分積的壓縮兩部分,研究乘法器的方法一般是減少部分積的產(chǎn)生個(gè)數(shù)和提高部分積壓縮的速度。 2.1迭代乘法器 迭代乘法器與手算乘法最接近,對于一個(gè)n位寬的
    發(fā)表于 10-23 06:09

    蜂鳥乘法器設(shè)計(jì)分享

    蜂鳥的乘法器主體設(shè)計(jì)在ALU模塊的子單元MDV模塊,MDV模塊包括乘除法器邏輯設(shè)計(jì),它只包含運(yùn)算控制,但并不包含具體運(yùn)算,它們都需要將部分
    發(fā)表于 10-22 08:21

    改進(jìn)型乘法器結(jié)構(gòu)設(shè)計(jì)

    的高32位。控制信號控制部分積產(chǎn)生和部分積壓縮對操作數(shù)和部分積的處理,從而完成乘法器乘法運(yùn)算。 譯碼模塊對乘法指令進(jìn)行譯碼,基4 Booth編碼接收控制信號對被乘數(shù)和乘數(shù)進(jìn)行符號擴(kuò)
    發(fā)表于 10-22 07:51

    蜂鳥E203乘法器改進(jìn)

    蜂鳥E203為了節(jié)約資源,乘法運(yùn)算采用循環(huán)移位方式計(jì)算最終結(jié)果,這樣的乘法器需要經(jīng)過較多時(shí)鐘周期來處理數(shù)據(jù),導(dǎo)致處理數(shù)據(jù)效率較低。為了提高計(jì)算效率,這里分享一種基于流水線思想的乘法器
    發(fā)表于 10-22 07:28

    蜂鳥E203內(nèi)核乘法器的優(yōu)化

    乘法器的優(yōu)化實(shí)現(xiàn)一般從兩個(gè)方面入手。第一是減少生成的部分積數(shù)量,另外就是減少部分積累加的延時(shí)。 在開源的E203源碼,32*32乘法器是利用radix-4 booth編碼產(chǎn)生部分積,每個(gè)周期做一次
    發(fā)表于 10-22 06:11

    優(yōu)化boot4的乘法運(yùn)算周期

    優(yōu)化電路設(shè)計(jì):在電路設(shè)計(jì),優(yōu)化關(guān)鍵路徑和信號傳輸路線,使用更高速的邏輯單元和存儲器元件來降低延遲,從而縮短乘法器運(yùn)算周期。 利用流水線技術(shù):使用流水線技術(shù)將乘法操作分成多個(gè)階段,使
    發(fā)表于 10-21 13:17

    優(yōu)化boot4乘法器方法

    優(yōu)化電路設(shè)計(jì):在電路設(shè)計(jì),可以采用更快速的邏輯單元和存儲器元件,優(yōu)化關(guān)鍵路徑和信號傳輸路線,從而降低延遲,縮短乘法器運(yùn)算周期。 固定位寬:Boot4乘法器可以處理不同位寬的數(shù)據(jù),但
    發(fā)表于 10-21 12:13