国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IC設(shè)計中同步復(fù)位與異步復(fù)位的區(qū)別

454398 ? 來源:博客園 ? 作者: 云說風(fēng)輕 ? 2020-11-09 14:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、什么是同步邏輯和異步邏輯,同步電路和異步電路的區(qū)別是什么?
同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系。
電路設(shè)計可分類為同步電路和異步電路設(shè)計。同步電路利用時鐘脈沖使其子系統(tǒng)同步運作,而異步電路不使用時鐘脈沖做同步,其子系統(tǒng)是使用特殊的“開始”和 “完成”信號使之同步。由于異步電路具有下列優(yōu)點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復(fù)用性--因此近年來對異步 電路研究增加快速,論文發(fā)表數(shù)以倍增,而Intel Pentium 4處理器設(shè)計,也開始采用異步電路設(shè)計。
異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫控制信號脈沖,其邏輯輸出與任何時鐘信號都沒有關(guān)系,譯碼輸出產(chǎn)生的毛刺通常是 可以監(jiān)控的。同步電路是由時序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴(yán)格的時鐘控制下完成的。這些時序電路共享同一個時 鐘CLK,而所有的狀態(tài)變化都是在時鐘的上升沿(或下降沿)完成的。

2、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?
線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用oc門來實現(xiàn)(漏極或者集電極開路),由于不用oc門可能使灌電流過大,而燒壞邏輯門,同時在輸出端口應(yīng)加一個上拉電阻。(線或則是下拉電阻)

3、什么是Setup 和Holdup時間,setup和holdup時間區(qū)別.
Setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應(yīng)提前時鐘上升沿(如上升沿 有效)T時間到達(dá)芯片,這個T就是建立時間-Setup time.如不滿足setup time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定 不變的時間。如果hold time不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。
建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。如果不滿足建立和保持時間 的話,那么DFF將不能正確地采樣到數(shù)據(jù),將會出現(xiàn)stability的情況。如果數(shù)據(jù)信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時間,那么超過量 就分別被稱為建立時間裕量和保持時間裕量。

4、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?
在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達(dá)該門的時間不一致叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容

5、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?
常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。 CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。cmos的高低電平分別 為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. TTL的為:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驅(qū)動ttl;加上拉后,ttl可驅(qū)動cmos.

6、如何解決亞穩(wěn)態(tài)。
亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)達(dá)到一個可確認(rèn)的狀態(tài)。當(dāng)一個觸發(fā)器進入亞穩(wěn)態(tài)時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何 時輸出才能穩(wěn)定在某個正確的電平上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個觸 發(fā)器級聯(lián)式傳播下去。
解決方法:
1 降低系統(tǒng)時鐘
2 用反應(yīng)更快的FF
3 引入同步機制,防止亞穩(wěn)態(tài)傳播
4 改善時鐘質(zhì)量,用邊沿變化快速的時鐘信號
關(guān)鍵是器件使用比較好的工藝和時鐘周期的裕量要大。

7、IC設(shè)計中同步復(fù)位與異步復(fù)位的區(qū)別。
同步復(fù)位在時鐘沿采復(fù)位信號,完成復(fù)位動作。異步復(fù)位不管時鐘,只要復(fù)位信號滿足條件,就完成復(fù)位動作。異步復(fù)位對復(fù)位信號要求比較高,不能有毛刺,如果其與時鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。

8、MOORE 與 MEELEY狀態(tài)機的特征。
Moore 狀態(tài)機的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時鐘邊沿到來時才會有狀態(tài)變化. Mealy 狀態(tài)機的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有關(guān).

9、多時域設(shè)計中,如何處理信號跨時域。
不同的時鐘域之間信號通信時需要進行同步處理,這樣可以防止新時鐘域中第一級觸發(fā)器的亞穩(wěn)態(tài)信號對下級邏輯造成影響,其中對于單個控制信號可以用兩級同步器,如電平、邊沿檢測和脈沖,對多位信號可以用FIFO,雙口RAM,握手信號等。
跨時域的信號要經(jīng)過同步器同步,防止亞穩(wěn)態(tài)傳播。例如:時鐘域1中的一個信號,要送到時鐘域2,那么在這個信號送到時鐘域2之前,要先經(jīng)過時鐘域2的同步 器同步后,才能進入時鐘域2。這個同步器就是兩級d觸發(fā)器,其時鐘為時鐘域2的時鐘。這樣做是怕時鐘域1中的這個信號,可能不滿足時鐘域2中觸發(fā)器的建立 保持時間,而產(chǎn)生亞穩(wěn)態(tài),因為它們之間沒有必然關(guān)系,是異步的。這樣做只能防止亞穩(wěn)態(tài)傳播,但不能保證采進來的數(shù)據(jù)的正確性。所以通常只同步很少位數(shù)的信 號。比如控制信號,或地址。當(dāng)同步的是地址時,一般該地址應(yīng)采用格雷碼,因為格雷碼每次只變一位,相當(dāng)于每次只有一個同步器在起作用,這樣可以降低出錯概 率,象異步FIFO的設(shè)計中,比較讀寫地址的大小時,就是用這種方法。 如果兩個時鐘域之間傳送大量的數(shù)據(jù),可以用異步FIFO來解決問題。

10、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。
Delay < period - setup – hold

11、時鐘周期為T,觸發(fā)器D1的寄存器到輸出時間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時間T3和保持時間應(yīng)滿足什么條件。
T3setup>T+T2max,T3hold>T1min+T2min

12、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決定最大時鐘的因素,同時給出表達(dá)式。
T+Tclkdealy>Tsetup+Tco+Tdelay;
Thold>Tclkdelay+Tco+Tdelay;

13、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。
靜態(tài)時序分析是采用窮盡分析方法來提取出整個電路存在的所有時序路徑,計算信號在這些路徑上的傳播延時,檢查信號的建立和保持時間是否滿足時序要求,通過 對最大路徑延時和最小路徑延時的分析,找出違背時序約束的錯誤。它不需要輸入向量就能窮盡所有的路徑,且運行速度很快、占用內(nèi)存較少,不僅可以對芯片設(shè)計 進行全面的時序功能檢查,而且還可利用時序分析的結(jié)果來優(yōu)化設(shè)計,因此靜態(tài)時序分析已經(jīng)越來越多地被用到數(shù)字集成電路設(shè)計的驗證中。
動態(tài)時序模擬就是通常的仿真,因為不可能產(chǎn)生完備的測試向量,覆蓋門級網(wǎng)表中的每一條路徑。因此在動態(tài)時序分析中,無法暴露一些路徑上可能存在的時序問題;

14、一個四級的Mux,其中第二級信號為關(guān)鍵信號 如何改善timing。
關(guān)鍵:將第二級信號放到最后輸出一級輸出,同時注意修改片選信號,保證其優(yōu)先級未被修改。

15、為什么一個標(biāo)準(zhǔn)的倒相器中P管的寬長比要比N管的寬長比大?
和載流子有關(guān),P管是空穴導(dǎo)電,N管電子導(dǎo)電,電子的遷移率大于空穴,同樣的電場下,N管的電流大于P管,因此要增大P管的寬長比,使之對稱,這樣才能使得兩者上升時間下降時間相等、高低電平的噪聲容限一樣、充電放電的時間相等

16、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的。
latch是電平觸發(fā),register是邊沿觸發(fā),register在同一時鐘邊沿觸發(fā)下動作,符合同步電路的設(shè)計思想,而latch則屬于異步電路設(shè)計,往往會導(dǎo)致時序分析困難,不適當(dāng)?shù)膽?yīng)用latch則會大量浪費芯片資源。

17、BLOCKING NONBLOCKING 賦值的區(qū)別。
非阻塞賦值:塊內(nèi)的賦值語句同時賦值,一般用在時序電路描述中
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1373

    瀏覽量

    108304
  • 邏輯電平
    +關(guān)注

    關(guān)注

    0

    文章

    205

    瀏覽量

    15108
  • 同步電路
    +關(guān)注

    關(guān)注

    1

    文章

    61

    瀏覽量

    13754
  • 異步電路
    +關(guān)注

    關(guān)注

    2

    文章

    48

    瀏覽量

    11546
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深度解析DS1830/A復(fù)位序列器:特性、操作與應(yīng)用

    深度解析DS1830/A復(fù)位序列器:特性、操作與應(yīng)用 在電子系統(tǒng)設(shè)計復(fù)位序列器是確保系統(tǒng)穩(wěn)定啟動和可靠運行的關(guān)鍵組件。今天我們就來深入探討DALLAS SEMICONDUCTOR(現(xiàn)MAXIM
    的頭像 發(fā)表于 02-28 15:10 ?110次閱讀

    深入解析MAX6305–MAX6313:多功能可編程復(fù)位IC的卓越之選

    深入解析MAX6305–MAX6313:多功能可編程復(fù)位IC的卓越之選 在電子設(shè)計領(lǐng)域,可靠的復(fù)位電路對于確保系統(tǒng)的穩(wěn)定運行至關(guān)重要。今天,我們將深入探討MAXIM公司推出的MAX6305
    的頭像 發(fā)表于 02-28 10:30 ?138次閱讀

    MAX6443–MAX6452:具備長手動復(fù)位設(shè)置周期的微處理器復(fù)位電路

    MAX6443–MAX6452:具備長手動復(fù)位設(shè)置周期的微處理器復(fù)位電路 在電子設(shè)備的設(shè)計,微處理器復(fù)位電路起著至關(guān)重要的作用,它能確保設(shè)備在各種情況下穩(wěn)定運行。今天我們就來詳細(xì)了解
    的頭像 發(fā)表于 02-27 14:45 ?88次閱讀

    探索MAX6305 - MAX6313:多功能可編程復(fù)位IC的卓越性能

    探索MAX6305 - MAX6313:多功能可編程復(fù)位IC的卓越性能 在電子設(shè)計領(lǐng)域,復(fù)位IC是保障系統(tǒng)穩(wěn)定運行的關(guān)鍵組件。今天,我們將深入探討MAXIM推出的MAX6305 - M
    的頭像 發(fā)表于 01-23 15:45 ?191次閱讀

    用于穩(wěn)定電源設(shè)計的復(fù)位IC應(yīng)用實例

    現(xiàn)代電子設(shè)備正面臨電壓波動、浪涌電壓以及輸入電源不穩(wěn)定等問題。如果缺乏適當(dāng)?shù)碾妷罕O(jiān)測與復(fù)位保護功能,系統(tǒng)可能會出現(xiàn)誤動作、異常復(fù)位,甚至導(dǎo)致硬件損壞。
    的頭像 發(fā)表于 12-08 09:41 ?645次閱讀
    用于穩(wěn)定電源設(shè)計的<b class='flag-5'>復(fù)位</b><b class='flag-5'>IC</b>應(yīng)用實例

    GraniStudio:軸復(fù)位例程

    1.文件運行 導(dǎo)入工程 雙擊運行桌面GraniStudio.exe。 通過引導(dǎo)界面導(dǎo)入軸復(fù)位例程,點擊導(dǎo)入按鈕。 打開軸復(fù)位運動例程所在路徑,選中軸復(fù)位運動.gsp文件,點擊打開,完成導(dǎo)入。 2.
    的頭像 發(fā)表于 08-22 16:05 ?664次閱讀
    GraniStudio:軸<b class='flag-5'>復(fù)位</b>例程

    GraniStudio零代碼平臺軸復(fù)位算子支持多少個軸同時復(fù)位,有哪些回零模式?

    GraniStudio平臺在軸復(fù)位的功能上未對同時復(fù)位的軸數(shù)進行硬性限制,理論上支持任意數(shù)量軸同步復(fù)位,需要考慮的是在做多軸同步
    的頭像 發(fā)表于 07-07 18:02 ?662次閱讀
    GraniStudio零代碼平臺軸<b class='flag-5'>復(fù)位</b>算子支持多少個軸同時<b class='flag-5'>復(fù)位</b>,有哪些回零模式?

    復(fù)位電路的核心功能和主要類型

    復(fù)位電路(Reset Circuit) 是數(shù)字系統(tǒng)的關(guān)鍵功能模塊,用于確保設(shè)備在上電、電壓波動或異常狀態(tài)下可靠復(fù)位至初始狀態(tài)。其設(shè)計直接影響系統(tǒng)的穩(wěn)定性和抗干擾能力。
    的頭像 發(fā)表于 06-30 14:24 ?1480次閱讀
    <b class='flag-5'>復(fù)位</b>電路的核心功能和主要類型

    LM3724系列 低功率電壓監(jiān)控和復(fù)位IC,帶手動復(fù)位功能數(shù)據(jù)手冊

    LM3722/LM3723/LM3724 微處理器監(jiān)控電路可監(jiān)控電源 在微處理器和數(shù)字系統(tǒng)。它們在上電期間為微處理器提供復(fù)位, 掉電、掉電條件和手動復(fù)位。 LM3722/LM3723
    的頭像 發(fā)表于 04-12 11:11 ?1028次閱讀
    LM3724系列 低功率電壓監(jiān)控和<b class='flag-5'>復(fù)位</b><b class='flag-5'>IC</b>,帶手動<b class='flag-5'>復(fù)位</b>功能數(shù)據(jù)手冊

    MCP809系列 /3 引腳復(fù)位 IC數(shù)據(jù)手冊

    MCP809/810 微處理器監(jiān)控電路可用于監(jiān)控微處理器和數(shù)字系統(tǒng)的電源。它們在上電、掉電和掉電情況下為微處理器提供復(fù)位。 MCP809/810 的功能是監(jiān)控 V~抄送~supply
    的頭像 發(fā)表于 04-12 10:55 ?1281次閱讀
    MCP809系列  /3 引腳<b class='flag-5'>復(fù)位</b> <b class='flag-5'>IC</b>數(shù)據(jù)手冊

    TPS3840-Q1 具有手動復(fù)位和可編程復(fù)位時間延遲的汽車高輸入電壓監(jiān)控器數(shù)據(jù)手冊

    當(dāng) VDD 上的電壓降至負(fù)電壓閾值 (V 以下) 時,復(fù)位輸出信號被置位 ~它-~ ) 或當(dāng)手動復(fù)位被拉至低邏輯 (V ~MR_L~ ).當(dāng) V 時 reset 信號被清除~DD 系列~上升到 V
    的頭像 發(fā)表于 04-10 11:20 ?859次閱讀
    TPS3840-Q1 具有手動<b class='flag-5'>復(fù)位</b>和可編程<b class='flag-5'>復(fù)位</b>時間延遲的汽車高輸入電壓監(jiān)控器數(shù)據(jù)手冊

    TPS3870-Q1 具有延時和手動復(fù)位功能的汽車級高精度過壓復(fù)位 IC數(shù)據(jù)手冊

    TPS3870-Q1 器件是一款集成過壓 (OV) 監(jiān)控器或復(fù)位 IC,采用業(yè)界最小的 6 引腳 DSE 封裝。這款高精度電壓監(jiān)控器非常適合在低電壓電源軌上工作且具有窄裕量電源容差的系統(tǒng)。低閾值遲滯
    的頭像 發(fā)表于 04-10 11:09 ?673次閱讀
    TPS3870-Q1 具有延時和手動<b class='flag-5'>復(fù)位</b>功能的汽車級高精度過壓<b class='flag-5'>復(fù)位</b> <b class='flag-5'>IC</b>數(shù)據(jù)手冊

    LP3470A 具有可編程延遲和 1% 復(fù)位閾值的超低功耗低電平有效復(fù)位 IC數(shù)據(jù)手冊

    LP3470A 器件是一款微功率電壓監(jiān)控電路,旨在監(jiān)控復(fù)位閾值 1% 以內(nèi)的過熱電壓,并且與現(xiàn)有 TI 器件 LP3470 引腳對引腳兼容。LP3470A 器件提供精確的毫微功耗電壓監(jiān)控,具有可編程
    的頭像 發(fā)表于 04-10 10:58 ?833次閱讀
    LP3470A 具有可編程延遲和 1% <b class='flag-5'>復(fù)位</b>閾值的超低功耗低電平有效<b class='flag-5'>復(fù)位</b> <b class='flag-5'>IC</b>數(shù)據(jù)手冊

    TLV840系列 具有可調(diào)復(fù)位時間延遲和手動復(fù)位功能的低壓監(jiān)控器數(shù)據(jù)手冊

    TLV840 系列電壓監(jiān)控器或復(fù)位 IC 可在高電壓水平下工作,同時在整個 VDD 和溫度范圍內(nèi)保持極低的靜態(tài)電流。TLV840 提供低功耗、高精度和低傳播延遲 (t p_HL = 30 μs
    的頭像 發(fā)表于 04-10 10:17 ?901次閱讀
    TLV840系列 具有可調(diào)<b class='flag-5'>復(fù)位</b>時間延遲和手動<b class='flag-5'>復(fù)位</b>功能的低壓監(jiān)控器數(shù)據(jù)手冊

    復(fù)位電路的作用、控制方式和類型

    復(fù)位電路也是數(shù)字邏輯設(shè)計中常用的電路,不管是 FPGA 還是 ASIC 設(shè)計,都會涉及到復(fù)位,一般 FPGA或者 ASIC 的復(fù)位需要我們自己設(shè)計復(fù)位方案。
    的頭像 發(fā)表于 03-12 13:54 ?3955次閱讀
    <b class='flag-5'>復(fù)位</b>電路的作用、控制方式和類型