国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCVU27P-3E和 XCVU29P-3E的速度文件參數(shù)已更新

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-09-09 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

描述:
在《Virtex UltraScale+ FPGA 數(shù)據(jù)手冊》(DS923) 中,XCVU27P-3E 器件和 XCVU29P-3E 器件的最低量產(chǎn)軟件和速度規(guī)格已從 Vivado 工具 2019.2 v1.28 更新至 Vivado 工具 2020.1.1 v1.30。

XCVU27P-3E 器件和 XCVU29P-3E 器件的速度文件參數(shù)以及速度/溫度等級在 2020.1.1 版中已更新,包括已糾正了集成塊接口建立時間和保持時間參數(shù)。

受此影響的主要集成塊包括:PCIe、Interlaken 和 100G Ethernet MAC。

速度文件更新中,部分參數(shù)要求已放寬,部分參數(shù)要求則進(jìn)一步收緊。

解決方案:
對于 XCVU27P-3E 器件和 XCVU29P-3E 器件以及速度/溫度等級設(shè)計,請使用 Vivado Design Suite 2020.1.1 或更高版本。

您可通過以下方式來評估時序問題對于您使用 Vivado 工具 2019.2 - 2020.1 所構(gòu)建的設(shè)計產(chǎn)生的影響:在 Vivado 2020.1.1 或更高版本中,對已完全實現(xiàn)的設(shè)計檢查點 (.dcp) 文件重新運(yùn)行時序分析。

如果您的比特流是使用 Vivado 工程模式生成的,則必須找到已完全實現(xiàn)的 .dcp 文件。

通常,已完全實現(xiàn)的 .dcp 文件應(yīng)位于如下某一路徑中,具體取決于布線后是否已啟用 phys_opt_design。

project_myDesign.runs/impl_1/myDesign_routed.dcp

project_myDesign.runs/impl_1/myDesign_postroute_physopt.dcp

例如,如果已完全實現(xiàn)的 .dcp 文件為 myDesign_routed.dcp,則上述命令應(yīng)如下所示:

#Open the final dcp for the finished design open_checkpoint project_myDesign.runs/impl_1/myDesign_routed.dcp #Report timing report_timing_summary -file myDesign_timing_summary_routed.rpt

如果在受影響的主要集成塊上出現(xiàn)時序違例,則必須在 Vivado 2020.1.1 或更高版本中對設(shè)計進(jìn)行重新編譯以達(dá)成時序收斂。

原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新

文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88419
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71112

原文標(biāo)題:面向 XCVU27P-3E 器件和 XCVU29P-3E 器件的 Vivado 2020.1.1 量產(chǎn)速度文件更新

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA 信號處理板卡設(shè)計原理圖:618-基于FMC+的XCVU3P高性能 PCIe 載板

    汽車駕駛員輔助, FPGA 信號處理, XCVU3P板卡, 雷達(dá)圖像處理, 衛(wèi)星通信系統(tǒng), 基帶通信接收
    的頭像 發(fā)表于 01-30 10:27 ?248次閱讀
    FPGA 信號處理板卡設(shè)計原理圖:618-基于FMC+的<b class='flag-5'>XCVU3P</b>高性能 PCIe 載板

    AWR2944P/AWR2E44P等雷達(dá)傳感器芯片詳解

    AWR2944P/AWR2E44P等雷達(dá)傳感器芯片詳解 在汽車?yán)走_(dá)應(yīng)用領(lǐng)域,高精度、高性能的傳感器是實現(xiàn)智能駕駛功能的關(guān)鍵。TI推出的AWR2944P、AWR2E44P、AWR2944
    的頭像 發(fā)表于 01-26 09:30 ?1319次閱讀

    高速信號處理設(shè)計方案:413-基于雙XCVU9P+C6678的100G光纖加速卡

    C6678, XCVU9P, ZU19EG開發(fā)板,, 高速信號處理, 光纖加速卡, XCVU9P光纖加速卡
    的頭像 發(fā)表于 01-08 16:06 ?288次閱讀
    高速信號處理設(shè)計方案:413-基于雙<b class='flag-5'>XCVU9P</b>+C6678的100G光纖加速卡

    DRV8424E/P、DRV8425E/P雙H橋電機(jī)驅(qū)動器技術(shù)解析

    、DRV8425E/P雙H橋電機(jī)驅(qū)動器憑借其出色的性能和特性,在眾多應(yīng)用場景中得到了廣泛應(yīng)用。本文將深入剖析這兩款電機(jī)驅(qū)動器的特點、應(yīng)用及設(shè)計要點,為電子工程師們提供全面的參考。 文件下載
    的頭像 發(fā)表于 01-08 11:10 ?360次閱讀

    深入解析DRV8424E/P與DRV8425E/P:雙H橋電機(jī)驅(qū)動的理想之選

    的DRV8424E/P和DRV8425E/P這兩款雙H橋電機(jī)驅(qū)動器,探討它們的特性、應(yīng)用以及設(shè)計要點。 文件下載: drv8425
    的頭像 發(fā)表于 01-07 17:55 ?647次閱讀

    深度剖析RA2E3微控制器:特性、電氣參數(shù)與應(yīng)用考量

    應(yīng)用場景中嶄露頭角。本文將對RA2E3微控制器進(jìn)行全面剖析,涵蓋其功能特性、電氣參數(shù)以及使用中的注意事項。 文件下載: Renesas Electronics RA2E3單芯片32位A
    的頭像 發(fā)表于 12-29 11:00 ?395次閱讀

    FS75R17W2E4P_B11 EasyPACK?模塊:特性、應(yīng)用與參數(shù)解析

    FS75R17W2E4P_B11 EasyPACK?模塊:特性、應(yīng)用與參數(shù)解析 在電子工程領(lǐng)域,功率模塊的性能對于各類電力電子設(shè)備的運(yùn)行至關(guān)重要。今天我們要探討的FS75R17W2E4P
    的頭像 發(fā)表于 12-20 15:40 ?1122次閱讀

    3U VPX板卡設(shè)計原理圖:821-基于RFSOC的8路5G ADC和8路9G的DAC 3U VPX卡

    3uvpx板卡, DA輸出核心板, RFSOC, XCVU9P芯片, 信號輸出播放, 硬件加速卡, 3U VPX板卡
    的頭像 發(fā)表于 12-18 14:18 ?449次閱讀
    <b class='flag-5'>3</b>U VPX板卡設(shè)計原理圖:821-基于RFSOC的8路5G ADC和8路9G的DAC <b class='flag-5'>3</b>U VPX卡

    設(shè)計原理圖:U200E 基于VU9P的4路QSFP28光纖PCIeX16收發(fā)卡

    基于XCVU9P的4路QSFP28光纖PCIeX16收發(fā)卡。該板卡要求符合PCIe 3.0標(biāo)準(zhǔn),包含一片XCVU9P-2FLGA2014I、4組64-bit/8GB DDR4;4路QSFP28 4X
    的頭像 發(fā)表于 05-29 11:02 ?826次閱讀
    設(shè)計原理圖:U200<b class='flag-5'>E</b> 基于VU9<b class='flag-5'>P</b>的4路QSFP28光纖PCIeX16收發(fā)卡

    集中式ZDM-E0400P3熱電阻RTD測溫模塊(1) — 基礎(chǔ)應(yīng)用

    在工業(yè)自動化中,溫度檢測至關(guān)重要,而熱電阻RTD是溫度測量的“黃金標(biāo)準(zhǔn)”。本文將介紹集中式ZDM-E0400P3熱電阻RTD測溫遠(yuǎn)程I/O模塊的性能與使用方法。產(chǎn)品介紹集中式ZDM-E0400P3
    的頭像 發(fā)表于 05-12 11:34 ?863次閱讀
    集中式ZDM-<b class='flag-5'>E0400P3</b>熱電阻RTD測溫模塊(1) — 基礎(chǔ)應(yīng)用

    410?基于?XCVU9P+?C6678?的?100G?光纖的加速卡

    基于 XCVU9P+ C6678 的 100G 光纖的加速卡
    的頭像 發(fā)表于 05-08 08:32 ?746次閱讀
    410?基于?<b class='flag-5'>XCVU9P</b>+?C6678?的?100G?光纖的加速卡

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!
    發(fā)表于 03-31 20:14

    DD20-48E0524B3C3 DD20-48E0524B3C3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)DD20-48E0524B3C3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DD20-48E0524B3C3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DD20-48
    發(fā)表于 03-20 18:57
    DD20-48<b class='flag-5'>E0524B3C3</b> DD20-48<b class='flag-5'>E0524B3C3</b>

    KW3-24D24E3R3 KW3-24D24E3R3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)KW3-24D24E3R3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有KW3-24D24E3R3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,KW
    發(fā)表于 03-20 18:33
    KW<b class='flag-5'>3-24D24E3R3</b> KW<b class='flag-5'>3-24D24E3R3</b>

    KW1-24D15E3R3 KW1-24D15E3R3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)KW1-24D15E3R3相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有KW1-24D15E3R3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,KW1-24D15
    發(fā)表于 03-20 18:31
    KW1-24D15<b class='flag-5'>E3R3</b> KW1-24D15<b class='flag-5'>E3R3</b>