国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ADC的3線SPI配置時序

FPGA之家 ? 來源:FPGA之家 ? 2020-09-07 17:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上篇以德州儀器(TI)的高速ADC芯片——ads52j90為例,介紹完了4線SPI配置時序。本篇將以Analog Device(ADI)的多通道高速ADC芯片AD9249為例,介紹3線SPI讀寫配置時序。另外,大家如果想詳細了解Analog Device(ADI)公司的關于SPI的所有內容,推薦大家在其官網閱讀AN-877。

AD9249的SPI控制模塊包含4根信號線,即CSB1、CSB2、SDIO以及SCLK。但CSB1、CSB2可以一起由CSB來控制,實際上就是3線SPI。由于3線SPI數據的讀、寫操作在同一根信號線SDIO上實現,因此其配置方式與4線的配置稍微有些不一樣。下面我們將詳細介紹讀寫操作:

CSB:SPI控制讀寫使能信號;

SDIO:SPI的數據、地址讀寫端口

SCLK:FPGA提供給ADC的SPI接口時鐘

如下圖1所示為該ADC的SPI讀、寫配置時序圖。其中CSB和SCLK的操作和上篇介紹的4線SPI配置相同,圖上的時序參數在其datasheet上也有明確的說明,這里就不介紹了。

3線SPI與4線SPI配置的主要不同之處在傳輸的數據格式以及I/O轉換上。其讀寫數據格式由控制命令+地址+數據組成,而上篇提到的4線配置只有地址+數據。

圖1:SPI讀、寫時序圖

其中R/~W為高電平時,表示讀操作,低電平表示寫操作。W1,W0表示要讀寫的數據字節數,一般都設為0,代表每次讀寫一個寄存器地址的數據。A12~A0表示13bit的寄存器地址。D7~D0表示要讀寫的8bit寄存器數據。

因此我們在SPI寫操作時,只需寫入1bit 1+ 2bit 0 +13bit地址+ 8bit數據即可。其配置的方法和上篇的4線SPI寫操作相同。但當我們在執行SPI讀操作時,就需要注意了:

首先需寫入1bit 0+ 2bit 0 +13bit地址,當最后1bit的地址A0在SCLK的上升沿寫入SDIO后,SDIO會由輸入口變為輸出口,然后在接下來的8個SCLK下降沿,SDIO會輸出寄存器的8bit數據。因此,在ADC的SDIO由輸入變為輸出口時,FPGA端的SDIO必須同步由輸出口變為輸入口,并在SCLK上升沿接收這8bit數據最穩定,FPGA端口的這種I/O轉換可以通過其內置的三態門來實現。

如圖2所示為SDIO由輸入口變為輸出口的時序控制圖,tEN_SDIO為轉換時間,其最小時間為10ns,參考零點為SCLK下降沿。

圖2:SDIO輸入轉換為輸出的時序圖

如圖3所示為SDIO由輸出口變為輸入口的時序控制圖,tDIS_SDIO為轉換時間,其最小時間也為10ns,參考零點為SCLK上升沿。

圖3:SDIO輸出轉換為輸入的時序圖

3線SPI的讀寫時序分析就介紹到這里了,同樣強調幾個關鍵點:

關鍵點1:CSB在讀寫操作時,必須拉低。讀寫完成之后,必須拉高。

關鍵點2:SDIO作為輸入口時,數據每次必須在SCLK的上升沿寫入SPI。

關鍵點3:SDIO作為輸出口時,寄存器數據每次在SCLK的下降沿輸出SPI,FPGA端在SCLK的上升沿處捕獲數據最穩定。

關鍵點4:一定要滿足datasheet給出的SPI的時序參數,并在代碼實現時要留有適當的時序裕量。

關鍵點5:注意FPGA端的SDIO口的三態控制邏輯,以便正確讀寫ADC寄存器。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • adc
    adc
    +關注

    關注

    100

    文章

    7511

    瀏覽量

    555910
  • 控制模塊
    +關注

    關注

    2

    文章

    146

    瀏覽量

    19802
  • SPI
    SPI
    +關注

    關注

    17

    文章

    1885

    瀏覽量

    101213

原文標題:FPGA通過SPI對ADC配置簡介(三)---3線SPI配置時序分析

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RK?平臺?SPI?開發完全指南(驅動?+?配置?+?測試?+?優化)

    Linux 平臺 SPI 驅動已形成完善的開發體系,支持 Master/Slave 雙模式、多速率適配及靈活配置。本文基于 Rockchip 官方開發指南,從功能特性、驅動配置、測試驗證到優化方案
    的頭像 發表于 01-30 22:35 ?627次閱讀
    RK?平臺?<b class='flag-5'>SPI</b>?開發完全指南(驅動?+?<b class='flag-5'>配置</b>?+?測試?+?優化)

    【瑞薩FPB-RA6E2試用】【瑞薩RA × Zephyr開發板評測】ADC、DAC、SPI、I2C 測試

    1. 前言 在上一篇評測中,我們完成了開發環境搭建和基礎 GPIO 控制。作為一款高性能 MCU,RA6E2 的通信接口(SPI/I2C)和模擬外設(ADC/DAC)才是其核心競爭力的體現。 本篇
    發表于 01-12 00:01

    實戰復盤:RK3588 SPI+PCIe3x4方案啟動修復,從節點配置到驅動適配全解析

    ? ? ? 在 RK3588 嵌入式項目中, “ 接口配置不匹配 ” 是高頻踩坑點 —— 近期 基于 linux6.1 內核 調試 SPI 閃存 +PCIe3x4 外設 方案時,就遇到了 “eMMC
    的頭像 發表于 01-08 10:24 ?350次閱讀
    實戰復盤:RK3588 <b class='flag-5'>SPI+PCIe3</b>x4方案啟動修復,從節點<b class='flag-5'>配置</b>到驅動適配全解析

    FPGA實現基于SPI協議的Flash驅動控制芯片擦除

    本篇博客具體包括SPI協議的基本原理、模式選擇以及時序邏輯要求,采用FPGA(EPCE4),通過SPI通信協議,對flash(W25Q16BV)存儲的固化程序進行芯片擦除操作。
    的頭像 發表于 12-02 10:00 ?2572次閱讀
    FPGA實現基于<b class='flag-5'>SPI</b>協議的Flash驅動控制芯片擦除

    DDR200T LCD顯示模塊

    是兩個器件寄存器內容的交換。 此次LCD芯片采用ILI9341,其SPI采用四模式,時序圖如,圖3-4其中SCL為串行時鐘,SDI為
    發表于 10-28 07:21

    請問如何讓SPI額外發出一個時鐘?

    現將2個ADC芯片進行菊花鏈式連接,手冊上給的時序圖中,兩個芯片讀數中間需要額外插入一個時鐘時序,要怎樣控制SPI輸出單個時鐘。還是說只能去用IO口模擬
    發表于 09-24 08:09

    怎么用LL命令讀取SPI

    ;hspi1, mrx_data, 3, HAL_MAX_DELAY);命令讀取ADC結果3字節,即時優化后也需要1.95us,遠遠不能匹配ADC的速度。我想也只有LL命令才會快了,測
    發表于 09-09 08:17

    無法配置 ADC1 來觸發 DMA 傳輸,怎么解決?

    SCU->DMAP_ADC.bit.ADC1_SQ1 = 1u;并配置和啟用DMA。 考慮通過 SQ1 事件觸發 DMA 通道 3,我認為這應該是 SQ1 轉換結束事件。 DMA 操作未
    發表于 07-21 06:57

    AS32系列MCU調試教程 SPI調試的常見問題解析

    簡介 AS32X601內置的I2C模塊提供了支持全雙工的同步串行通信。該接口可配置為主機或從機模式,配置為主機模式時,它可為外部從器件提供通信時鐘(SCK),6個SPI每個都支持8個從機。 S
    的頭像 發表于 06-27 18:10 ?763次閱讀
    AS32系列MCU調試教程 <b class='flag-5'>SPI</b>調試的常見問題解析

    如何讓SPI額外發出一個時鐘?

    現將2個ADC芯片進行菊花鏈式連接,手冊上給的時序圖中,兩個芯片讀數中間需要額外插入一個時鐘時序,要怎樣控制SPI輸出單個時鐘。還是說只能去用IO口模擬
    發表于 06-13 07:30

    AD7606C-18的硬件串行模式,如何使用三SPI

    問題,八個通通道輸入均連在一起,結果如下圖所示。 但是當我使用三SPI模式讀取數據時,數據就錯亂了,即使SCLK頻率降低到5MHz,數據也是完全錯亂的。我可以確定三模式下,SCLK,BUSY之間的
    發表于 04-28 07:49

    使用PSoC? C3 ADC的16 S/H,如何為各個通道配置不同的采樣頻率?

    使用PSoC? C3 ADC 的 16 S/H,我們如何為各個通道配置不同的采樣頻率?
    發表于 04-21 07:10

    【CW32模塊使用】0.96寸SPI單色屏

    硬件SPI與軟件SPI相比,硬件SPI是靠硬件上面的SPI控制器,所有的時鐘邊緣采樣,時鐘發生,還有時序控制,都是由硬件完成的。它降低了CP
    的頭像 發表于 03-29 17:29 ?3108次閱讀
    【CW32模塊使用】0.96寸<b class='flag-5'>SPI</b>單色屏

    如何使用Tresos for S32K344通過SPI配置DMA?

    我想知道如何使用 Tresos for S32K344 通過 SPI 配置 DMA。 軟件版本:4.0.0 HF02_D2407。 我正在嘗試配置,但在 logic analyzer 上看不到總線
    發表于 03-26 06:39

    使用STM32H743對外部一個ADC芯片做數據采集,根據CubeMX配置的驅動無法觸發SPI,怎么解決?

    最近使用STM32H743對外部一個ADC芯片做數據采集,想通過外部中斷信號觸發SPI DMA讀取數據(每次3byte),但根據CubeMX配置的驅動無法觸發
    發表于 03-07 07:40