連接器
電子發(fā)燒友網(wǎng)連接器技術(shù)專欄,內(nèi)容有連接器、光纖連接器、工業(yè)連接器、汽車連接器、電線電纜、接插件以及連接器技術(shù)的其它應(yīng)用方案等;是電子工程師學(xué)習(xí)連接器技術(shù)的好欄目。深入淺出玩轉(zhuǎn)FPGA視頻:VGA字符顯示實(shí)驗(yàn)
VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口在視頻和計(jì)算機(jī)領(lǐng)域得到了廣泛的應(yīng)用u,在圖像處理中若是采用傳統(tǒng)的數(shù)據(jù)傳輸方式來使高分辨率圖像實(shí)時(shí)顯示在顯示器上,一般要求晶振頻率達(dá)到...
深入淺出玩轉(zhuǎn)FPGA視頻:基于M4K塊配置ROM的字符數(shù)據(jù)存儲(chǔ)VGA顯示實(shí)驗(yàn)
大多數(shù)計(jì)算機(jī)與外部顯示設(shè)備之間都是通過模擬VGA接口連接,計(jì)算機(jī)內(nèi)部以數(shù)字方式生成的顯示圖像信息,被顯卡中的數(shù)字/模擬轉(zhuǎn)換器轉(zhuǎn)變?yōu)镽、G、B三原色信號(hào)和行、場(chǎng)同步信號(hào),信號(hào)通過電...
深入淺出玩轉(zhuǎn)FPGA視頻:PLL配置仿真實(shí)驗(yàn)
鎖相環(huán)PLL,用來統(tǒng)一整合時(shí)鐘信號(hào),使高頻器件正常工作,如內(nèi)存的存取資料等。PLL用于振蕩器中的反饋技術(shù)。 許多電子設(shè)備要正常工作,通常需要外部的輸入信號(hào)與內(nèi)部的振蕩信號(hào)同步。...
深入淺出玩轉(zhuǎn)FPGA視頻:MAX II內(nèi)部震動(dòng)時(shí)鐘使用實(shí)驗(yàn)
Altera的MAX? II 系列在所有CPLD系列中,其單位I/O引腳的功耗和成本都是最低的。不但具有傳統(tǒng)CPLD設(shè)計(jì)的低成本特性,MAX II CPLD還進(jìn)一步提高了高密度產(chǎn)品的功耗和成本優(yōu)勢(shì),這樣,您可以使用M...
深入淺出玩轉(zhuǎn)FPGA視頻:時(shí)序分析基礎(chǔ)
電路所需信號(hào)可能在不同的時(shí)間到來,其原因可能是輸入數(shù)據(jù)本身產(chǎn)生的時(shí)間不同,或是電路進(jìn)行了不同的操作,器件溫度和偏置電壓不同,也可能是因?yàn)殡娐分胁煌糠值闹圃旃に嚥煌?..
2019-12-16 標(biāo)簽:FPGA數(shù)據(jù)時(shí)序分析 2516
深入淺出玩轉(zhuǎn)FPGA視頻:DIY邏輯分析儀
邏輯分析儀分為兩大類:邏輯狀態(tài)分析儀(Logic State Analyzer,簡(jiǎn)稱LSA)和邏輯定時(shí)分析儀(Logic Timing Analyzer)。這兩類分析儀的基本結(jié)構(gòu)是相似的,主要區(qū)別表現(xiàn)顯示方式和定時(shí)方式上。...
正點(diǎn)原子FPGA之基礎(chǔ)外設(shè):流水燈實(shí)驗(yàn)
正點(diǎn)原子FPGA開發(fā)板配套視頻...
數(shù)字設(shè)計(jì)FPGA應(yīng)用:LED流水燈的程序編寫
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...
FPGA技術(shù)的基本概念介紹
FPGA設(shè)計(jì)不是簡(jiǎn)單的芯片研究,主要是利用 FPGA 的模式進(jìn)行其他行業(yè)產(chǎn)品的設(shè)計(jì)。 與 ASIC 不同,F(xiàn)PGA在通信行業(yè)的應(yīng)用比較廣泛。...
數(shù)字設(shè)計(jì)FPGA應(yīng)用:矩陣式按鍵的設(shè)計(jì)
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...
FPGA如何修復(fù)時(shí)序混亂問題(2)
a、大多數(shù)目標(biāo)器件庫的dff都有異步復(fù)位端口,因此采用異步復(fù)位可以節(jié)省資源。...
正點(diǎn)原子開拓者FPGA Qsys視頻:GUI綜合實(shí)驗(yàn)
圖形用戶界面是一種人與計(jì)算機(jī)通信的界面顯示格式,允許用戶使用鼠標(biāo)等輸入設(shè)備操縱屏幕上的圖標(biāo)或菜單選項(xiàng),以選擇命令、調(diào)用文件、啟動(dòng)程序或執(zhí)行其它一些日常任務(wù)。與通過鍵盤輸入...
2019-09-18 標(biāo)簽:FPGA通信計(jì)算機(jī) 2129
數(shù)字設(shè)計(jì)FPGA應(yīng)用:按鍵掃描設(shè)計(jì)
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開發(fā)開始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)...
2019-12-05 標(biāo)簽:FPGA設(shè)計(jì)按鍵 2194
FPGA的內(nèi)部結(jié)構(gòu)與組成分析
FPGA利用小型查找表(16×1RAM)來實(shí)現(xiàn)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器再來驅(qū)動(dòng)其他邏輯電路或驅(qū)動(dòng)I/O,由此構(gòu)成了既可實(shí)現(xiàn)組合邏輯功能又可實(shí)現(xiàn)時(shí)序邏輯功能的基...
由FPGA構(gòu)成的電路結(jié)構(gòu)與性能分析
FPGA 器件屬于專用集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門電路數(shù)較少的問題。FPGA 的基本結(jié)構(gòu)包括可編程輸入輸出單元,可配置邏輯塊,數(shù)字時(shí)鐘管...
正點(diǎn)原子開拓者FPGA Qsys視頻:基于高速AD/DA模塊的數(shù)字存儲(chǔ)示波器實(shí)驗(yàn)
ad模塊就是把模擬的電壓量轉(zhuǎn)換成數(shù)字量,da模塊就是把數(shù)字量轉(zhuǎn)換成模擬的電壓量。...
課程5:BJ-EPM240學(xué)習(xí)板介紹
BJ-EPM240學(xué)習(xí)板主芯片使用的是Altera公司的MAXII系列EPM240T100C5,該芯片有240個(gè)邏輯單元,等效宏單元192個(gè),資源比較豐富,內(nèi)有8KbitFlash的存儲(chǔ)空間。...
FPGA之項(xiàng)目實(shí)戰(zhàn)篇:時(shí)序電路知識(shí)復(fù)習(xí)
我們例舉三人表決器、數(shù)字時(shí)鐘、多終端點(diǎn)歌系統(tǒng)、數(shù)字示波器這四個(gè)實(shí)際的工程項(xiàng)目,手把手帶領(lǐng)大家從分析工程、分解工程、到最終實(shí)現(xiàn)工程。通過逐個(gè)解決工程中的實(shí)際問題,來學(xué)習(xí)原汁...
基于FPGA實(shí)現(xiàn)狀態(tài)機(jī)的設(shè)計(jì)
狀態(tài)機(jī)有三種描述方式:一段式狀態(tài)機(jī)、兩段式狀態(tài)機(jī)、三段式狀態(tài)機(jī)。下面就用一個(gè)小例子來看看三種方式是如何實(shí)現(xiàn)的。...
2019-08-29 標(biāo)簽:FPGA狀態(tài)機(jī) 3516
FPGA之狀態(tài)機(jī)的功能簡(jiǎn)述
關(guān)于狀態(tài)機(jī)的一個(gè)極度確切的描述是它是一個(gè)有向圖形,由一組節(jié)點(diǎn)和一組相應(yīng)的轉(zhuǎn)移函數(shù)組成。狀態(tài)機(jī)通過響應(yīng)一系列事件而“運(yùn)行”。每個(gè)事件都在屬于“當(dāng)前” 節(jié)點(diǎn)的轉(zhuǎn)移函數(shù)的控制范...
2019-10-09 標(biāo)簽:FPGA函數(shù)狀態(tài)機(jī) 4239
FPGA之狀態(tài)機(jī)練習(xí):設(shè)計(jì)思路(2)
狀態(tài)機(jī)由狀態(tài)寄存器和組合邏輯電路構(gòu)成,能夠根據(jù)控制信號(hào)按照預(yù)先設(shè)定的狀態(tài)進(jìn)行狀態(tài)轉(zhuǎn)移,是協(xié)調(diào)相關(guān)信號(hào)動(dòng)作、完成特定操作的控制中心。...
2019-10-09 標(biāo)簽:FPGA信號(hào)狀態(tài)機(jī) 2741
FPGA之狀態(tài)機(jī)的功能簡(jiǎn)述與學(xué)習(xí)建議
狀態(tài)機(jī)由狀態(tài)寄存器和組合邏輯電路構(gòu)成,能夠根據(jù)控制信號(hào)按照預(yù)先設(shè)定的狀態(tài)進(jìn)行狀態(tài)轉(zhuǎn)移,是協(xié)調(diào)相關(guān)信號(hào)動(dòng)作,完成特定操作的控制中心。狀態(tài)機(jī)分為摩爾(Moore)型狀態(tài)機(jī)和米莉(Me...
2019-10-09 標(biāo)簽:寄存器信號(hào)狀態(tài)機(jī) 4230
FPGA之狀態(tài)機(jī)練習(xí):設(shè)計(jì)思路(3)
狀態(tài)機(jī)可以用兩種方法實(shí)現(xiàn):豎著寫(在狀態(tài)中判斷事件)和橫著寫( 在事件中判斷狀態(tài))。這兩種實(shí)現(xiàn)在本質(zhì)上是完全等效的,但在實(shí)際操作中,效果卻截然 不同。...
2019-10-09 標(biāo)簽:FPGA狀態(tài)機(jī) 2143
至芯科技:FPGA教學(xué)視頻(6)
FPGA的設(shè)計(jì)流程包括算法設(shè)計(jì)、代碼仿真以及設(shè)計(jì)、板機(jī)調(diào)試,設(shè)計(jì)者以及實(shí)際需求建立算法架構(gòu),利用EDA建立設(shè)計(jì)方案或HD編寫設(shè)計(jì)代碼,通過代碼仿真保證設(shè)計(jì)方案符合實(shí)際要求,最后進(jìn)行板...
FPGA之狀態(tài)機(jī)的基本概述與設(shè)計(jì)
狀態(tài)機(jī)可以用兩種方法實(shí)現(xiàn):豎著寫(在狀態(tài)中判斷事件)和橫著寫( 在事件中判斷狀態(tài))。這兩種實(shí)現(xiàn)在本質(zhì)上是完全等效的,但在實(shí)際操作中,效果卻截然 不同。...
2019-10-09 標(biāo)簽:FPGA操作狀態(tài)機(jī) 3053
至芯科技:FPGA教學(xué)視頻(7)
FPGA設(shè)計(jì)的主要難點(diǎn)是熟悉硬件系統(tǒng)以及內(nèi)部資源,保證設(shè)計(jì)的語言能夠?qū)崿F(xiàn)元器件之間的有效配合,提高程序的可讀性以及利用率。這也對(duì)設(shè)計(jì)人員提出了比較高的要求,需要經(jīng)過多個(gè)項(xiàng)目的...
至芯科技:FPGA教學(xué)視頻(8)
可編程邏輯器件是通過EDA技術(shù)將電子應(yīng)用系統(tǒng)的既定功能和技術(shù)指標(biāo)具體實(shí)現(xiàn)的硬件載體,F(xiàn)PGA作為實(shí)現(xiàn)這一途徑的主流器件之一,具有直接面向用戶,靈活性和通用性極大,使用方便,硬 件測(cè)...
至芯科技:FPGA教學(xué)視頻(9)
FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過將這些硬件資源合理組織,可實(shí)現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。...
至芯科技:FPGA教學(xué)視頻(10)
FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過將這些硬件資源合理組織,可實(shí)現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。...
至芯科技:FPGA教學(xué)視頻(11)
FPGA的工作頻率由FPGA芯片以及設(shè)計(jì)決定,可以通過修改設(shè)計(jì)或者更換更快的芯片來達(dá)到某些苛刻的要求(當(dāng)然,工作頻率也不是無限制的可以提高,而是受當(dāng)前的IC工藝等因素制約)。...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |






























