完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
TLK10081 是一款多速率鏈路聚合器,此聚合器用于高速雙向點到點數(shù)據(jù)傳輸系統(tǒng)。 此器件通過將多條較低速率串行鏈路復用為較高速率的串行鏈路來減少特定數(shù)據(jù)吞吐量所需的物理鏈路的數(shù)量。
TLK10081 具有一個低速接口,此接口可適應速率范圍介于 250Mbps 至 1.25Gbps(最大總吞吐量 10Gbps)之間的 1 條至 8 條雙向串行鏈路的需要。 此器件的高速接口可運行在 1Gbps 至 10Gbps 之間的速率上。 此高速接口被設計為,無論連接的信道是多少,以低速串行速率 8 倍的速率運行。 為了保持交叉信道排序常量,填補數(shù)據(jù)將被放置在任何未使用的信道內。 這可實現(xiàn)正常運行期間的低速信道熱插拔,而無需更改配置。
一個 1:1 模式也支持 0.5Gbps 至 2.5Gbps 范圍內的數(shù)據(jù)速率,從而實現(xiàn)低速和高速速率匹配。 TX 和 RX 數(shù)據(jù)路徑也是獨立的,所以 TX 可以以 8:1 模式運行,而 RX 以 1:1 模式運行。 這個獨立性被限制為使用同一低速線路速率。 例如,TX 可運行在 8 x 1.25Gbps 速率下,而 RX 可運行在 1 x 1.25Gbps 速率下。
如果以整數(shù)倍運行的話,這些單獨的低速信道也可在字節(jié)交叉模式中以獨立的速率運行。 必須根據(jù)最快低速線路速率來配置高速線路速率。
此器件具有多個交錯/去交錯系統(tǒng)配置,可根據(jù)數(shù)據(jù)類型進行使用。 這些系統(tǒng)配置可在信道在單條高速鏈路上發(fā)送后,恢復低速信道排序。 還提供一個可編程加解擾功能,這有助于確保高速數(shù)據(jù)具有適合于傳送的屬性(也就是說,在運行時間內有足夠轉換密度用于時鐘恢復和直流平衡),即使對于非理想值輸入數(shù)據(jù)也是如此。
TLK10081 可在具有高達四字節(jié)信道去斜移的 2 條,3 條 或 4 條信道上執(zhí)行信道對齊。
低速和高速側接口(發(fā)送器和接收器)使用具有集成端接電阻器的電流模式邏輯 (CML) 信令,并且特有可編程發(fā)送器去加重電平,以及自適應接收均衡,以幫助較高頻率時媒介損壞的補償。 此器件使用的串行收發(fā)器能夠與光模塊以及諸如 PCB 背板和阻抗受控銅質線纜連接的對接。
為了輔助系統(tǒng)同步,TLK10081 能夠從串行輸入數(shù)據(jù)流中提取計時信息,并且輸出一個經恢復的時鐘信號。 為了提供一個已同步系統(tǒng)時鐘,這個已恢復時鐘可被輸入到一個抖動清除器。 此器件還具有兩個基準時鐘輸入端口和一個靈活內部鎖相環(huán) (PLL),從而實現(xiàn)由一個單個基準時鐘輸入頻率所支持的多種不同的串行速率。
此器件具有多種內置自測特性,以輔助系統(tǒng)確認和調試。 這些特性包括全部串行信道以及內部數(shù)據(jù)回環(huán)路徑上的模式生成和驗證。
| ? |
|---|
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| ? |
| TLK10081 | TLK10022 |
|---|---|
| -40 to 85 ? ? | -40 to 85 ? ? |
| FCBGA ? ? | FCBGA ? ? |
| See datasheet (FCBGA) ? ? | See datasheet (FCBGA) ? ? |
| 144FCBGA ? ? | 144FCBGA ? ? |