国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

挑戰摩爾定律極限 可考慮不同半導體架構

kus1_iawbs2016 ? 來源:fqj ? 2019-05-23 16:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

4月登場的「超大型積體電路國際研討會」(VLSI-TSA/DAT)是全球半導體產業年度盛事,首場專題演講邀請到美國IBM華生研究中心研究員沙希迪(Ghavam Shahidi)以「功耗改善減緩,摩爾定律是否已走到盡頭?」為題,談半導體最新制程面臨功率改善放緩的問題,并提出建議的解決之道。

1965年提出的摩爾定律(Moore's Law)引領半導體發展超過半世紀,是指芯片上可容納的電晶體數目,約每隔18個月便會增加一倍,性能也將提升一倍,但近年的互補式金屬氧化物半導體(CMOS)先進制程中,最新幾代納米節點的功耗改善程度,已出現明顯的放緩,這不禁讓人憂心,摩爾定律是否即將走到盡頭?

制程推進唯功耗降低才能提高效能

半導體的主流制程CMOS,多年來每推進到一個新的納米節點,最大的兩個效益就是:面積可縮小30%、功耗明顯改善。以后者來看,在特定頻率下,芯片功耗的降低(每次操作的耗能)是一項重要指標,因為惟有芯片的整體耗能改善,才有機會提升芯片性能,例如:可在芯片的下一代設計中,內建更多核心或新增更多功能。

綜觀半導體納米節點的歷史數據,早期每一代的納米制程進化,其功耗與上一代相較,改善的幅度都很大。以Sony游戲主機Playsation 2所采用的250納米芯片為例,整體芯片的耗能為23瓦,演進了3個世代后,來到90納米節點,功耗僅須0.5瓦,等于每一個納米世代較前一代平均節能72%以上。

14納米制程節能幅度大不如前

然而,在近年幾個制程中,節能幅度大不如前。以英特爾的Core i7做為測試標的,第一代Core i7采45納米制程,第二代Core i7采32納米制程,兩代之間僅實現了32%到50%的能耗下降。

接下來Core i7在2012年進入了22納米制程,能耗只比32納米下降了20%至27%。2014年,英特爾又陸續發表采用14納米的Broadwell及Skylake(分別是第五、第六代的Core i7),結果它與前一代的22納米相較,功耗僅下降0%至25% ,節能幅度創下最低紀錄。直到2017年推出采14++納米制程的Core i7芯片,節能幅度才增至20%到33%。

觀察Core i7從45納米到14納米的節能數據可以看出,雖然每一代制程,芯片的面積愈縮愈小,但能夠達到的能耗縮減幅度卻愈來愈小,尤其在14納米初期最為明顯。近2年進入更先進的10納米制程,也有類似狀況,例如英特爾在2018年5月推出第一個采用10納米制程的Core i3,其功耗表現跟14納米制程類似:亦即并未看到功耗大幅降低。

挑戰極限可考慮不同半導體架構

這個是否代表摩爾定律已逼近極限?如果芯片在每個新世代的制程無法達到明顯的功耗下降,確實會導致芯片效能出現瓶頸,因為芯片能否置入更多核心,能否新增更多功能,都與能耗息息相關。

展望未來,若要改善功耗,關鍵之一在于必須將半導體元件的電容降低。我認為,不論是業界目前初邁入的7納米,甚或是未來更先進的納米制程,也要準備好3種不同架構的選項來改善功耗:一是繼續采行鰭式場效電晶體(FinFET)架構,設法將FET的閘極高度降低。
FinFET架構雖蔚為主流,卻因閘極底部不導電及閘極過高,造成寄生電容產生,若能解決此一問題,應可見到功耗的改善。二是轉向納米線(Nano-wires)或垂直式FET(Vertical FET)等3D架構,以降低寄生電容和電阻;三是將平面式(Planar)架構納入考量,例如SOI(絕緣層上硅晶體)的原理是在硅晶體之間,加入絕緣體物質,可使寄生電容減少。

我想大家都很期待,在未來幾個更先進的納米制程,能回復到早期納米節點功耗大幅降低的景況,這對下世代高效能微處理器來說尤其重要。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 英特爾
    +關注

    關注

    61

    文章

    10301

    瀏覽量

    180465
  • 半導體
    +關注

    關注

    339

    文章

    30737

    瀏覽量

    264194

原文標題:挑戰摩爾定律極限,可考慮不同半導體架構

文章出處:【微信號:iawbs2016,微信公眾號:寬禁帶半導體技術創新聯盟】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    攜手伏達半導體:RedPKG解決方案助力封裝自主,加速產品創新

    伴隨摩爾定律逐步放緩,后摩爾時代正式來臨,半導體產業的技術創新重心向封裝領域持續傾斜。因此,在追求高效與自主的半導體產業浪潮中,封裝已成為連接芯片設計與終端市場的關鍵橋梁。掌握先進封裝
    的頭像 發表于 01-28 18:04 ?147次閱讀
    攜手伏達<b class='flag-5'>半導體</b>:RedPKG解決方案助力封裝自主,加速產品創新

    青禾晶元常溫鍵合方案,破解第三代半導體異質集成熱損傷難題

    性能提出極限要求,以碳化硅(SiC)、氮化鎵(GaN)為代表的第三代半導體異質集成技術,已成為延續摩爾定律、突破性能瓶頸的關鍵。然而,傳統高溫鍵合工藝導致的熱應力損傷、材料失配與界面氧化問題,長期制約著該技術的進一步發展。 面對
    的頭像 發表于 12-29 11:24 ?374次閱讀
    青禾晶元常溫鍵合方案,破解第三代<b class='flag-5'>半導體</b>異質集成熱損傷難題

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產業的前沿技術

    為我們重點介紹了AI芯片在封裝、工藝、材料等領域的技術創新。 一、摩爾定律 摩爾定律是計算機科學和電子工程領域的一條經驗規律,指出集成電路上可容納的晶體管數量每18-24個月會增加一倍,同時芯片大小也
    發表于 09-15 14:50

    摩爾定律時代,國產半導體設備的前瞻路徑分析

    電子發燒友網報道(文 / 吳子鵬)日前,第十三屆半導體設備與核心部件及材料展(CSEAC 2025)主論壇暨第十三屆中國電子專用設備工業協會半導體設備年會在無錫太湖之濱隆重開幕。本次年會以 “強化
    的頭像 發表于 09-09 09:23 ?7028次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創新將繼續維持著摩爾神話

    有人認為摩爾神話會在2028年破滅,也有人在修正著不同的時間點,當目前它還依然在發揮著作用。不過它的持續有效性,并不意為著半導體技術的發展沒遇到挑戰,伴隨著半導體設備的微型化,其物理
    發表于 09-06 10:37

    借助AMD無頂蓋封裝技術應對散熱挑戰

    隨著電子行業向更小節點邁進,現代應用要求更高的時鐘速率和性能。2014 年,斯坦福大學教授 Mark Horowitz 發表了一篇開創性的論文,描述半導體行業面臨相關登納德縮放及摩爾定律失效的挑戰
    的頭像 發表于 08-21 09:07 ?929次閱讀

    摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    在過去的GSA高管論壇上,三星半導體執行副總裁MarcoChisari、SAP全球高科技副總裁JeffHowell及普迪飛CEOJohnKibarian等行業領軍者圍繞半導體產業核心挑戰展開深度對話
    的頭像 發表于 08-19 13:48 ?1357次閱讀
    當<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話<b class='flag-5'>半導體</b>制造新變革新機遇

    先進封裝轉接板的典型結構和分類

    摩爾定律精準預言了近幾十年集成電路的發展。然而,逐漸逼近的物理極限、更高的性能需求和不再經濟的工藝制程,已引發整個半導體行業重新考慮集成工藝方法和系統縮放策略,意味著集成電路產業已經步
    的頭像 發表于 08-05 14:59 ?2876次閱讀
    先進封裝轉接板的典型結構和分類

    Chiplet與3D封裝技術:后摩爾時代的芯片革命與屹立芯創的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術和3D封裝成為半導體行業突破性能與集成度瓶頸的關鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰之一。
    的頭像 發表于 07-29 14:49 ?1119次閱讀
    Chiplet與3D封裝技術:后<b class='flag-5'>摩爾</b>時代的芯片革命與屹立芯創的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數據,或是超級電腦,只要設計或計算系統符合三項之一即可稱之為HPC。 摩爾定律走過數十年,從1970年代開始,世界領導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理
    的頭像 發表于 07-18 11:13 ?4253次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    行芯科技亮相2025世界半導體博覽會

    此前,2025年6月20日-22日,全球半導體行業盛會——世界半導體博覽會在南京國際博覽中心盛大開幕。行芯科技受邀參與EDA/IP核產業發展高峰論壇,面對摩爾定律破局關鍵的3DIC技術,作為“守門員
    的頭像 發表于 06-26 15:05 ?1249次閱讀

    ASML杯光刻「芯 」勢力知識挑戰賽正式啟動

    ASML光刻「芯」勢力知識挑戰賽由全球半導體行業領先供應商ASML發起,是一項面向中國半導體人才與科技愛好者的科普賽事。依托ASML在光刻領域的技術積累與行業洞察,賽事致力于為參賽者打造一個深度探索光刻技術的知識競技窗口,同時培
    的頭像 發表于 06-23 17:04 ?1267次閱讀
    ASML杯光刻「芯 」勢力知識<b class='flag-5'>挑戰</b>賽正式啟動

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規則

    。 然而,隨著摩爾定律逼近物理極限,傳統掩模設計方法面臨巨大挑戰,以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發表于 05-16 09:36 ?5907次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上海科技大學劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發表于 05-10 08:32 ?890次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    瑞沃微先進封裝:突破摩爾定律枷鎖,助力半導體新飛躍

    半導體行業的發展歷程中,技術創新始終是推動行業前進的核心動力。深圳瑞沃微半導體憑借其先進封裝技術,用強大的實力和創新理念,立志將半導體行業邁向新的高度。 回溯半導體行業的發展軌跡,
    的頭像 發表于 03-17 11:33 ?892次閱讀
    瑞沃微先進封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力<b class='flag-5'>半導體</b>新飛躍