国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

7nm DPU內(nèi)部揭密

NJ90_gh_bee81f8 ? 來源:未知 ? 作者:胡薇 ? 2018-08-04 10:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Wave Computing著眼于成為第一家開發(fā)7奈米(nm)處理器并部署于其人工智能(AI)系統(tǒng)的AI新創(chuàng)公司。

據(jù)《EE Times》目前掌握到的消息,Wave Computing的7nm開發(fā)計(jì)劃將采用博通(Broadcom Inc.)的ASIC芯片設(shè)計(jì)。Wave和Broadcom這兩家公司將采用臺(tái)積電(TSMC)的7nm制程技術(shù),共同開發(fā)Wave的下一代數(shù)據(jù)流處理器(Dataflow Processing Unit;DPU)。

新的7nm DPU將由Broadcom方面提供,但時(shí)間表未定。據(jù)Wave執(zhí)行長(zhǎng)Derek Meyer證實(shí),這款7nm DPU將會(huì)“設(shè)計(jì)于我們自家的AI系統(tǒng)中。”他還補(bǔ)充說,“如果市場(chǎng)其他公司有此需求的話,也可以提供相同的芯片。”

Derek Meyer

市場(chǎng)研究公司Tirias Research首席分析師Kevin Krewell表示,“Wave希望能夠以此7nm設(shè)計(jì)在新創(chuàng)公司中脫穎而出。目前,大多數(shù)的新創(chuàng)公司都還不具備打造7nm組件的專業(yè)技術(shù)與能力。”他解釋說,Wave在Broadcom的協(xié)助下,使這一切成為可能。他指出,Broadcom“由于收購(gòu)了LSI Logic,確實(shí)擁有更先進(jìn)的ASIC電路設(shè)計(jì)經(jīng)驗(yàn)。”

Wave目前的DPU世代是基于16nm制程的設(shè)計(jì)。

“在設(shè)計(jì)新型AI加速器的同業(yè)中,我們將率先獲得7nm實(shí)體IP——例如56Gbps和112Gbps SerDes,這可歸功于Broadcom的協(xié)助。”Meyer指出,Broadcom帶來了先進(jìn)的設(shè)計(jì)平臺(tái)、量產(chǎn)技術(shù)以及經(jīng)驗(yàn)證可行的7nm IP,協(xié)助我們實(shí)現(xiàn)了這項(xiàng)7nm產(chǎn)品開發(fā)計(jì)劃。

Wave目前的DPU世代基于16nm制程節(jié)點(diǎn),主要由Wave自家設(shè)計(jì)人員以及承包商的協(xié)助共同完成。至于7nm DPU,Meyer表示,“在Broadcom和Wave之間,我們已經(jīng)擬定好[ASIC]設(shè)計(jì)前端和后端所需的技術(shù)和資源了,同時(shí)相應(yīng)地制定了合作計(jì)劃。”

目前,這項(xiàng)7nm合作計(jì)劃已經(jīng)展開并持續(xù)進(jìn)行好幾個(gè)月了。Broadcom將負(fù)責(zé)7nm芯片的實(shí)體部份。盡管7nm設(shè)計(jì)非常復(fù)雜,但Meyer表示,“我相信Broadcom將第一次就推出合適的芯片。”然而,Wave并未透露其7nm DPU何時(shí)上市,也未對(duì)7nm DPU架構(gòu)多加說明。

7nm DPU內(nèi)部揭密

然而,Meyer解釋說,新的芯片將“以數(shù)據(jù)流架構(gòu)為基礎(chǔ)”。它將會(huì)是第一款具有“64位(64-bit) MIPS多線程CPU”的DPU。Wave于今年6月收購(gòu)了MIPS。

Meyer還指出,Wave的7nm芯片將在內(nèi)存中搭載新功能,但他并未透露究竟增加了哪些新功能。

不過,Meyer表示,MIPS的多線程技術(shù)將在新一代DPU中發(fā)揮關(guān)鍵作用。透過Wave的數(shù)據(jù)流處理,“當(dāng)我們?yōu)?a href="http://www.3532n.com/v/tag/557/" target="_blank">機(jī)器學(xué)習(xí)代理加載、卸除和重載數(shù)據(jù)時(shí),硬件多線程架構(gòu)將會(huì)十分有效率。”此外,MIPS的緩存一致性也會(huì)是Wave新DPU的另一項(xiàng)重要特性。他說,“因?yàn)槲覀兊腄PU是64-bit架構(gòu),所以只有在MIPS和DPU同時(shí)在64-bit地址空間中與相同內(nèi)存通訊才有意義。”

針對(duì)Wave將在內(nèi)存中增加的新功能,Krewell說,“Wave的現(xiàn)有芯片使用美光(Micron)的混合內(nèi)存立方體(Hybrid Memory Cube;HMC)。而且我認(rèn)為Wave未來的芯片將會(huì)轉(zhuǎn)向高帶寬內(nèi)存(HBM)。”他并補(bǔ)充說:“HBM的未來發(fā)展藍(lán)圖更好。不斷變化的內(nèi)存架構(gòu)將會(huì)對(duì)整體系統(tǒng)架構(gòu)造成影響。”

Moor Insights & Strategy資深分析師Karl Freund對(duì)此表示贊同。他說:“針對(duì)內(nèi)存部份,我猜想他們將將會(huì)放棄混合內(nèi)存立方體,而改采用高帶寬內(nèi)存,因?yàn)檫@種方式更具有成本效益。”

Meyer在接受采訪時(shí)宣稱,新的7nm DPU可望提供較其現(xiàn)有芯片更高10倍的性能。

他說,“不要忘記,我們之前就已經(jīng)將DPU架構(gòu)中的頻率與芯片分開來了。”他指出,在主機(jī)間來回移動(dòng)將會(huì)造成瓶頸,而在DPU中,嵌入式微控制器可以加載指令,減少傳統(tǒng)加速器浪費(fèi)的功率和延遲。“我們可以有效發(fā)揮7nm芯片上的晶體管能力,以提高性能。”

不過,Krewell對(duì)此持保留看法。他說:“至于Wave是否可在性能方面實(shí)現(xiàn)10倍的進(jìn)展,這畢竟是一個(gè)漫長(zhǎng)的旅程,必須取決于如何測(cè)量機(jī)器學(xué)習(xí)的性能……以及Derek [Meyer]是在談?dòng)?xùn)練還是推論。”他還補(bǔ)充說,“推論方面發(fā)生了許多變化,也以較低精度(8-bit或更低)的算法進(jìn)行部署。訓(xùn)練的性能主要取決于內(nèi)存架構(gòu)。”不過,他也坦承,“我其實(shí)并不知道Wave所盤算的細(xì)節(jié)。”

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DPU
    DPU
    +關(guān)注

    關(guān)注

    0

    文章

    414

    瀏覽量

    26976
  • 7nm
    7nm
    +關(guān)注

    關(guān)注

    0

    文章

    267

    瀏覽量

    36353

原文標(biāo)題:首款7nm AI芯片蓄勢(shì)待發(fā)

文章出處:【微信號(hào):gh_bee81f890fc1,微信公眾號(hào):面包板社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于DPU的智能盤框方案,華為如何大幅提升AI推理的效率?

    DPU
    腦極體
    發(fā)布于 :2026年01月20日 12:53:10

    臺(tái)積電2026年資本支出激增,應(yīng)對(duì)AI驅(qū)動(dòng)產(chǎn)能危機(jī)

    暴增35%,毛利率提升至62.3%。這一表現(xiàn)不僅延續(xù)了公司連續(xù)八個(gè)季度利潤(rùn)同比增長(zhǎng)的紀(jì)錄,更印證了AI需求對(duì)半導(dǎo)體行業(yè)的深刻重塑。 ? 從技術(shù)節(jié)點(diǎn)看,7nm及以下先進(jìn)制程貢獻(xiàn)了第四季度晶圓銷售金額的77%,其中3nm制程占比28%,5n
    的頭像 發(fā)表于 01-16 14:50 ?2244次閱讀

    NVIDIA推出全新BlueField-4 DPU

    全新 NVIDIA BlueField DPU 具有 800Gb/s 的吞吐量,其集成的 NVIDIA ConnectX-9 SuperNIC 和 NVIDIA DOCA 微服務(wù)為 AI 數(shù)據(jù)存儲(chǔ)、網(wǎng)絡(luò)和安全帶來突破性的加速。
    的頭像 發(fā)表于 11-03 14:48 ?985次閱讀

    “汽車智能化” 和 “家電高端化”

    一、先搞懂:7nm 良率提升到底意味著什么?? 很多人覺得 “7nm 芯片” 是手機(jī)、電腦的專屬,其實(shí)不然!良率簡(jiǎn)單說就是 “合格芯片的產(chǎn)出比例”,中芯國(guó)際 7nm 良率提高,核心意義是:高端芯片能
    發(fā)表于 10-28 20:46

    國(guó)產(chǎn)AI芯片真能扛住“算力內(nèi)卷”?海思昇騰的這波操作藏了多少細(xì)節(jié)?

    最近行業(yè)都在說“算力是AI的命門”,但國(guó)產(chǎn)芯片真的能接住這波需求嗎? 前陣子接觸到海思昇騰910B,實(shí)測(cè)下來有點(diǎn)超出預(yù)期——7nm工藝下算力直接拉到256 TFLOPS,比上一代提升了40%,但功耗
    發(fā)表于 10-27 13:12

    白光干涉儀在浸沒式光刻后的3D輪廓測(cè)量

    浸沒式光刻(Immersion Lithography)通過在投影透鏡與晶圓之間填充高折射率液體(如超純水,n≈1.44),突破傳統(tǒng)干法光刻的分辨率極限,廣泛應(yīng)用于 45nm7nm 節(jié)點(diǎn)芯片制造。
    的頭像 發(fā)表于 09-20 11:12 ?1032次閱讀

    白光干涉儀在EUV光刻后的3D輪廓測(cè)量

    EUV(極紫外)光刻技術(shù)憑借 13.5nm 的短波長(zhǎng),成為 7nm 及以下節(jié)點(diǎn)集成電路制造的核心工藝,其光刻后形成的三維圖形(如鰭片、柵極、接觸孔等)尺寸通常在 5-50nm 范圍,高度 50-500
    的頭像 發(fā)表于 09-20 09:16 ?777次閱讀

    AMD 7nm Versal系列器件NoC的使用及注意事項(xiàng)

    AMD 7nm Versal系列器件引入了可編程片上網(wǎng)絡(luò)(NoC, Network on Chip),這是一個(gè)硬化的、高帶寬、低延遲互連結(jié)構(gòu),旨在實(shí)現(xiàn)可編程邏輯(PL)、處理系統(tǒng)(PS)、AI引擎(AIE)、DDR控制器(DDRMC)、CPM(PCIe/CXL)等模塊之間的高效數(shù)據(jù)交換。
    的頭像 發(fā)表于 09-19 15:15 ?2845次閱讀
    AMD <b class='flag-5'>7nm</b> Versal系列器件NoC的使用及注意事項(xiàng)

    利用NVIDIA DPU重塑網(wǎng)絡(luò)安全格局

    在第三屆 NVIDIA DPU 黑客松競(jìng)賽中,我們見證了開發(fā)者與 NVIDIA 網(wǎng)絡(luò)技術(shù)的深度碰撞。在 23 支參賽隊(duì)伍中,有 5 支隊(duì)伍脫穎而出,展現(xiàn)了在 AI 網(wǎng)絡(luò)、存儲(chǔ)和安全等領(lǐng)域的創(chuàng)新突破。
    的頭像 發(fā)表于 08-20 14:31 ?1341次閱讀

    一文詳解Advanced IO wizard異步模式

    7nm Versal系列相對(duì)于16nm Ultrascale plus系列,IO做了升級(jí),U+系列的HPIO在Versal升級(jí)為XPIO。Versal系列每一個(gè)XPIO bank包含54個(gè)IO管腳
    的頭像 發(fā)表于 07-11 09:52 ?1569次閱讀
    一文詳解Advanced IO wizard異步模式

    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8及DMA功能。
    的頭像 發(fā)表于 06-19 09:44 ?1838次閱讀
    基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

    Inphi借助Cadence技術(shù)完成7nm全芯片扁平化設(shè)計(jì)流片

    Inphi 是高速數(shù)據(jù)移動(dòng)互連領(lǐng)域的領(lǐng)導(dǎo)者,致力于在全球范圍內(nèi)、數(shù)據(jù)中心之間以及數(shù)據(jù)中心內(nèi)部快速傳輸大數(shù)據(jù)。
    的頭像 發(fā)表于 06-06 09:47 ?1422次閱讀

    第三屆NVIDIA DPU黑客松開啟報(bào)名

    第三屆 NVIDIA DPU 中國(guó)虛擬黑客松(Hackathon)將于 6 月 28 日 - 6 月 30 日正式開啟!作為備受廣大開發(fā)者期待的年度賽事,它將提供與 NVIDIA 加速網(wǎng)絡(luò)技術(shù)深度
    的頭像 發(fā)表于 05-27 10:16 ?901次閱讀

    DPU232—高度集成USB到UART橋接控制器 國(guó)產(chǎn)替代方案

    ~5.25V;內(nèi)部框圖驅(qū)動(dòng)支持Windows 11 64-bitWindows 10 32,64-bitWindows 8/8.1 32,64-bitWindows 7 32,64
    發(fā)表于 04-01 10:53

    中科馭數(shù)受邀參與華泰證券春季投資峰會(huì) 分享DPU在AI領(lǐng)域的應(yīng)用

    華泰證券2025年春季投資峰會(huì)以“破局、重構(gòu)、裂變”為主題,探討全球變局下的新趨勢(shì)。中科馭數(shù)高級(jí)副總裁張宇受邀參與,分享DPU的產(chǎn)業(yè)應(yīng)用。
    的頭像 發(fā)表于 03-29 16:50 ?944次閱讀